99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

各種疊層結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)展示

dytfki8u8yql ? 來源:電子技術(shù)控 ? 作者:電子技術(shù)控 ? 2022-12-14 09:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

硬件工程師剛接觸多層PCB的時候,很容易看暈。動輒十層八層的,線路像蜘蛛網(wǎng)一樣。

今天畫了幾張多層PCB電路板內(nèi)部結(jié)構(gòu)圖,用立體圖形展示各種疊層結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)。

e3bbeba2-7b2b-11ed-8abf-dac502259ad0.png

01、高密度互聯(lián)板(HDI)的核心 在過孔

多層PCB的線路加工,和單層雙層沒什么區(qū)別,最大的不同在過孔的工藝上。

線路都是蝕刻出來的,過孔都是鉆孔再鍍銅出來的,這些做硬件開發(fā)的大家都懂,就不贅述了。

多層電路板,通常有通孔板、一階板、二階板、二階疊孔板這幾種。更高階的如三階板、任意層互聯(lián)板平時用的非常少,價格賊貴,先不多討論。

一般情況下,8位單片機產(chǎn)品用2層通孔板;32位單片機級別的智能硬件,使用4層-6層通孔板;LinuxAndroid級別的智能硬件,使用6層通孔至8一階HDI板;智能手機這樣的緊湊產(chǎn)品,一般用8層一階到10層2階電路板。

8層2階疊孔,高通驍龍624

02、最常見的通孔

只有一種過孔,從第一層打到最后一層。不管是外部的線路還是內(nèi)部的線路,孔都是打穿的,叫做通孔板。

e3fbed10-7b2b-11ed-8abf-dac502259ad0.png

通孔板和層數(shù)沒關(guān)系,平時大家用的2層的都是通孔板,而很多交換機和軍工電路板,做20層,還是通孔的。

用鉆頭把電路板鉆穿,然后在孔里鍍銅,形成通路。

這里要注意,通孔內(nèi)徑通常有0.2mm、0.25mm和0.3mm,但一般0.2mm的要比0.3mm的貴不少。因為鉆頭太細容易斷,鉆的也慢一些。多耗費的時間和鉆頭的費用,就體現(xiàn)在電路板價格上升上了。

03、高密度板(HDI板)的激光孔

e421602c-7b2b-11ed-8abf-dac502259ad0.png

這張圖是6層1階HDI板的疊層結(jié)構(gòu)圖,表面兩層都是激光孔,0.1mm內(nèi)徑。內(nèi)層是機械孔,相當(dāng)于一個4層通孔板,外面再覆蓋2層。

激光只能打穿玻璃纖維的板材,不能打穿金屬的銅。所以外表面打孔不會影響到內(nèi)部的其他線路。

激光打了孔之后,再去鍍銅,就形成了激光過孔。

04、2階HDI板 兩層激光孔

e4399228-7b2b-11ed-8abf-dac502259ad0.png

這張圖是一個6層2階錯孔HDI板。平時大家用6層2階的少,大多是8層2階起。這里更多層數(shù),跟6層是一樣的道理。

所謂2階,就是有2層激光孔。

所謂錯孔,就是兩層激光孔是錯開的。

為什么要錯開呢?因為鍍銅鍍不滿,孔里面是空的,所以不能直接在上面再打孔,要錯開一定的距離,再打上一層的空。

6層二階=4層1階外面再加2層。

8層二階=6層1階外面再加2層。

05、疊孔板 工藝復(fù)雜價格更高

e466a574-7b2b-11ed-8abf-dac502259ad0.png

錯孔板的兩層激光孔重疊在一起。線路會更緊湊。

需要把內(nèi)層激光孔電鍍填平,然后在做外層激光孔。價格比錯孔更貴一些。

06、超貴的任意層互聯(lián)板 多層激光疊孔

就是每一層都是激光孔,每一層都可以連接在一起。想怎么走線就怎么走線,想怎么打孔就怎么打孔。

Layout工程師想想就覺得爽!再也不怕畫不出來了!

采購想想就想哭,比普通的通孔板貴10倍以上!

所以,也就只有iPhone這樣的產(chǎn)品舍得用了。其他手機品牌,沒聽說誰用過任意層互聯(lián)板。

總 結(jié)

e47a27fc-7b2b-11ed-8abf-dac502259ad0.png

最后放張圖,再仔細對比一下吧。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 單片機
    +關(guān)注

    關(guān)注

    6067

    文章

    44989

    瀏覽量

    650339
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4367

    文章

    23487

    瀏覽量

    409562
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    5131

    瀏覽量

    102591

原文標題:高端PCB板的內(nèi)部設(shè)計工藝

文章出處:【微信號:電子技術(shù)控,微信公眾號:電子技術(shù)控】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    如何為EMC設(shè)計選擇PCB結(jié)構(gòu)

    在設(shè)計電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時,結(jié)構(gòu)的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?594次閱讀
    如何為EMC設(shè)計選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b><b class='flag-5'>結(jié)構(gòu)</b>

    Allegro Skill工藝輔助之導(dǎo)入模板

    PCB設(shè)計中,導(dǎo)入模板能夠確保設(shè)計的標準化和規(guī)范化,避免因手動設(shè)置參數(shù)而可能出現(xiàn)的錯誤或不一致情況。
    的頭像 發(fā)表于 07-10 17:10 ?968次閱讀
    Allegro Skill工藝輔助之導(dǎo)入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    PCB設(shè)計避坑指南

    每次PCB設(shè)計最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方——PCB結(jié)構(gòu)。當(dāng)你的設(shè)計
    的頭像 發(fā)表于 06-25 07:36 ?1745次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計避坑指南

    PCB設(shè)計避坑指南

    每次PCB設(shè)計最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方—— PCB結(jié)構(gòu) 。 當(dāng)你
    發(fā)表于 06-24 20:09

    母排在IGBT變流器中的應(yīng)用(2)

    回路中各環(huán)節(jié)電感值對于減小回路的總雜散電感而言十分重要。由于直流支撐電容器和IGBT的內(nèi)部電感是定值,其降低只能通過器件制造商提高制造和工藝水平來實現(xiàn)。IGBT 和母排間若采用螺釘連接方式,其電感值也基本固定。因此,減小疊
    的頭像 發(fā)表于 06-17 09:52 ?987次閱讀
    <b class='flag-5'>疊</b><b class='flag-5'>層</b>母排在IGBT變流器中的應(yīng)用(2)

    天合光能再度刷新組件功率世界紀錄

    繼6月9日宣布鈣鈦礦/晶體硅30.6%組件效率及829W組件功率雙世界紀錄后,天合光能今日再傳喜訊——
    的頭像 發(fā)表于 06-13 15:58 ?338次閱讀

    基于組裝和雙腔體結(jié)構(gòu)的高密度集成技術(shù)

    和信號傳輸速度。如下圖所示,腔體內(nèi)部設(shè)計兩深腔,留有多層芯片裝的立體組裝空間,設(shè)計兩臺階鍵合區(qū)域,便于空間鍵合走線實現(xiàn)電氣連接。陶瓷基板上設(shè)計電路,通過金絲鍵合實現(xiàn)電氣互連。雙面
    的頭像 發(fā)表于 05-14 10:49 ?288次閱讀
    基于<b class='flag-5'>疊</b><b class='flag-5'>層</b>組裝和雙腔體<b class='flag-5'>結(jié)構(gòu)</b>的高密度集成技術(shù)

    邁向40%效率:新興四端鈣鈦礦電池從結(jié)構(gòu)優(yōu)化到性能提升的技術(shù)探索

    四端(4T)鈣鈦礦太陽能電池(TSCs)通過獨立優(yōu)化子電池的能帶隙和光吸收范圍,顯著提升了光能轉(zhuǎn)化效率(PCE)。隨著傳統(tǒng)鈣鈦礦/硅(PVK/Si)和鈣鈦礦/銅銦鎵硒(PVK/CIGS)
    的頭像 發(fā)表于 05-12 09:01 ?944次閱讀
    邁向40%效率:新興四端鈣鈦礦<b class='flag-5'>疊</b><b class='flag-5'>層</b>電池從<b class='flag-5'>結(jié)構(gòu)</b>優(yōu)化到性能提升的技術(shù)探索

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設(shè)計中,多層板的設(shè)計直接影響信號完整性、電源分配和EMC性能。合理的結(jié)構(gòu)不僅能提
    的頭像 發(fā)表于 05-11 10:58 ?213次閱讀

    四端鈣鈦礦效率突破30.3%,從PVK/Si到全鈣鈦礦四種主流結(jié)構(gòu)及性能分析

    電池的核心結(jié)構(gòu)與多元配置(如PVK/Si、PVK/CIGS等),通過美能QE量子效率測試儀提供的關(guān)鍵數(shù)據(jù)解析其性能提升策略與挑戰(zhàn)。四端電池的核心結(jié)構(gòu)優(yōu)勢Mill
    的頭像 發(fā)表于 05-09 09:07 ?539次閱讀
    四端鈣鈦礦<b class='flag-5'>疊</b><b class='flag-5'>層</b>效率突破30.3%,從PVK/Si到全鈣鈦礦四種主流<b class='flag-5'>結(jié)構(gòu)</b>及性能分析

    效率超30%!雙面鈣鈦礦/晶硅電池的IBC光柵設(shè)計與性能優(yōu)化

    路徑,重點探討IBC結(jié)構(gòu)和光柵設(shè)計對效率的提升作用,為下一代高效太陽能電池的開發(fā)提供了理論和實驗依據(jù)。電池結(jié)構(gòu)與材料選擇MillennialSolar四端雙面
    的頭像 發(fā)表于 04-16 09:05 ?480次閱讀
    效率超30%!雙面鈣鈦礦/晶硅<b class='flag-5'>疊</b><b class='flag-5'>層</b>電池的IBC光柵設(shè)計與性能優(yōu)化

    HDI的結(jié)構(gòu)設(shè)計

    在現(xiàn)代電子制造領(lǐng)域,高密度互連(HDI)技術(shù)已成為推動電子產(chǎn)品向更小型化、更高性能發(fā)展的關(guān)鍵因素。HDI技術(shù)的核心在于其獨特的構(gòu)設(shè)計,這不僅極大地提升了電路板的空間利用率,還顯著增強了電氣性能和信號完整性。
    的頭像 發(fā)表于 10-28 14:18 ?1369次閱讀
    HDI的<b class='flag-5'>疊</b><b class='flag-5'>層</b><b class='flag-5'>結(jié)構(gòu)</b>設(shè)計

    如何根據(jù)貼片電感參數(shù)進行選型

    如何根據(jù)貼片電感參數(shù)進行選型 gujing 編輯:谷景電子 對于大部分電子設(shè)備來說,貼片電感的選擇是一個特別重要的部分,它直接影響到電路的性能和穩(wěn)定性。即使我們已經(jīng)在多篇文章中
    的頭像 發(fā)表于 10-18 19:14 ?525次閱讀

    一文詳解九PCB結(jié)構(gòu)

    PCB電路板是一種多層電路板,具有復(fù)雜的結(jié)構(gòu)和高性能特點。今天捷多邦就與大家一起拆解九PCB,一起了解九成板的
    的頭像 發(fā)表于 07-26 14:49 ?1237次閱讀

    一文讓你了解PCB板布局

    PCB板的結(jié)構(gòu)通常采用對稱結(jié)構(gòu),即 TOP
    的頭像 發(fā)表于 07-23 11:36 ?3752次閱讀