99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SOC中AXI總線怎么連接

sakobpqhz6 ? 來源:IC學(xué)習(xí) ? 作者:IC學(xué)習(xí) ? 2022-11-30 17:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

AXI總線作為一種線,可以掛若干主設(shè)備與從設(shè)備,如果若干主設(shè)備要同時訪問總線,必然會導(dǎo)致總線需要仲裁。本文不涉及細(xì)節(jié),只簡單減少原理,一般來說這個東西不需要自己寫,ARM會提供,但是作為設(shè)計者要大致知道原理。

1. 所謂總線,是個什么意思。

d10b419e-6e04-11ed-8abf-dac502259ad0.jpg

實(shí)際上是有個interconnect的模塊把所有東西連起來的。主設(shè)備會發(fā)起讀寫請求,從設(shè)備只能被動接受。SOC中的CPU或者其他加速核心比如AI加速器是主設(shè)備。從設(shè)備一般是存儲啊外設(shè)啊之類的東西?;镜倪B接關(guān)系是這樣的。

2. 這個Interconnect里有什么東西

這個Interconnect連接了整個系統(tǒng),起到了仲裁的信號的作用,所以還是比較關(guān)鍵的。一般來講,瘋狂往interconnect上掛各種主從設(shè)備是會影響最后的時序的。由于AXI官方文檔IHI0022E里面貌似是沒有太多這方面介紹,換句話說,AXI協(xié)議并沒有規(guī)定主從設(shè)備連一起應(yīng)該如何工作,于是這里以賽靈思ug1037為基礎(chǔ)介紹一下。

2.1 1to1 interconnect

d12c16bc-6e04-11ed-8abf-dac502259ad0.jpg

這個賊簡單,不用過多減少。。。一對一的連上去就好了。模范夫妻。

2.2 N-to-1 Interconnect

d13f0542-6e04-11ed-8abf-dac502259ad0.png

這個是稍微復(fù)雜的版本,類似于一妻多夫。。。如果有多個主設(shè)備,一個從設(shè)備。那中間需要一個仲裁器。某個主設(shè)備傳輸前請求總線,如果總線忙就等著。一般來講,最簡單的仲裁原理是輪換優(yōu)先級。例如有三個主設(shè)備ABC。上次總線權(quán)限給了A。則下次的優(yōu)先級變?yōu)锽CA。

2.3 1-to-N Interconnect

d165e284-6e04-11ed-8abf-dac502259ad0.png

1-to-N原理上比N-to-1簡單。一夫多妻的版本。。。只需要簡單判斷一下地址確認(rèn)要往哪個從設(shè)備里寫,基本上就是多路選擇器。不需要仲裁??偩€也不會阻塞。

2.4 N-to-M Interconnect

這種情況就比較復(fù)雜了。。。涉及到多設(shè)備時間管理。但實(shí)際上稍微復(fù)雜一點(diǎn)的SOC這類情況才是常態(tài)。

d18cd420-6e04-11ed-8abf-dac502259ad0.jpg

如上圖所示,讀寫通道是分開的。各自有一個仲裁器(Arbiter),仲裁原理和N-to-1是一致的。仲裁器會從所有寫請求和所有讀請求中各選出來一個來執(zhí)行。

3. 實(shí)際上用的時候怎么用

自己造AXI的各種輪子其實(shí)是比較繁瑣的,不僅僅是interconnect問題,舉個簡單的例子,AXI的DMA什么的自己造輪子DEBUG非常耗時。如果是FPGA,可以直接用XILINX的各路IP。如果是ASIC, 一般會有對應(yīng)的IP賣。比如ARM提供的最小系統(tǒng)一般會自帶這個interconnect。

如果SOC比較復(fù)雜,那還是有可能需要自己造這個輪子。比如為了壓榨總線的性能,如果兩個主設(shè)備訪問的是兩個不同的從設(shè)備,如果想實(shí)現(xiàn)同時執(zhí)行,那對這個interconnect就有其他的要求。

4. 總結(jié)

一般情況下,總線可以理解為一種資源。由一對主從設(shè)備獨(dú)占使用。對于AXI來講,一般是兩種資源,讀總線和寫總線,通過某種仲裁方式分配給不同的主從設(shè)備。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4386

    瀏覽量

    222694
  • 總線
    +關(guān)注

    關(guān)注

    10

    文章

    2959

    瀏覽量

    89730
  • AXI總線
    +關(guān)注

    關(guān)注

    0

    文章

    66

    瀏覽量

    14554

原文標(biāo)題:SOC中AXI總線是如何連接的

文章出處:【微信號:IC學(xué)習(xí),微信公眾號:IC學(xué)習(xí)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    RDMA簡介8之AXI分析

    ,主要用于簡單的單次地址映射通信。而 AXI4-Stream 則為點(diǎn)對點(diǎn)連接總線,其去掉了地址總線,主要用于點(diǎn)對點(diǎn)間的高速數(shù)據(jù)流傳輸。
    的頭像 發(fā)表于 06-24 23:22 ?139次閱讀
    RDMA簡介8之<b class='flag-5'>AXI</b>分析

    RDMA簡介9之AXI 總線協(xié)議分析2

    ? 這里以功能完備的 AXI4 接口舉例說明 AXI4 總線的相關(guān)特點(diǎn)。AXI4 總線采用讀寫通道分離且數(shù)據(jù)通道與控制通道分離的方式,這樣的
    發(fā)表于 06-24 18:02

    RDMA簡介8之AXI 總線協(xié)議分析1

    AXI 總線是一種高速片內(nèi)互連總線,其定義于由 ARM 公司推出的 AMBA 協(xié)議,主要用于高性能、高帶寬、低延遲、易集成的片內(nèi)互連需求。AXI
    發(fā)表于 06-24 18:00

    NVMe IP之AXI4總線分析

    1AXI4總線協(xié)議 AXI4總線協(xié)議是由ARM公司提出的一種片內(nèi)總線協(xié)議 ,旨在實(shí)現(xiàn)SOC
    發(fā)表于 06-02 23:05

    AMD Versal Adaptive SoC Clock Wizard AXI DRP示例

    本文將使用 Clocking Wizard 文檔 PG321 的“通過 AXI4-Lite 進(jìn)行動態(tài)重配置的示例”章節(jié)作為參考。
    的頭像 發(fā)表于 05-27 10:42 ?503次閱讀
    AMD Versal Adaptive <b class='flag-5'>SoC</b> Clock Wizard <b class='flag-5'>AXI</b> DRP示例

    NVMe簡介之AXI總線

    NVMe需要用AXI總線進(jìn)行高速傳輸。而AXI總線是ARM公司提出的AMBA(Advanced Microcontroller Bus Architecture)協(xié)議
    的頭像 發(fā)表于 05-21 09:29 ?198次閱讀
    NVMe簡介之<b class='flag-5'>AXI</b><b class='flag-5'>總線</b>

    NVMe協(xié)議簡介之AXI總線

    NVMe需要用AXI總線進(jìn)行高速傳輸。這里,AXI總線是ARM公司提出的AMBA(Advanced Microcontroller Bus Architecture)協(xié)議
    發(fā)表于 05-17 10:27

    一文詳解AXI DMA技術(shù)

    ,SG)功能還可以將數(shù)據(jù)移動任務(wù)從位于于處理器系統(tǒng)的中央處理器(CPU)卸載出來??梢酝ㄟ^一個AXI4-Lite從接口訪問初始化、狀態(tài)和管理寄存器。如圖4. 8展現(xiàn)了DMA IP的功能構(gòu)成核心。
    的頭像 發(fā)表于 04-03 09:32 ?1002次閱讀
    一文詳解<b class='flag-5'>AXI</b> DMA技術(shù)

    AXI接口FIFO簡介

    AXI接口FIFO是從Native接口FIFO派生而來的。AXI內(nèi)存映射接口提供了三種樣式:AXI4、AXI3和AXI4-Lite。除了Na
    的頭像 發(fā)表于 03-17 10:31 ?1052次閱讀
    <b class='flag-5'>AXI</b>接口FIFO簡介

    ZYNQ基礎(chǔ)---AXI DMA使用

    通道,從ddr讀出數(shù)據(jù)通道和向ddr寫入數(shù)據(jù)通道。其IP結(jié)構(gòu)的兩邊分別對應(yīng)著用于訪問內(nèi)存的AXI總線和用于用戶簡
    的頭像 發(fā)表于 01-06 11:13 ?2301次閱讀
    ZYNQ基礎(chǔ)---<b class='flag-5'>AXI</b> DMA使用

    RISC-V芯片中使用的各種常用總線釋義

    RISC-V芯片中使用的各種常用總線在芯片內(nèi)部通信和外部設(shè)備連接中發(fā)揮著關(guān)鍵作用。以下是對這些常用總線的釋義: 一、片上總線(On-Chip Bus)
    發(fā)表于 12-28 17:53

    SOC芯片在汽車電子的應(yīng)用

    了處理器核心、存儲器、輸入/輸出端口等組件的集成電路。與傳統(tǒng)的多芯片解決方案相比,SOC芯片具有體積小、功耗低、性能高、成本效益好等優(yōu)點(diǎn)。這些特點(diǎn)使得SOC芯片成為汽車電子系統(tǒng)的理想選擇。 二、
    的頭像 發(fā)表于 10-31 15:46 ?2279次閱讀

    AMBA AXI4接口協(xié)議概述

    AMBA AXI4(高級可擴(kuò)展接口 4)是 ARM 推出的第四代 AMBA 接口規(guī)范。AMD Vivado Design Suite 2014 和 ISE Design Suite 14 憑借半導(dǎo)體產(chǎn)業(yè)首個符合 AXI4 標(biāo)準(zhǔn)的即插即用型 IP 進(jìn)一步擴(kuò)展了 AMD 平臺
    的頭像 發(fā)表于 10-28 10:46 ?791次閱讀
    AMBA <b class='flag-5'>AXI</b>4接口協(xié)議概述

    前端總線是屬于什么總線

    前端總線(Front-Side Bus,簡稱FSB)在計算機(jī)體系結(jié)構(gòu)扮演著至關(guān)重要的角色,它屬于系統(tǒng)總線的一種,是連接CPU與主板北橋芯片(或稱為內(nèi)存控制器集線器)之間的高速數(shù)據(jù)通道
    的頭像 發(fā)表于 10-10 17:11 ?1366次閱讀

    Xilinx NVMe AXI4主機(jī)控制器,AXI4接口高性能版本介紹

    NVMe AXI4 Host Controller IP可以連接高速存儲PCIe SSD,無需CPU,自動加速處理所有的NVMe協(xié)議命令,具備獨(dú)立的數(shù)據(jù)寫入和讀取AXI4接口,不但適用高性能、順序
    的頭像 發(fā)表于 07-18 09:17 ?1056次閱讀
    Xilinx NVMe <b class='flag-5'>AXI</b>4主機(jī)控制器,<b class='flag-5'>AXI</b>4接口高性能版本介紹