AXI總線作為一種線,可以掛若干主設(shè)備與從設(shè)備,如果若干主設(shè)備要同時訪問總線,必然會導(dǎo)致總線需要仲裁。本文不涉及細(xì)節(jié),只簡單減少原理,一般來說這個東西不需要自己寫,ARM會提供,但是作為設(shè)計者要大致知道原理。
1. 所謂總線,是個什么意思。
實(shí)際上是有個interconnect的模塊把所有東西連起來的。主設(shè)備會發(fā)起讀寫請求,從設(shè)備只能被動接受。SOC中的CPU或者其他加速核心比如AI加速器是主設(shè)備。從設(shè)備一般是存儲啊外設(shè)啊之類的東西?;镜倪B接關(guān)系是這樣的。
2. 這個Interconnect里有什么東西
這個Interconnect連接了整個系統(tǒng),起到了仲裁的信號的作用,所以還是比較關(guān)鍵的。一般來講,瘋狂往interconnect上掛各種主從設(shè)備是會影響最后的時序的。由于AXI官方文檔IHI0022E里面貌似是沒有太多這方面介紹,換句話說,AXI協(xié)議并沒有規(guī)定主從設(shè)備連一起應(yīng)該如何工作,于是這里以賽靈思ug1037為基礎(chǔ)介紹一下。
2.1 1to1 interconnect
這個賊簡單,不用過多減少。。。一對一的連上去就好了。模范夫妻。
2.2 N-to-1 Interconnect
這個是稍微復(fù)雜的版本,類似于一妻多夫。。。如果有多個主設(shè)備,一個從設(shè)備。那中間需要一個仲裁器。某個主設(shè)備傳輸前請求總線,如果總線忙就等著。一般來講,最簡單的仲裁原理是輪換優(yōu)先級。例如有三個主設(shè)備ABC。上次總線權(quán)限給了A。則下次的優(yōu)先級變?yōu)锽CA。
2.3 1-to-N Interconnect
1-to-N原理上比N-to-1簡單。一夫多妻的版本。。。只需要簡單判斷一下地址確認(rèn)要往哪個從設(shè)備里寫,基本上就是多路選擇器。不需要仲裁??偩€也不會阻塞。
2.4 N-to-M Interconnect
這種情況就比較復(fù)雜了。。。涉及到多設(shè)備時間管理。但實(shí)際上稍微復(fù)雜一點(diǎn)的SOC這類情況才是常態(tài)。
如上圖所示,讀寫通道是分開的。各自有一個仲裁器(Arbiter),仲裁原理和N-to-1是一致的。仲裁器會從所有寫請求和所有讀請求中各選出來一個來執(zhí)行。
3. 實(shí)際上用的時候怎么用
自己造AXI的各種輪子其實(shí)是比較繁瑣的,不僅僅是interconnect問題,舉個簡單的例子,AXI的DMA什么的自己造輪子DEBUG非常耗時。如果是FPGA,可以直接用XILINX的各路IP。如果是ASIC, 一般會有對應(yīng)的IP賣。比如ARM提供的最小系統(tǒng)一般會自帶這個interconnect。
如果SOC比較復(fù)雜,那還是有可能需要自己造這個輪子。比如為了壓榨總線的性能,如果兩個主設(shè)備訪問的是兩個不同的從設(shè)備,如果想實(shí)現(xiàn)同時執(zhí)行,那對這個interconnect就有其他的要求。
4. 總結(jié)
一般情況下,總線可以理解為一種資源。由一對主從設(shè)備獨(dú)占使用。對于AXI來講,一般是兩種資源,讀總線和寫總線,通過某種仲裁方式分配給不同的主從設(shè)備。
-
soc
+關(guān)注
關(guān)注
38文章
4386瀏覽量
222694 -
總線
+關(guān)注
關(guān)注
10文章
2959瀏覽量
89730 -
AXI總線
+關(guān)注
關(guān)注
0文章
66瀏覽量
14554
原文標(biāo)題:SOC中AXI總線是如何連接的
文章出處:【微信號:IC學(xué)習(xí),微信公眾號:IC學(xué)習(xí)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
RDMA簡介8之AXI分析

RDMA簡介9之AXI 總線協(xié)議分析2
RDMA簡介8之AXI 總線協(xié)議分析1
NVMe IP之AXI4總線分析
AMD Versal Adaptive SoC Clock Wizard AXI DRP示例

NVMe簡介之AXI總線

NVMe協(xié)議簡介之AXI總線
一文詳解AXI DMA技術(shù)

ZYNQ基礎(chǔ)---AXI DMA使用

RISC-V芯片中使用的各種常用總線釋義
SOC芯片在汽車電子中的應(yīng)用
AMBA AXI4接口協(xié)議概述

前端總線是屬于什么總線
Xilinx NVMe AXI4主機(jī)控制器,AXI4接口高性能版本介紹

評論