99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

多電源IC的上電時(shí)序控制你搞明白了么?

analog_devices ? 來(lái)源:未知 ? 2022-11-27 11:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群



人們常常想當(dāng)然地為PCB的電路上電,殊不知這可能造成破壞以及有損或無(wú)損閂鎖狀況。這些問(wèn)題可能并不突出,直到量產(chǎn)開(kāi)始,器件和設(shè)計(jì)的容差接受檢驗(yàn)時(shí)才被發(fā)現(xiàn),但為時(shí)已晚,項(xiàng)目和產(chǎn)品的時(shí)間及交貨將會(huì)受到極大影響,成本大幅攀升。為了解決這一階段中發(fā)現(xiàn)的錯(cuò)誤,將需要進(jìn)行大量修改,包括PCB布局變更、設(shè)計(jì)更改和額外的異常現(xiàn)象等。

隨著集成電路時(shí)代的到來(lái),許多功能模塊被集成到一個(gè)IC中,因而需要利用多個(gè)電源為這些模塊供電。這些電源的電壓有時(shí)候相同,但更多時(shí)候是不同的。市場(chǎng)上的片上系統(tǒng)(SoC) IC越來(lái)越多,這就產(chǎn)生了對(duì)電源進(jìn)行時(shí)序控制和管理的需求。

ADI公司的數(shù)據(jù)手冊(cè)通常會(huì)提供足夠的信息,指導(dǎo)設(shè)計(jì)工程師針對(duì)各IC設(shè)計(jì)正確的上電序列。然而,某些IC明確要求定義恰當(dāng)?shù)纳想娦蛄?。?duì)于ADI公司的許多IC,情況都是如此。在使用多個(gè)電源的IC中,如轉(zhuǎn)換器(包括模數(shù)轉(zhuǎn)換器ADC數(shù)模轉(zhuǎn)換器DAC)、數(shù)字信號(hào)處理器(DSP)、音頻/視頻射頻及許多其它混合信號(hào)IC中,這一要求相當(dāng)常見(jiàn)。本質(zhì)上,包含某種帶數(shù)字引擎的模擬輸入/輸出的IC都屬于這一類,可能需要特定的電源時(shí)序控制。這些IC可能有獨(dú)立的模擬電源和數(shù)字電源,某些甚至還有數(shù)字輸入/輸出電源,詳情請(qǐng)參閱下文討論的具體示例。


本應(yīng)用筆記討論設(shè)計(jì)工程師在新設(shè)計(jì)中必須考慮的某些更微妙的電源問(wèn)題,特別是當(dāng)IC需要多個(gè)不同的電源時(shí)。目前,一些較常用的電源電壓是:+1.8V、+2.0V、+2.5V、+3.3V、+5V、?5V、+12V和?12V。


PULSAR ADC示例——絕對(duì)最大額定值


ADI公司的所有數(shù)據(jù)手冊(cè)都含有“絕對(duì)最大額定值”(AMR)部分,它說(shuō)明為避免造成破壞,對(duì)引腳或器件可以施加的最大電壓、電流或溫度。

AD7654PulSAR 16位ADC是采用三個(gè)(或更多)獨(dú)立電源的混合信號(hào)ADC的范例。這些ADC需要數(shù)字電源(DVDD)、模擬電源(AVDD)和數(shù)字輸入/輸出電源(OVDD)。它們是ADC,用于將模擬信號(hào)轉(zhuǎn)換成數(shù)字代碼,因此需要一個(gè)模擬內(nèi)核來(lái)處理傳入的模擬輸入。數(shù)字內(nèi)核負(fù)責(zé)處理位判斷過(guò)程和控制邏輯。I/O內(nèi)核用于設(shè)置數(shù)字輸出的電平,以便與主機(jī)邏輯接口(電平轉(zhuǎn)換)。ADC的電源規(guī)格可以在相應(yīng)數(shù)據(jù)手冊(cè)的“絕對(duì)最大額定值”部分找到。表1摘自AD7654 (Rev. B)數(shù)據(jù)手冊(cè)的“絕對(duì)最大額定值”部分。


表1. AD7654的絕對(duì)最大額定值(Rev. B)
注意,表1中所有三個(gè)電源的范圍都是?0.3V至+7V。相對(duì)于DVDD和OVDD,AVDD的范圍是+7V至?7V,這就確認(rèn)了AVDD和DVDD無(wú)論哪一個(gè)先上電都是可行的。此外,AVDD和OVDD無(wú)論哪一個(gè)先上電也是可行的。然而,DVDD與OVDD之間存在限制。技術(shù)規(guī)格規(guī)定,OVDD最多只能比DVDD高0.3V,因此DVDD必須在OVDD之前或與之同時(shí)上電。如果OVDD先上電(假設(shè)5V),則DVDD在上電時(shí)比OVDD低5V,這不符合“絕對(duì)最大額定值”要求,可能會(huì)損壞器件。

模擬輸入INAx、INBx、REFx、INxN和REFGND的限制是:這些輸入不得超過(guò)AVDD +0.3V或AGND ?0.3V。這說(shuō)明,如果模擬信號(hào)或基準(zhǔn)電壓源先于AVDD存在,則模擬內(nèi)核很可能會(huì)上電到閂鎖狀態(tài)。這通常是一種無(wú)損狀況,但流經(jīng)AVDD的電流很容易逐步升至標(biāo)稱電流的10倍,導(dǎo)致ADC變得相當(dāng)熱。這種情況下,內(nèi)部靜電放電(ESD)二極管變?yōu)檎?,進(jìn)而使模擬電源上電。為解決這個(gè)問(wèn)題,輸入和/或基準(zhǔn)電壓源在ADC上電時(shí)應(yīng)處于未上電或未連接狀態(tài)。


同樣,數(shù)字輸入電壓范圍為?0.3V至DVDD +0.3V。這說(shuō)明,數(shù)字輸入必須小于DVDD +0.3V。因此,在上電時(shí),DVDD必須先于微處理器/邏輯接口電路或與之同時(shí)上電。與上述模擬內(nèi)核情況相似,這些引腳上的ESD二極管也可能變?yōu)檎?,使?shù)字內(nèi)核上電到未知狀態(tài)。


AD7621、AD7622、AD7623、AD7641和AD7643等PulSAR ADC速度更快,是該系列的新型器件,采用更低的2.5V電源(AD7654則采用5V電源)。AD7621和AD7623具有明確規(guī)定的上電序列。表2摘自AD7621 (Rev.0)數(shù)據(jù)手冊(cè)的“絕對(duì)最大額定值”部分。


表2. AD7621的絕對(duì)最大額定值(Rev. 0)
同樣,OVDD與DVDD之間存在限制。“絕對(duì)最大額定值”規(guī)定:OVDD必須小于或等于DVDD+0.3V,而DVDD則必須小于2.3V。一旦DVDD在上電期間達(dá)到2.3V,該限制便不再適用。如果不遵守該限制,AD7621(和AD7623)可能會(huì)受損(見(jiàn)圖1)。



圖1. 可能的上電/關(guān)斷序列—AD7621 (Rev. 0)
因此,一般上電序列可能是這樣的:AVDD、DVDD、OVDD、VREF。但是,每個(gè)應(yīng)用都不一樣,需要具體分析。注意,器件關(guān)斷與器件上電同樣重要,切記遵守同樣的規(guī)格要求。圖1所示為AD7621的典型上電/關(guān)斷序列。

對(duì)于這些ADC,模擬輸入和基準(zhǔn)電壓源的情況與上文所述相同。對(duì)任何模擬輸入引腳施加電壓都可能導(dǎo)致ESD二極管變?yōu)檎?,從而使模擬內(nèi)核上電到未知狀態(tài)。

這些ADC的數(shù)字輸入和輸出略有不同,因?yàn)檫@些器件應(yīng)支持5 V數(shù)字輸入。這些ADC是AD7654的速度升級(jí)版本,數(shù)字輸入和輸出均與OVDD電源相關(guān),因?yàn)樗苤С指叩?.3V電壓。注意:數(shù)字輸入限制為5.5V,而AD7654則為DVDD+0.3V。

Σ-Δ型ADC示例


AD7794 Σ-Δ型24位ADC是另一個(gè)很好的例子。表3摘自AD7794 (Rev. D)數(shù)據(jù)手冊(cè)的“絕對(duì)最大額定值”部分。


表3. AD7794的絕對(duì)最大額定值(Rev. D)

該ADC的問(wèn)題與基準(zhǔn)電壓有關(guān),它必須小于AVDD+ 0.3 V。因此,AVDD必須先于基準(zhǔn)電壓或與之同時(shí)上電。


電源時(shí)序控制器


ADI公司提供許多電源時(shí)序控制器件。一般而言,其工作原理是:當(dāng)?shù)谝粋€(gè)調(diào)節(jié)器的輸出電壓達(dá)到預(yù)設(shè)閾值時(shí),就會(huì)開(kāi)始一段時(shí)間延遲,延遲結(jié)束后才會(huì)使能后續(xù)調(diào)節(jié)器上電。關(guān)斷期間的程序與此相似。時(shí)序控制器也可以用于控制電源良好信號(hào)等邏輯信號(hào)的時(shí)序,例如:對(duì)器件或微處理器施加一個(gè)復(fù)位信號(hào),或者簡(jiǎn)單地指示所有電源均有效。


建議


如今大部分要求高速和低功耗的電路PCB上都需要多個(gè)電源,例如:+1.8V、+2.0V、+2.5V、+3.3V、+5V、?5V、+12V和?12V。為PCB上的這些電源供電并不是一件輕而易舉的事情。必須仔細(xì)分析,設(shè)計(jì)一個(gè)正確可靠的上電和關(guān)斷序列。采用分立設(shè)計(jì)變得越來(lái)越困難,解決之道就是采用電源時(shí)序控制IC,只要改變一下代碼就能改變上電順序,而不用變更PCB布局布線。

查看往期內(nèi)容↓↓↓


原文標(biāo)題:多電源IC的上電時(shí)序控制你搞明白了么?

文章出處:【微信公眾號(hào):亞德諾半導(dǎo)體】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 亞德諾
    +關(guān)注

    關(guān)注

    6

    文章

    4680

    瀏覽量

    16315

原文標(biāo)題:多電源IC的上電時(shí)序控制你搞明白了么?

文章出處:【微信號(hào):analog_devices,微信公眾號(hào):analog_devices】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    時(shí)GPIO控制的LED偶爾詭異地亮了一下

    快速上下時(shí),主控1.8V的GPIO控制的LED會(huì)亮一下。放久一點(diǎn)再上則不會(huì)異常亮。仔細(xì)排查發(fā)現(xiàn)1.8V比0.9V先上,再深入排查發(fā)現(xiàn)快速上下
    的頭像 發(fā)表于 06-18 14:16 ?194次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>電</b>時(shí)GPIO<b class='flag-5'>控制</b>的LED偶爾詭異地亮了一下

    請(qǐng)問(wèn)fx3有時(shí)序要求嗎?

    請(qǐng)問(wèn)fx3有時(shí)序要求嗎
    發(fā)表于 05-09 07:29

    求助,關(guān)于LTM4644時(shí)序問(wèn)題求解

    輸出電壓正常?,F(xiàn)在想配置時(shí)序,1V&gt;1.8V&gt;3.3V,按照器件手冊(cè)的圖33設(shè)計(jì)的電路原理圖,設(shè)計(jì)原理圖如下 使用電壓跟蹤功能后,1.8V電壓輸出為1.6V,3.3V輸出2.85V。請(qǐng)問(wèn)這是什么
    發(fā)表于 04-18 06:22

    電源時(shí)序器3.0:數(shù)字化與網(wǎng)絡(luò)化的融合

    變化,滿足日益增長(zhǎng)的音視頻系統(tǒng)應(yīng)用需求。 電源時(shí)序器1.0:基礎(chǔ)的時(shí)序控制 最初,電源
    的頭像 發(fā)表于 12-20 09:32 ?629次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>時(shí)序</b>器3.0:數(shù)字化與網(wǎng)絡(luò)化的融合

    ADS1256第一次的時(shí)候,采集的ADC信號(hào)是實(shí)際值的一半,為什么?

    最近在用ADS1256這一款A(yù)DC芯片,出現(xiàn)一個(gè)很怪異的問(wèn)題。當(dāng)我第一次的時(shí)候,采集的ADC信號(hào)是實(shí)際值的一半,重新后又正常
    發(fā)表于 12-13 15:33

    ads8568 RESET未連接,無(wú)法通過(guò)mcu拉reset復(fù)位怎么解決?

    后,通過(guò)上拉RESET管腳重啟后,正常工作。 現(xiàn)已有產(chǎn)品,RESET未連接,無(wú)法通過(guò)mcu拉reset復(fù)位,所以,想明白為什么會(huì)出現(xiàn)異常,怎么做其他調(diào)整解決啟動(dòng)異常問(wèn)題。 是否能
    發(fā)表于 12-03 06:06

    ADS8698有時(shí)序要求嗎?

    1、關(guān)于ADS8698有時(shí)序要求嗎?AVDD和DVDD 以及軟件配置引腳間的順序有時(shí)序要求嗎? 2、觸發(fā)內(nèi)部基準(zhǔn)電壓的條件有哪些?AVDD?還是有別的觸發(fā)源,如果內(nèi)部基準(zhǔn)觸發(fā)不了
    發(fā)表于 11-19 06:12

    TLV320AIC3104時(shí)是不是只要控制Register 43與Register 44,將其Mute就可以控制爆音?

    (Right-DAC Digital Volume Control Register),將其Mute,就可以控制爆音?那么Register 7( Codec Data-Path
    發(fā)表于 11-08 06:32

    PGA2311電流大怎么解決?

    連在一起,形成-5V提供給VA-; 難道這三路電源,有嚴(yán)格的時(shí)序要求嗎,為什么-5V,容易出現(xiàn)導(dǎo)致IC發(fā)熱不能正常工作,如何避免這個(gè)
    發(fā)表于 10-30 07:03

    按照TAS5711的datasheet中的時(shí)序進(jìn)行,芯片正常工作,但是無(wú)法編輯寄存器,是時(shí)序有問(wèn)題嗎?

    按照TAS5711的datasheet中的時(shí)序進(jìn)行,芯片正常工作,但是無(wú)法編輯寄存器,是時(shí)序
    發(fā)表于 10-22 06:58

    電源電壓DSP的電源時(shí)序控制解決方案

    電子發(fā)燒友網(wǎng)站提供《雙電源電壓DSP的電源時(shí)序控制解決方案.pdf》資料免費(fèi)下載
    發(fā)表于 10-11 11:33 ?1次下載
    雙<b class='flag-5'>電源</b>電壓DSP的<b class='flag-5'>電源</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>控制</b>解決方案

    電源時(shí)序器的作用是什么

    電源時(shí)序器是一種重要的電子設(shè)備,其核心功能在于控制多個(gè)電源設(shè)備按照預(yù)設(shè)的順序開(kāi)啟或關(guān)閉。這種設(shè)備在多個(gè)領(lǐng)域具有廣泛的應(yīng)用,包括音響系統(tǒng)、舞臺(tái)燈光、電視廣播、工業(yè)自動(dòng)化等,旨在提高系統(tǒng)的
    的頭像 發(fā)表于 09-29 16:28 ?5588次閱讀

    FPGA電源時(shí)序控制

    電子發(fā)燒友網(wǎng)站提供《FPGA電源時(shí)序控制.pdf》資料免費(fèi)下載
    發(fā)表于 08-26 09:25 ?0次下載
    FPGA<b class='flag-5'>電源</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>控制</b>

    關(guān)于MAX30102時(shí)序問(wèn)題

    使用軟件iic通訊測(cè)試過(guò),寫(xiě)的軟件通訊協(xié)議沒(méi)問(wèn)題,寄存器驅(qū)動(dòng)也按照手冊(cè)寫(xiě)好了,但是讀取中斷狀態(tài)寄存器的電源就緒位置,一直為零,我不知道這個(gè)順序到底是什么
    發(fā)表于 08-09 18:06

    求助,關(guān)于OPA192的時(shí)序問(wèn)題求解

    有一個(gè)項(xiàng)目中用到OPA192這個(gè)放大器,有兩個(gè)問(wèn)題: 1.V+是+12V供電的,V-是-12V供電的,想問(wèn)下+12V和-12V這兩個(gè)有沒(méi)有什么必須的時(shí)序需要
    發(fā)表于 07-29 08:30