99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vitis?統(tǒng)一軟件平臺(tái)2022.2最新更新

XILINX開(kāi)發(fā)者社區(qū) ? 來(lái)源:XILINX開(kāi)發(fā)者社區(qū) ? 作者:Eddie Wu ? 2022-11-04 09:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文由 AMD 賽靈思 Vitis 統(tǒng)一軟件平臺(tái)產(chǎn)品營(yíng)銷經(jīng)理

Eddie Wu 撰寫

Vitis 統(tǒng)一軟件平臺(tái) 2022.2 版已正式發(fā)布!主要增強(qiáng)特性包括下列內(nèi)容:

為 Versal AI 引擎陣列提供新的 Vitis 庫(kù)功能:

DSP 庫(kù) - 增強(qiáng)特性。

求解器庫(kù)功能。

視覺(jué)庫(kù)功能。

超聲庫(kù)功能。

針對(duì) Versal 器件的設(shè)計(jì)流程增強(qiáng):

控制內(nèi)核在 AI 引擎陣列中的相對(duì)布局,從而提升性能,提高利用率。

強(qiáng)化面向 Versal ACAP 設(shè)計(jì)的配置與調(diào)試功能,包括死鎖檢測(cè)、較大布線數(shù)據(jù)采集、RTL/Python 測(cè)試平臺(tái)支持。

Vitis 集成設(shè)計(jì)環(huán)境下的異構(gòu)設(shè)計(jì)的新仿真選項(xiàng)。

以下是對(duì)部分主要增強(qiáng)特性的介紹:

Vitis 庫(kù)經(jīng)過(guò)強(qiáng)化,支持更多AI 引擎陣列功能

通過(guò)系數(shù)再加載功能和動(dòng)態(tài)點(diǎn)大小,DSP 庫(kù)現(xiàn)可支持超高采樣率 (SSR) FIR 濾波器。在指向 AI 引擎陣列的 FFT 功能中,新增 FFT 窗口化元素。

對(duì)于求解器庫(kù),為 AI 引擎陣列新增兩個(gè)矩陣分解功能,分別是 QR 分解和喬里斯基 (Cholesky) 分解。這兩種是得到廣泛運(yùn)用的矩陣運(yùn)算。

Vitis 視覺(jué)庫(kù)為 AI 引擎陣列新增四項(xiàng)功能:全局色調(diào)映射 (GTM)、色彩校正矩陣、3D 查找表和符合 V4L2 的動(dòng)態(tài)重配置。

2022.2 版還提供新的超聲庫(kù),其中包括 L1 級(jí)到 L3 級(jí)功能:

L1 例程為超聲波提供類似基本線性代數(shù)子程序 (BLAS) 的功能。

L2 例程為聚焦、變跡和 b 樣條等功能提供 AI 引擎圖。

L3 例程提供合成孔徑、平面波和掃描線波束成型等超聲子系統(tǒng)。

2022.1 版和 2022.2 版為 AI 引擎提供的 Vitis 庫(kù)的更詳細(xì)介紹請(qǐng)見(jiàn)下文。

c5e84342-5b77-11ed-a3b6-dac502259ad0.png

Versal ACAP 設(shè)計(jì)流程強(qiáng)化

AI 引擎編譯器

在這個(gè)新版本中,AI 引擎相對(duì)約束提供了在 AI 引擎內(nèi)控制內(nèi)核相對(duì)布局的途徑。這有利于用戶從 AI 引擎陣列獲得更高性能和更充分的利用率。可以將約束定義為自適應(yīng)數(shù)據(jù)流程 (ADF) 圖格式和 JavaScript 對(duì)象標(biāo)記 (JSON) 格式。

ADF 和 JSON 圖形語(yǔ)法例如下所示:

c60ae0a0-5b77-11ed-a3b6-dac502259ad0.png

Vitis 工具仿真與分析的新特性

1. 采用 Vitis 分析器配置、調(diào)試和分析 AI 引擎

在 2022.2 版中,可以在 Vitis 分析器中的硬件模擬階段分析 AI 引擎的狀態(tài),為調(diào)試提供幫助。而在 2022.2 版以前,用戶必須在硬件內(nèi)構(gòu)建設(shè)計(jì),才能開(kāi)展同樣的分析。這項(xiàng)特性允許用戶在構(gòu)建硬件前開(kāi)展配置,加快迭代速度,同時(shí)幫助縮短設(shè)計(jì)周期。

從 2022.1 版起,通過(guò) Linux 上的 xbutil 和 XRT,就可以啟用死鎖檢測(cè)?,F(xiàn)在使用賽靈思系統(tǒng)調(diào)試器 (XSDB) 也支持同樣的特性。這對(duì)裸機(jī)用戶有所幫助??梢陨膳c xbutil 生成的文件等效的 JSON 文件。這個(gè)文件可以導(dǎo)入 Vitis 分析器查看。

死鎖檢測(cè)流程如下所示:

c6674dc2-5b77-11ed-a3b6-dac502259ad0.png

這項(xiàng)新特性將對(duì) XRT 的支持?jǐn)U展到對(duì)基于 AI 引擎的 XSDB 流程的支持。

2. 支持在 x86 主機(jī)上用 PS 應(yīng)用開(kāi)展軟件模擬

除了在嵌入式平臺(tái)上的 QEMU,現(xiàn)在用戶可以在 x86 仿真器上通過(guò)編譯和運(yùn)行處理系統(tǒng) (PS) 應(yīng)用來(lái)模擬軟件,加快軟件模擬的速度。這項(xiàng)功能無(wú)需創(chuàng)建 SD 卡鏡像,也無(wú)需在 QEMU 中引導(dǎo) Linux,從而避免相關(guān)開(kāi)銷,加快周轉(zhuǎn)時(shí)間。用戶可以使用 XRT 控制加速內(nèi)核,自己則專注于高級(jí)功能模型。使用此功能前,必須在主機(jī)上安裝賽靈思運(yùn)行時(shí)庫(kù) (XRT)。

3. 除了 RTL 以外,還可以使用 SystemC 功能模型進(jìn)行硬件模擬

與 RTL 相比,SystemC 功能模型能加快編譯速度,縮短執(zhí)行時(shí)間。此外,用戶也可以搭配使用 C 內(nèi)核和 RTL 內(nèi)核來(lái)調(diào)試 RTL 塊。在 2022.2 版中,支持 C/C++ 內(nèi)核、基于 AXI4-Memory Map 的內(nèi)核和基于 AXI4-Stream 的內(nèi)核。

新的仿真選項(xiàng)進(jìn)一步豐富了用戶可用的功能仿真流程,如下所示。這些新的仿真流程主要用于協(xié)助實(shí)現(xiàn)快速功能仿真。

c68ba302-5b77-11ed-a3b6-dac502259ad0.jpg

4.使用簡(jiǎn)單的 RTL 測(cè)試平臺(tái)或基于 Python 腳本的流量生成器為仿真 AI 引擎內(nèi)核提供支持

這項(xiàng)特性允許用戶將 RTL 測(cè)試平臺(tái)重復(fù)用作流量生成器 (TG) 或使用 Python 創(chuàng)建流量生成器。這樣做無(wú)需完整平臺(tái)就可以單獨(dú)驗(yàn)證內(nèi)核。

RTL 仿真器使用上述測(cè)試平臺(tái),x86SIM/AIESIM 負(fù)責(zé)仿真 C 或 AI 引擎內(nèi)核代碼,利用 Unix 套接字和 XTLM IPC 接口在兩個(gè)進(jìn)程間建立通信,如下所示:

c6d8c952-5b77-11ed-a3b6-dac502259ad0.png

通過(guò) Vitis 軟件平臺(tái) 2022.2 版,我們現(xiàn)在支持Python、VHDL、Verilog 和基于 SystemVerilog 的流量生成器。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    33

    文章

    1797

    瀏覽量

    132359
  • Versal
    +關(guān)注

    關(guān)注

    1

    文章

    169

    瀏覽量

    8103
  • Vitis
    +關(guān)注

    關(guān)注

    0

    文章

    150

    瀏覽量

    7945

原文標(biāo)題:Vitis? 統(tǒng)一軟件平臺(tái) 2022.2 最新更新

文章出處:【微信號(hào):gh_2d1c7e2d540e,微信公眾號(hào):XILINX開(kāi)發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    芯盾時(shí)代助力寧夏銀行統(tǒng)一身份認(rèn)證平臺(tái)建設(shè)

    芯盾時(shí)代中標(biāo)寧夏銀行!芯盾時(shí)代依托自主研發(fā)的用戶身份與訪問(wèn)管理產(chǎn)品,為寧夏銀行建設(shè)統(tǒng)一化、標(biāo)準(zhǔn)化、自動(dòng)化的統(tǒng)一身份認(rèn)證平臺(tái),實(shí)現(xiàn)統(tǒng)一身份管理,統(tǒng)一
    的頭像 發(fā)表于 07-10 16:33 ?316次閱讀

    全新AMD Vitis統(tǒng)一軟件平臺(tái)2025.1版本發(fā)布

    全新 AMD Vitis 統(tǒng)一軟件平臺(tái) 2025.1 版正式上線!此最新版本為使用 AMD Versal AI 引擎的高性能 DSP 應(yīng)用提供了改進(jìn)后的設(shè)計(jì)環(huán)境。
    的頭像 發(fā)表于 06-24 11:44 ?499次閱讀

    使用AMD Vitis Unified IDE創(chuàng)建HLS組件

    這篇文章在開(kāi)發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎(chǔ)上撰寫,但使用的是 AMD Vitis Unified IDE,而不是之前傳統(tǒng)版本的
    的頭像 發(fā)表于 06-20 10:06 ?996次閱讀
    使用AMD <b class='flag-5'>Vitis</b> Unified IDE創(chuàng)建HLS組件

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來(lái)創(chuàng)建個(gè) HLS IP,通過(guò) AXI4 接口從存儲(chǔ)器讀取數(shù)據(jù)、執(zhí)行簡(jiǎn)單的數(shù)學(xué)運(yùn)算,然后將數(shù)據(jù)寫回存儲(chǔ)器。接著會(huì)在 AMD Vivado Design Suite 設(shè)計(jì)中使用此 HLS IP,并使用嵌入式
    的頭像 發(fā)表于 06-13 09:50 ?667次閱讀
    如何使用AMD <b class='flag-5'>Vitis</b> HLS創(chuàng)建HLS IP

    芯盾時(shí)代助力中國(guó)電信某省公司構(gòu)建零信任統(tǒng)一用戶認(rèn)證平臺(tái)

    芯盾時(shí)代中標(biāo)中國(guó)電信某省公司,為進(jìn)步增強(qiáng)電子政務(wù)外網(wǎng)終端的訪問(wèn)控制安全,將對(duì)前期建設(shè)的零信任統(tǒng)一用戶認(rèn)證平臺(tái)進(jìn)行更新迭代,幫助客戶解決終端安全、訪問(wèn)控制和網(wǎng)絡(luò)暴露面等問(wèn)題。
    的頭像 發(fā)表于 05-29 15:15 ?437次閱讀

    芯盾時(shí)代中標(biāo)某芯片公司統(tǒng)一身份管理平臺(tái)建設(shè)

    芯盾時(shí)代中標(biāo)某芯片公司,為其建設(shè)統(tǒng)一身份管理平臺(tái),完善安全管理標(biāo)準(zhǔn)規(guī)范體系,實(shí)現(xiàn)用戶身份集中統(tǒng)一的全生命周期管理,有效提升公司的整體信息安全水平。
    的頭像 發(fā)表于 05-13 18:16 ?479次閱讀

    請(qǐng)問(wèn)使用2022.2時(shí)是否可以讀取模型OpenVINO?層?

    使用 2020.3 時(shí),使用 net.layers 和 layers.blob 讀取模型OpenVINO?層。 OpenVINO?自 2021.2 OpenVINO?起,使用 2022.2 作為 net.layers 和 layers.blob 時(shí)無(wú)法讀取模型層。
    發(fā)表于 03-06 06:37

    為什么無(wú)法在RedHat中構(gòu)建OpenVINO? 2022.2?

    嘗試使用 RedHat* (UBI 9) 構(gòu)建OpenVINO? 2022.2 在 CMAKE 操作過(guò)程中遇到錯(cuò)誤
    發(fā)表于 03-05 08:25

    Cadence Verisium Debug:統(tǒng)一調(diào)試平臺(tái),加速SoC設(shè)計(jì)

    Cadence的統(tǒng)一調(diào)試平臺(tái)Verisium Debug,為從IP到SoC級(jí)別的復(fù)雜設(shè)計(jì)提供了全面的調(diào)試解決方案。該平臺(tái)集成了多種調(diào)試功能,包括RTL調(diào)試、UVM仿真平臺(tái)調(diào)試、UPF調(diào)
    的頭像 發(fā)表于 02-17 11:10 ?750次閱讀

    芯盾時(shí)代繼續(xù)深化中建科技統(tǒng)一身份認(rèn)證平臺(tái)建設(shè)

    芯盾時(shí)代承建的中建科技集團(tuán)有限公司(簡(jiǎn)稱“中建科技”)統(tǒng)一身份認(rèn)證期項(xiàng)目圓滿結(jié)項(xiàng),目前平臺(tái)運(yùn)行情況良好,獲得客戶的高度認(rèn)可。目前雙方已開(kāi)展二期建設(shè),芯盾時(shí)代將持續(xù)優(yōu)化中建科技統(tǒng)一身份
    的頭像 發(fā)表于 01-07 11:23 ?608次閱讀

    統(tǒng)一視頻平臺(tái)融合通信可視指揮調(diào)度平臺(tái)smarteye與國(guó)標(biāo)GB28181平臺(tái)的異同與關(guān)聯(lián)

    統(tǒng)一視頻平臺(tái)融合通信可視指揮調(diào)度平臺(tái)smarteye與國(guó)標(biāo)GB28181平臺(tái)的異同與關(guān)聯(lián)
    的頭像 發(fā)表于 12-13 09:48 ?642次閱讀

    全新AMD Vitis統(tǒng)一軟件平臺(tái)2024.2版本發(fā)布

    全新 AMD Vitis 統(tǒng)一軟件平臺(tái) 2024.2 版本已于近期推出。
    的頭像 發(fā)表于 12-11 15:06 ?1062次閱讀

    ov華米聯(lián)手打造OneLink統(tǒng)一鏈接平臺(tái)

    小米應(yīng)用商店近日攜手華為、OPPO、vivo等主流手機(jī)廠商,共同推出了個(gè)名為OneLink的統(tǒng)一鏈接平臺(tái)。這平臺(tái)旨在簡(jiǎn)化開(kāi)發(fā)者在應(yīng)用分發(fā)
    的頭像 發(fā)表于 11-18 15:01 ?1190次閱讀

    AMD Vitis統(tǒng)一軟件平臺(tái)2024.1全新發(fā)布

    通過(guò)新版本,系統(tǒng)架構(gòu)師和開(kāi)發(fā)者可以進(jìn)步優(yōu)化設(shè)計(jì)開(kāi)發(fā)流程,同時(shí)提升整體系統(tǒng)性能。
    的頭像 發(fā)表于 09-18 09:34 ?957次閱讀

    統(tǒng)一多云管理平臺(tái)怎么用?

     統(tǒng)一多云管理平臺(tái)的使用主要涉及資源納管、費(fèi)用控制和智能運(yùn)維等方面。統(tǒng)一多云管理平臺(tái)種能夠同時(shí)管理多種公有云、私有云以及傳統(tǒng)IT環(huán)境的資
    的頭像 發(fā)表于 08-14 11:28 ?474次閱讀