PCIe技術(shù)隨著數(shù)據(jù)中心計算能力訴求不斷的提升,其迭代更新速度也在不斷加快。PCIe 4.0的應(yīng)用剛開始普及,支持PCIe 5.0的產(chǎn)品也已開始出現(xiàn)。由于速率的翻倍(單通道32Gb/s),相比PCIe 4.0,不論是板卡還是芯片,PCIe 5.0的設(shè)計和調(diào)測都會面臨更大的挑戰(zhàn),啟威測實驗室引進(jìn)59GHz示波器,以滿足最新的PCIe技術(shù);
讓我們先了解一下今天的主角59GHz示波器,請看設(shè)備照片:技術(shù)參數(shù)如下:.59GHz 示波器
商品品牌:
商品型號:
DPO75902SX
帶寬:
59 GHz 采樣率:200 GS/s,
配套軟件:
PCIe 4.0、PCIe 5.0、DDR4、LPDDR4、DDR5、LPDDR5、USB3.2、USB4.0、HDMI2.1等一致性測試軟件。
PCIe 5.0是PCIe發(fā)展的重要分水嶺,今天我們重點來講PCIe 5.0。01PCIe 5.0定義結(jié)合應(yīng)用需求,計算單元、網(wǎng)絡(luò)單元和存儲單元的動態(tài),PCIe 5.0定義的愿景是:“數(shù)據(jù)中心/云計算的游戲規(guī)則改變者,對未來替代協(xié)議的內(nèi)置支持。”
PCIe 5.0具備修改了的訓(xùn)練序列(TS1&TS2),帶有用于未來的替代協(xié)議的ID的新字段和增強的預(yù)編碼。這標(biāo)志著PCIe標(biāo)準(zhǔn)的開放,允許未來的協(xié)議利用一些經(jīng)過驗證的PCIe固件和軟件堆棧,并擴展PCIe的范圍和功能——簡單地說,未來PCIe的物理層可以接受不同協(xié)議的連接。PCIe 5.0為人工智能/機器學(xué)習(xí)(AI/ML)、數(shù)據(jù)中心、邊緣、5G基礎(chǔ)設(shè)施和圖形領(lǐng)域的下一代應(yīng)用提供高帶寬和低延遲連接。
圖3 PCI-SIG公布的PCIe帶寬路線圖
02PCIe 5.0面臨的挑戰(zhàn)PCIe 4.0對通道損耗的要求是8GHz小于28dB,而PCIe 5.0則是16GHz小于36dB。PCIe 5.0相對于4.0的速率提高了一倍,損耗要求卻沒有下降太多。大致相當(dāng)于對于硬件設(shè)計的損耗控制要求提高了幾乎一倍。
圖4 PCIe1.0~PCIe5.0參數(shù)比較
由于PCIe 4.0醞釀和培育市場的時間比較長,為了確保長距離傳輸中的信號質(zhì)量,PCIe 4.0階段首次引入了信號調(diào)節(jié)的概念。有兩種信號調(diào)節(jié)功能的器件供選擇:ReDriver(中繼器)和ReTimer(重定時器)。
ReDriver功能相對簡單,通過發(fā)射端的驅(qū)動器和接收端的濾波器,提升信號強度,實現(xiàn)對損耗的補償,進(jìn)而使得眼圖的窗口變大,讓整個PCIe通道看起來有更小的衰減。由于ReDriver有沒涉及到任何協(xié)議相關(guān)的內(nèi)容,所以其兩端的PCIe設(shè)備是無法感知到ReDriver器件的存在的。ReDriver在PCI-SIG中已經(jīng)標(biāo)準(zhǔn)化,產(chǎn)品也有標(biāo)準(zhǔn)封裝。
ReTimer相對于ReDriver增加了CDR(Clock& DataRecovery)電路,它是一種數(shù)字信號和模擬信號混合設(shè)備。進(jìn)入ReTimer的模擬信號會被還原成數(shù)字信號,再重新變成模擬信號發(fā)出去。由于ReTimer增加了一次信號整理的過程,它可以消除信號的抖動,而ReDriver不能消除抖動。既然ReTimer可以處理數(shù)字信號,它也是與協(xié)議相關(guān)的,這就帶來的兩個問題:數(shù)據(jù)處理過程增加了時延,因此一條PCIe鏈路中最多使用2個ReTimer,否則延遲太大;ReTimer成本較高,且應(yīng)與協(xié)議的版本匹配。
在PCIe 4.0的系統(tǒng)中,建議在主板、背板等部分使用ReTimer來確保時序的同步,但不是必須的,可以根據(jù)布線的距離來決定。但到了PCIe 5.0階段,ReTimer已經(jīng)是必選項,具體在整體鏈路中的哪個位置安排ReTimer需要謹(jǐn)慎考慮。 03啟威測SI實驗室PCIe 5.0測試方案
PCIE 5.0 測試方案
發(fā)送、接收端測試規(guī)范:
發(fā)送端的測項包含:
Tx Signal Quality Test
Tx Preset Test
Tx LEQ Test
Tx Initial TXEQ Test
Lane Margining Test
PLL Test
CLK Test
System Tx Diagrams
AIC Tx Diagrams
接收端的測項包含:
RxBERT Test
RxLEQ Test
/
審核編輯 :李倩
-
示波器
+關(guān)注
關(guān)注
113文章
6705瀏覽量
189289 -
數(shù)據(jù)中心
+關(guān)注
關(guān)注
16文章
5230瀏覽量
73529 -
PCIe
+關(guān)注
關(guān)注
16文章
1342瀏覽量
85167
原文標(biāo)題:泰克59GHz示波器到了,需要PCIE4.0/ 5.0信號質(zhì)量測試驗證的看過來
文章出處:【微信號:阿寶1990,微信公眾號:阿寶1990】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
高鴻信安出席飛騰基礎(chǔ)軟件聯(lián)合實驗室第四屆年會
飛騰基礎(chǔ)軟件聯(lián)合實驗室第四屆年會暨技術(shù)交流分享會順利召開
論RFID技術(shù)在實驗室領(lǐng)域中的重要性
中軟國際中標(biāo)啟元實驗室生成平臺功能模塊建設(shè)開發(fā)項目
實驗室安全管理成焦點,漢威科技賦能實驗室安全升級

評論