99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Certus Closure Solution可發(fā)揮時(shí)序簽核和ECO技術(shù)上的優(yōu)勢

Cadence楷登 ? 來源:Cadence楷登 ? 作者:Cadence楷登 ? 2022-11-01 14:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Cadence 于 10 月 12 日發(fā)布了 Cadence Certus Closure Solution,這是同類型產(chǎn)品中首款采用大規(guī)模并行計(jì)算和分布式架構(gòu)的全自動(dòng)環(huán)境。Cadence Certus Closure Solution 環(huán)境實(shí)現(xiàn)了設(shè)計(jì)收斂的自動(dòng)化,并將整個(gè)設(shè)計(jì)收斂周期從數(shù)周縮短至一夜之間 —— 包括從簽核優(yōu)化到布線、靜態(tài)時(shí)序分析(STA)和參數(shù)提取。

該解決方案支持無限容量,勝任大型芯片設(shè)計(jì)項(xiàng)目,與目前其他方法和流程相比,最多可將生產(chǎn)力提高 10 倍。傳統(tǒng)流程如下圖的藍(lán)色輪軸所示,每個(gè)迭代單一階段的完整運(yùn)行都需要 5 - 7 天,且迭代次數(shù)無法提前預(yù)知,甚至最多需要 30 次。簡單計(jì)算一下,全芯片所有流程加起來可能需要耗時(shí) 3 個(gè)月之久。

上述流程會(huì)用到兩個(gè)主要工具,分別是用于模塊層次優(yōu)化的 Tempus ECO,以及用于 SoC 層面靜態(tài)時(shí)序分析的 Tempus STA。這里缺失了全芯片(或子系統(tǒng))優(yōu)化與簽核。至于分區(qū)間功耗恢復(fù)等則只能忽略,因?yàn)閷?shí)在沒時(shí)間處理。

Cadence Certus Closure Solution 將上述流程自動(dòng)化,實(shí)現(xiàn)隔夜優(yōu)化和簽核收斂。在 Innovus 工作流程中,基于 Tempus 簽核解決方案(STA 或 DSTA)及 Tempus ECO 的基礎(chǔ)中,Certus Closure Solution 可以進(jìn)一步發(fā)揮時(shí)序簽核和 ECO 技術(shù)在廣度和深度上的優(yōu)勢。

顯而易見,我們是通過將所有任務(wù)大規(guī)模分布處理以及全流程自動(dòng)化來達(dá)成這一目標(biāo)的。下方圖表列出了所有細(xì)節(jié)。作為大規(guī)模并行系統(tǒng),管理器會(huì)負(fù)責(zé)控制所有任務(wù),并將計(jì)算結(jié)果匯總以判定下一步該做什么。

此外,模塊之間的功率恢復(fù)功能可以降低 10% - 15% 的功耗,全芯片最高降低 5%。這也就是文中之前提到的,人工流程的話根本沒時(shí)間處理這個(gè)問題。

總結(jié)一下,Certus 的核心優(yōu)勢包括:

創(chuàng)新的可擴(kuò)展架構(gòu):Cadence Certus Closure Solution 采用的分布式客戶端管理器支持全自動(dòng)化,分布式分層優(yōu)化以及芯片層級(jí)的簽核收斂。

提高工程設(shè)計(jì)效率:它減少了在多個(gè)團(tuán)隊(duì)中進(jìn)行多次冗長迭代的需要,縮短收斂時(shí)間

SmartHub 界面:增強(qiáng)的 GUI 擁有更好的交互性和更詳細(xì)的時(shí)序糾錯(cuò),支持交叉驗(yàn)證以實(shí)現(xiàn)設(shè)計(jì)收斂的最后環(huán)節(jié)。

增量簽核:周轉(zhuǎn)時(shí)間縮短 10 倍,支持對(duì)變更模塊進(jìn)行靈活恢復(fù)和替換,利用增量時(shí)序刷新縮短設(shè)計(jì)收斂時(shí)間。

3D-IC 設(shè)計(jì)效率:與 Cadence Integrity 3D-IC 解決方案緊密集成,幫助用戶收斂異構(gòu)工藝中裸片間的時(shí)序路徑。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52487

    瀏覽量

    440635
  • Cadence
    +關(guān)注

    關(guān)注

    67

    文章

    973

    瀏覽量

    144371
  • 管理器
    +關(guān)注

    關(guān)注

    0

    文章

    254

    瀏覽量

    19048

原文標(biāo)題:Cadence Certus Closure Solution 助力全芯片并行優(yōu)化

文章出處:【微信號(hào):gh_fca7f1c2678a,微信公眾號(hào):Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    打碼貼:RFID標(biāo)簽打印機(jī)在倉儲(chǔ)物流中的優(yōu)勢

    打碼貼:RFID標(biāo)簽打印機(jī)在倉儲(chǔ)物流中的優(yōu)勢 現(xiàn)代倉儲(chǔ)物流行業(yè)對(duì)數(shù)據(jù)采集的實(shí)時(shí)性、準(zhǔn)確性和自動(dòng)化程度要求越來越高。傳統(tǒng)的條形碼和二維碼技術(shù)雖然成本較低,但在批量識(shí)別、環(huán)境適應(yīng)性及數(shù)據(jù)存儲(chǔ)量方面存在
    的頭像 發(fā)表于 05-09 11:23 ?247次閱讀
    打碼貼<b class='flag-5'>簽</b>:RFID標(biāo)簽打印機(jī)在倉儲(chǔ)物流中的<b class='flag-5'>優(yōu)勢</b>

    RISC-V低功耗MCU多電壓域設(shè)計(jì)

    RISC-V低功耗MCU的多電壓域設(shè)計(jì)是一種通過優(yōu)化電源管理來降低功耗的技術(shù),RISC-V低功耗MCU的多電壓域設(shè)計(jì)通過電源域劃分、電壓轉(zhuǎn)換、時(shí)序管理等
    的頭像 發(fā)表于 04-27 16:06 ?406次閱讀

    SMT技術(shù)的核心優(yōu)勢與行業(yè)影響

    左右,采用SMT技術(shù)后,電子產(chǎn)品體積可縮小40%至60%,重量減輕60%至80%。這種顯著的尺寸和重量優(yōu)勢使得電子產(chǎn)品更加便攜,同時(shí)也為復(fù)雜功能的集成提供了可能。此外,SMT技術(shù)還具有高可靠性,焊點(diǎn)
    發(fā)表于 03-25 20:27

    Cadence推出Conformal AI Studio

    隨著 SoC 設(shè)計(jì)日益復(fù)雜,形式等效性檢查面臨更大挑戰(zhàn)。為此,Cadence 推出了 Conformal AI Studio —— 一套全新的邏輯等效性檢查(LEC)、自動(dòng)化 ECO(Conformal ECO)和低功耗靜態(tài)
    的頭像 發(fā)表于 03-21 13:50 ?485次閱讀

    無線路燈控制器在技術(shù)和工程的卓越優(yōu)勢

    無線路燈控制器在技術(shù)和工程的卓越優(yōu)勢
    的頭像 發(fā)表于 03-17 09:09 ?287次閱讀
    無線路燈控制器在<b class='flag-5'>技術(shù)</b>和工程<b class='flag-5'>上</b>的卓越<b class='flag-5'>優(yōu)勢</b>

    集成電路設(shè)計(jì)中靜態(tài)時(shí)序分析介紹

    本文介紹了集成電路設(shè)計(jì)中靜態(tài)時(shí)序分析(Static Timing Analysis,STA)的基本原理、概念和作用,并分析了其優(yōu)勢和局限性。 ? 靜態(tài)時(shí)序分析(Static Timing
    的頭像 發(fā)表于 02-19 09:46 ?615次閱讀

    使用獨(dú)立ADC和使用MCU的內(nèi)部ADC來實(shí)現(xiàn)模數(shù)轉(zhuǎn)換,有什么性能、技術(shù)上的區(qū)別嗎?

    使用獨(dú)立ADC和使用MCU的內(nèi)部ADC來實(shí)現(xiàn)模數(shù)轉(zhuǎn)換,有什么性能、技術(shù)上的區(qū)別嗎? 二者有沒有各自的優(yōu)劣勢?
    發(fā)表于 11-22 06:10

    不間斷電源ECO模式介紹,線路交互”模式

    不間斷電源ECO模式是什么   UPS ECO模式是一種特殊的UPS操作模式,提供增強(qiáng)的能源效率。
    的頭像 發(fā)表于 11-15 09:50 ?1638次閱讀
    不間斷電源<b class='flag-5'>ECO</b>模式介紹,線路交互”模式

    按照TAS5711的datasheet中的時(shí)序進(jìn)行電,芯片正常工作,但是無法編輯寄存器,是時(shí)序有問題嗎?

    按照TAS5711的datasheet中的時(shí)序進(jìn)行電,芯片正常工作,但是無法編輯寄存器,是時(shí)序有問題嗎? 我是按照這個(gè)
    發(fā)表于 10-22 06:58

    淺談國產(chǎn)異構(gòu)雙RISC-V+FPGA處理器AG32VF407的優(yōu)勢和應(yīng)用場景

    關(guān)于國產(chǎn)異構(gòu)雙RISC-V+FPGA處理器AG32VF407的具體優(yōu)勢和應(yīng)用場景淺談如下: 優(yōu)勢 異構(gòu)計(jì)算能力 : 異構(gòu)雙設(shè)計(jì)結(jié)合了RISC-V的高效指令集和FPGA的靈活可編程性
    發(fā)表于 08-31 08:32

    Cadence Quantus DSPF Interactive Output的優(yōu)勢和特點(diǎn)

    在電子設(shè)計(jì)領(lǐng)域,驗(yàn)證電路設(shè)計(jì)一直富有挑戰(zhàn)性。傳統(tǒng)用于此目的的 DSPF 文件格式往往存在交互性和效率方面的限制。隨著先進(jìn)工藝幾何尺寸的不斷縮小,寄生參數(shù)提取在電路設(shè)計(jì)實(shí)現(xiàn)和階段變得至關(guān)重要:工程師需要一個(gè)功能強(qiáng)大且高效的工
    的頭像 發(fā)表于 08-29 09:19 ?1153次閱讀

    射頻技術(shù)有哪些優(yōu)勢和劣勢

    射頻技術(shù),作為一種廣泛應(yīng)用的電磁波技術(shù),在通信、醫(yī)療、工業(yè)等多個(gè)領(lǐng)域發(fā)揮著重要作用。其優(yōu)勢在于高效性、靈活性、非接觸性等方面,但同時(shí)也存在一些劣勢,如熱偏移現(xiàn)象、尖角效應(yīng)以及信號(hào)干擾等
    的頭像 發(fā)表于 08-13 10:13 ?3123次閱讀

    蘋果最新消息 韋德布什上調(diào)蘋果目標(biāo)價(jià) 庫克:將繼續(xù)在AI技術(shù)上投資

    在加大AI投入之后的表現(xiàn)。 庫克:將繼續(xù)在AI技術(shù)上投資 此前我們已經(jīng)都知道蘋果公司放棄了電動(dòng)汽車項(xiàng)目轉(zhuǎn)而加大對(duì)人工智能的投資;積極擁抱人工智能熱潮。 蘋果CEO庫克在財(cái)報(bào)電話會(huì)議上表示對(duì)AI技術(shù)未來充滿期待;蘋果公司將繼續(xù)在人工智能
    的頭像 發(fā)表于 08-02 16:55 ?830次閱讀

    基于OM6626 NRF528210系列的ESL電子價(jià)應(yīng)用

    逐漸取代傳統(tǒng)價(jià),幫助零售商提高運(yùn)營效率和顧客滿意度。 ? 01電子價(jià)優(yōu)勢 電子價(jià)通過無線技術(shù)實(shí)現(xiàn)價(jià)格和商品信息的實(shí)時(shí)更新,具有傳統(tǒng)紙
    的頭像 發(fā)表于 07-30 15:11 ?723次閱讀
    基于OM6626 NRF528210系列的ESL電子價(jià)<b class='flag-5'>簽</b>應(yīng)用

    萊迪思推出全新Certus-NX FPGA器件,加強(qiáng)低功耗、小型FPGA的領(lǐng)先地位

    萊迪思半導(dǎo)體(NASDAQ:LSCC)今日宣布為其領(lǐng)先的小尺寸FPGA產(chǎn)品中再添一款邏輯優(yōu)化的全新萊迪思Certus-NX FPGA器件。新產(chǎn)品包括兩款新器件,即Certus
    的頭像 發(fā)表于 07-23 11:21 ?882次閱讀