99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence推出新的Certus Closure Solution 面對芯片級設(shè)計尺寸等挑戰(zhàn)

Cadence楷登 ? 來源:Cadence楷登 ? 作者:Cadence楷登 ? 2022-10-12 15:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

內(nèi)容提要

為客戶提供業(yè)內(nèi)首個具有大規(guī)模并行和分布式架構(gòu)的完全自動化環(huán)境

支持無限容量的設(shè)計優(yōu)化和簽核,周轉(zhuǎn)時間縮短至一夜,同時大幅降低設(shè)計功耗

支持云的解決方案,推動新興設(shè)計領(lǐng)域的發(fā)展,包括超大規(guī)模計算、5G 通信、移動、汽車和網(wǎng)絡(luò)

中國上海,2022 年 10 月 12 日 —— 楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布推出新的 Cadence Certus Closure Solution,以應(yīng)對不斷增長的芯片級設(shè)計尺寸和復(fù)雜性挑戰(zhàn)。Cadence Certus Closure Solution 環(huán)境實(shí)現(xiàn)了設(shè)計收斂的自動化,并將整個設(shè)計收斂周期從數(shù)周縮短至一夜之間 —— 包括從簽核優(yōu)化到布線、靜態(tài)時序分析(STA)和參數(shù)提取。該解決方案支持無限容量,勝任大型芯片設(shè)計項目,與目前其他的方法和流程相比,最多可將生產(chǎn)力提高 10 倍。

Cadence Certus Closure Solution 消除了設(shè)計簽核收斂的瓶頸,降低了開發(fā)現(xiàn)今新興應(yīng)用的復(fù)雜性,如超大規(guī)模計算、5G 通信、移動、汽車和網(wǎng)絡(luò)。在推出 Cadence Certus Closure Solution 之前,全芯片收斂流程涉及手動、繁瑣的流程,包括全芯片組裝、靜態(tài)時序分析、優(yōu)化和包含 100 多個視圖的簽核,需要設(shè)計人員花費(fèi)數(shù)月才能完成。新的解決方案提供了一個完全自動化的環(huán)境,實(shí)現(xiàn)了大規(guī)模分布式優(yōu)化和簽核。

因此,通過與 Cadence Innovus Implementation System 和 Tempus Timing Signoff Solution 共享同一個引擎,并行全芯片優(yōu)化得以實(shí)現(xiàn),模塊所有者無需進(jìn)行反復(fù)迭代,設(shè)計師也可以快速做出優(yōu)化和簽核決定。此外,與 Cadence Cerebrus Intelligent Chip Explorer 配合使用,有助于提升模塊級到全芯片簽核收斂的工作效率。

Cadence Certus Closure Solution 可以實(shí)現(xiàn):

創(chuàng)新的可擴(kuò)展架構(gòu):Cadence Certus Closure Solution 的分布式分層優(yōu)化和簽核架構(gòu)是云執(zhí)行的理想選擇,在云和本地數(shù)據(jù)中心環(huán)境中均可運(yùn)行

增量簽核:只針對設(shè)計中經(jīng)過變更的部分提供靈活的重置和替換,進(jìn)一步加快最終簽核速度

提高工程設(shè)計效率:完全自動化的流程,減少了在多個團(tuán)隊中進(jìn)行多次冗長迭代的需要,加快產(chǎn)品上市

SmartHub 界面:增強(qiáng)的交互式 GUI,支持交叉探測,以進(jìn)行詳細(xì)的時序調(diào)試,推動最后的設(shè)計收斂

3D-IC 設(shè)計效率:與 Cadence Integrity 3D-IC Solution 緊密集成,幫助用戶收斂異構(gòu)工藝中裸片間的時序路徑

“如今,每次迭代通常需要設(shè)計團(tuán)隊花費(fèi) 5 - 7 天的時間來滿足芯片級簽核時序和功耗要求,采用以往的方法無法提供高效設(shè)計收斂所需的團(tuán)隊合作和用戶體驗(yàn),”Cadence 公司資深副總裁兼數(shù)字和簽核事業(yè)部總經(jīng)理 Chin-Chi Teng 博士表示,“我們密切關(guān)注設(shè)計界的需求,推出了新的 Cadence Certus Closure Solution,為客戶提供了創(chuàng)新的芯片級優(yōu)化和簽核環(huán)境,在幾個小時內(nèi)即可實(shí)現(xiàn)出色的 PPA 結(jié)果。有了這款新的解決方案,我們將幫助客戶實(shí)現(xiàn)生產(chǎn)力目標(biāo),盡快將產(chǎn)品推向市場?!?/p>

Cadence Certus Closure Solution 支持公司的智能系統(tǒng)設(shè)計(Intelligent System Design)戰(zhàn)略,旨在實(shí)現(xiàn)卓越設(shè)計。

審核編輯:彭靜

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52520

    瀏覽量

    441072
  • Cadence
    +關(guān)注

    關(guān)注

    67

    文章

    975

    瀏覽量

    144427
  • 數(shù)據(jù)中心
    +關(guān)注

    關(guān)注

    16

    文章

    5230

    瀏覽量

    73530

原文標(biāo)題:Cadence Certus 新品亮相!助力全芯片并行優(yōu)化和簽核速度提高 10 倍

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Cadence推出Cerebrus AI Studio

    為了滿足高復(fù)雜度半導(dǎo)體芯片設(shè)計中面臨的時間節(jié)點(diǎn)緊迫、設(shè)計目標(biāo)極具挑戰(zhàn)性以及設(shè)計專家短缺諸多挑戰(zhàn),Cadence
    的頭像 發(fā)表于 07-07 16:12 ?251次閱讀

    ESD技術(shù)文檔:芯片級ESD與系統(tǒng)ESD測試標(biāo)準(zhǔn)介紹和差異分析

    ESD技術(shù)文檔:芯片級ESD與系統(tǒng)ESD測試標(biāo)準(zhǔn)介紹和差異分析
    的頭像 發(fā)表于 05-15 14:25 ?1446次閱讀
    ESD技術(shù)文檔:<b class='flag-5'>芯片級</b>ESD與系統(tǒng)<b class='flag-5'>級</b>ESD測試標(biāo)準(zhǔn)介紹和差異分析

    概倫電子芯片級HBM靜電防護(hù)分析平臺ESDi介紹

    ESDi平臺是一款先進(jìn)的芯片級ESD(靜電防護(hù))驗(yàn)證平臺,為設(shè)計流程的各個階段提供定制化解決方案。該平臺包括原理圖HBM(人體模型)檢查工具ESDi-SC,芯片級HBM檢查工具ESDi,和適用于多線程仿真的
    的頭像 發(fā)表于 04-22 10:25 ?414次閱讀
    概倫電子<b class='flag-5'>芯片級</b>HBM靜電防護(hù)分析平臺ESDi介紹

    Cadence推出Conformal AI Studio

    隨著 SoC 設(shè)計日益復(fù)雜,形式等效性檢查面臨更大挑戰(zhàn)。為此,Cadence 推出了 Conformal AI Studio —— 一套全新的邏輯等效性檢查(LEC)、自動化 ECO(Conformal ECO)和低功耗靜態(tài)簽核
    的頭像 發(fā)表于 03-21 13:50 ?495次閱讀

    芯閱科技發(fā)布芯片級水質(zhì)傳感器

    、準(zhǔn)確地反映水質(zhì)狀況。更重要的是,該批產(chǎn)品首創(chuàng)性地解決了原位長期在線水質(zhì)物理、化學(xué)數(shù)據(jù)的收集難題,為水環(huán)境監(jiān)測提供了更為便捷、高效的方式。 芯閱科技的這款芯片級水質(zhì)傳感器主要應(yīng)用于海洋生態(tài)保護(hù)、海洋牧場建設(shè)領(lǐng)
    的頭像 發(fā)表于 02-11 10:14 ?470次閱讀

    微芯科技推出第二代低噪聲芯片級原子鐘

    在航空航天和防務(wù)領(lǐng)域,對設(shè)備的尺寸、重量和功耗(SWaP)有著極為嚴(yán)格的要求,開發(fā)人員亟需一種超潔凈的計時設(shè)備來滿足這些特殊需求。芯片級原子鐘(CSAC)作為這些高精度系統(tǒng)的重要基準(zhǔn),能夠在傳統(tǒng)
    的頭像 發(fā)表于 02-08 14:15 ?579次閱讀

    Microchip發(fā)布新一代低噪聲芯片級原子鐘SA65-LN

    在航空航天和防務(wù)領(lǐng)域,開發(fā)人員常常面臨尺寸、重量和功耗(SWaP)的嚴(yán)格限制,而超潔凈的計時設(shè)備則是這些應(yīng)用中的關(guān)鍵組件。芯片級原子鐘(CSAC)作為重要基準(zhǔn),能夠在傳統(tǒng)原子鐘體積龐大或功耗過高
    的頭像 發(fā)表于 02-08 10:40 ?618次閱讀

    Cadence推出新一代驗(yàn)證系統(tǒng)

    ,滿足AI、汽車、超大規(guī)模、網(wǎng)絡(luò)和移動芯片行業(yè)的迫切需求。 Palladium和Protium系統(tǒng)在業(yè)界享有盛譽(yù),備受領(lǐng)先芯片公司的信賴。它們提
    的頭像 發(fā)表于 12-30 10:37 ?652次閱讀

    芯片級封裝的bq24165/166/16評估模塊

    電子發(fā)燒友網(wǎng)站提供《芯片級封裝的bq24165/166/16評估模塊.pdf》資料免費(fèi)下載
    發(fā)表于 12-18 14:56 ?0次下載
    <b class='flag-5'>芯片級</b>封裝的bq24165/166/16評估模塊

    一加將首發(fā)芯片級游戲技術(shù) 帶來極致手游體驗(yàn)

    一加即將召開一場盛大的游戲盛會,屆時將揭曉其最新旗艦手機(jī)系列。中國區(qū)總裁李杰在采訪中透露,一加團(tuán)隊在移動游戲技術(shù)領(lǐng)域取得了重大進(jìn)展,推出了一種創(chuàng)新的“芯片級游戲優(yōu)化技術(shù)”。這項技術(shù)不僅對硬件適配
    的頭像 發(fā)表于 12-11 15:51 ?703次閱讀

    Cadence推出基于Arm的系統(tǒng)Chiplet

    近日,Cadence宣布其首款基于 Arm 的系統(tǒng)芯片(Chiplet)開發(fā)成功并流片,這是一項突破性成就。這項創(chuàng)新標(biāo)志著芯片技術(shù)的關(guān)鍵進(jìn)步,展現(xiàn)了
    的頭像 發(fā)表于 11-28 15:35 ?704次閱讀
    <b class='flag-5'>Cadence</b><b class='flag-5'>推出</b>基于Arm的系統(tǒng)Chiplet

    瑞沃微:一文詳解CSP(Chip Scale Package)芯片級封裝工藝

    在半導(dǎo)體技術(shù)的快速發(fā)展中,封裝技術(shù)作為連接芯片與外部世界的橋梁,其重要性不言而喻。CSP(Chip Scale Package),即芯片級封裝技術(shù),正是近年來備受矚目的一種先進(jìn)封裝技術(shù)。今天,請跟隨瑞沃微的腳步,一起深入了解CSP芯片級
    的頭像 發(fā)表于 11-06 10:53 ?3338次閱讀
    瑞沃微:一文詳解CSP(Chip Scale Package)<b class='flag-5'>芯片級</b>封裝工藝

    實(shí)現(xiàn)芯片級封裝的最佳熱性能

    電子發(fā)燒友網(wǎng)站提供《實(shí)現(xiàn)芯片級封裝的最佳熱性能.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 10:22 ?0次下載
    實(shí)現(xiàn)<b class='flag-5'>芯片級</b>封裝的最佳熱性能

    解決芯片級功率MOSFET的組裝問題

    電子發(fā)燒友網(wǎng)站提供《解決芯片級功率MOSFET的組裝問題.pdf》資料免費(fèi)下載
    發(fā)表于 08-27 11:17 ?0次下載
    解決<b class='flag-5'>芯片級</b>功率MOSFET的組裝問題

    萊迪思推出全新Certus-NX FPGA器件,加強(qiáng)低功耗、小型FPGA的領(lǐng)先地位

    萊迪思半導(dǎo)體(NASDAQ:LSCC)今日宣布為其領(lǐng)先的小尺寸FPGA產(chǎn)品中再添一款邏輯優(yōu)化的全新萊迪思Certus-NX FPGA器件。新產(chǎn)品包括兩款新器件,即Certus
    的頭像 發(fā)表于 07-23 11:21 ?887次閱讀