99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

解決串?dāng)_的設(shè)計方法

lhl545545 ? 來源:電子匯 ? 作者:電子匯 ? 2022-09-28 09:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

射頻電路研究學(xué)習(xí)的過程中,相信大家都遇到過在電路中信號頻率的變高、邊沿變陡、電路板的尺寸變小、布線的密度變大等問題,這些幾乎是不可避免的問題。

這種影響信號完整性的問題叫做串?dāng)_,在電路計中普遍存在,有可能出現(xiàn)在芯片、PCB板、連接器、芯片封裝和連接器電纜等器件上。如果串?dāng)_超過一定的限度就會引起電路的誤觸發(fā),導(dǎo)致系統(tǒng)無法正常工作。

因此了解串?dāng)_問 題產(chǎn)生的機(jī)理并掌握解決串?dāng)_的設(shè)計方法,對于工程師來說是相當(dāng)重要的,如果處理不好可能會嚴(yán)重影響整個電路的效果。

A、什么是串?dāng)_

串?dāng)_是兩條信號線之間的耦合、信號線之間的互感和互容引起線上的噪聲。容性耦合引發(fā)耦合電流,而感性耦合引發(fā)耦合電壓。PCB板層的參數(shù)、信號線間距、驅(qū)動端和接收端的電氣特性及線端接方式對串?dāng)_都有一定的影響。

串?dāng)_是信號完整性中最基本的現(xiàn)象之一,在板上走線密度很高時串?dāng)_的影響尤其嚴(yán)重。我們知道,線性無緣系統(tǒng)滿足疊加定理,如果受害線上有信號的傳輸,串?dāng)_引起的噪聲會疊加在受害線上的信號,從而使其信號產(chǎn)生畸變。

04465f0e-3beb-11ed-9e49-dac502259ad0.png

B、串?dāng)_是怎么引起的?

串?dāng)_是由電磁耦合引起的,耦合分為容性耦合和感性耦合兩種。

047e4bda-3beb-11ed-9e49-dac502259ad0.png

串?dāng)_是指當(dāng)信號在傳輸線上傳播時,因電磁耦合對相鄰的傳輸線產(chǎn)生不期望的電壓噪聲。

容性耦合是由于干擾源(Aggressor)上的電壓變化在被干擾對象(Victim)上引起感應(yīng)電流從而導(dǎo)致的電磁干擾;而感性耦合則是由于干擾源上的電流變化產(chǎn)生的磁場在被干擾對象上引起感應(yīng)電壓從而導(dǎo)致的電磁干擾。

因此,信號通過一導(dǎo)體時會在相鄰的導(dǎo)體上引起兩類不同的噪聲信號:容性耦合信號感性耦合信號。

感性耦合:

04a29e40-3beb-11ed-9e49-dac502259ad0.png

容性耦合:

04b2914c-3beb-11ed-9e49-dac502259ad0.png

04c29c86-3beb-11ed-9e49-dac502259ad0.png

C、降低串?dāng)_有哪些方法?

當(dāng)兩個網(wǎng)絡(luò)靠近時,一個網(wǎng)絡(luò)的電流變化會引起另外一個網(wǎng)絡(luò)的電流變化,即產(chǎn)生串?dāng)_。也就是兩個網(wǎng)絡(luò)之間的電磁場耦合產(chǎn)生。串?dāng)_只在上升、下降沿電流變化時產(chǎn)生。

降低串?dāng)_的方法有:

1、選擇慢變化邊沿信號的器件。

2、選擇輸出擺幅和電流小的器件。

3、為了減少PCB上的線間耦合,可以采取:

(1)加大電源地層與信號層間距;

(2)提高相鄰信號層間距;

(3)減少并行走線長度;

(4)增加線間距抑制;

(5)地線隔離

(6)在受害線上采用匹配技術(shù);

(7)關(guān)鍵信號線走STRIPLINE。

帶狀線:走在內(nèi)層(stripline/double stripline),埋在PCB內(nèi)部的帶狀走線,

如下圖所示:

04eb653a-3beb-11ed-9e49-dac502259ad0.png

藍(lán)色部分是導(dǎo)體,綠色部分是PCB的絕緣電介質(zhì),stripline是嵌在兩層導(dǎo)體之間的帶狀導(dǎo)線。

因?yàn)閟tripline是嵌在兩層導(dǎo)體之間,所以它的電場分布都在兩個包它的導(dǎo)體(平面)之間,不會輻射出去能量,也不會受到外部的輻射干擾。但是由于它的周圍全是電介質(zhì)(介電常數(shù)比1大),所以信號在stripline 中的傳輸速度比在microstrip line中慢!

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409785
  • 射頻電路
    +關(guān)注

    關(guān)注

    36

    文章

    440

    瀏覽量

    43994
  • 電磁耦合
    +關(guān)注

    關(guān)注

    2

    文章

    30

    瀏覽量

    13507
  • 串?dāng)_
    +關(guān)注

    關(guān)注

    4

    文章

    189

    瀏覽量

    27450

原文標(biāo)題:了解信號的串?dāng)_

文章出處:【微信號:電子匯,微信公眾號:電子匯】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速數(shù)字電路設(shè)計問題產(chǎn)生的機(jī)理原因

    在電子產(chǎn)品的設(shè)計中普遍存在,通過以上的分析與仿真,了解了的特性,總結(jié)出以下減少
    發(fā)表于 06-13 10:41 ?2116次閱讀
    高速數(shù)字電路設(shè)計<b class='flag-5'>串</b><b class='flag-5'>擾</b>問題產(chǎn)生的機(jī)理原因

    [8.3.2]--克服電容方法

    電路設(shè)計分析
    jf_90840116
    發(fā)布于 :2022年12月16日 19:51:34

    消除方法

    消除方法合理的PCB布局-將敏感的模擬部分與易產(chǎn)生干擾的數(shù)字部分盡量隔離,使易產(chǎn)生干擾的數(shù)字信號走線上盡量靠近交流地,使高頻信號獲得較好的回流路徑。盡量減小信號回路的面積,降低地線的阻抗,采用多點(diǎn)接地的
    發(fā)表于 06-18 07:52

    PCB設(shè)計中避免方法

      變化的信號(例如階躍信號)沿傳輸線由A到B傳播,傳輸線C-D上會產(chǎn)生耦合信號,變化的信號一旦結(jié)束也就是信號恢復(fù)到穩(wěn)定的直流電平時,耦合信號也就不存在了,因此僅發(fā)生在信號跳變的過程當(dāng)中,并且
    發(fā)表于 08-29 10:28

    在設(shè)計fpga的pcb時可以減少方法有哪些呢?

    在設(shè)計fpga的pcb時可以減少方法有哪些呢?求大神指教
    發(fā)表于 04-11 17:27

    防止方法不止3W規(guī)則

    (CrossTalk)是指PCB上不同網(wǎng)絡(luò)之間因較長的平行布線引起的相互干擾,主要是由于平行線間的分布電容和分布電感的作用。
    的頭像 發(fā)表于 08-14 08:42 ?6684次閱讀
    防止<b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>方法</b>不止3W規(guī)則

    解決方法

    在電子產(chǎn)品的設(shè)計中普遍存在,通過以上的分析與仿真,了解了的特性,總結(jié)出以下減少
    的頭像 發(fā)表于 08-14 11:50 ?2w次閱讀

    PCB設(shè)計中防止方法有哪些

    在實(shí)際PCB設(shè)計中,3W規(guī)則并不能完全滿足避免的要求。
    的頭像 發(fā)表于 08-19 15:10 ?7749次閱讀

    如何減少電路板設(shè)計中的

    在電路板設(shè)計中無可避免,如何減少就變得尤其重要。在前面的一些文章中給大家介紹了很多減少
    發(fā)表于 03-07 13:30 ?4190次閱讀

    在高速PCB設(shè)計中消除方法與討論

    是高速 PCB 設(shè)計人員存在的基礎(chǔ)之一。市場需要越來越小和更快的電路板,但是兩條平行走線或?qū)w放置在一起的距離越近,一條走線上產(chǎn)生的電磁場干擾另一條走線的機(jī)會就越大。 在本文中,我們將介紹
    的頭像 發(fā)表于 09-16 22:59 ?2857次閱讀

    數(shù)字電路系統(tǒng)減小信號間方法

    中的信號耦合分為容性耦合和感性耦合,通常感性占的比例大于容性。
    的頭像 發(fā)表于 11-20 10:47 ?5582次閱讀

    避免PCB中出現(xiàn)方法

    為了減少線間,應(yīng)保證線間距足夠大,當(dāng)線中心間距不少于3倍線寬時,則可保持70%的電場不互相干擾,稱為3W規(guī)則。如要達(dá)到98%的電場不互相干擾,可使用10W的間距。
    的頭像 發(fā)表于 03-11 14:22 ?3238次閱讀

    PCB布線減少高頻信號的措施都有哪些?

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計布線解決信號方法有哪些?PCB設(shè)計布線解決信號
    的頭像 發(fā)表于 10-19 09:51 ?2170次閱讀

    減少方法有哪些

    一些方法盡量降低的影響。那么減少方法有哪些呢? 檢查靠近 I/O 網(wǎng)絡(luò)的關(guān)鍵網(wǎng)絡(luò) 檢查
    的頭像 發(fā)表于 01-17 15:02 ?2756次閱讀
    減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>方法</b>有哪些

    緩解ADC存儲器方法

    電子發(fā)燒友網(wǎng)站提供《緩解ADC存儲器方法.pdf》資料免費(fèi)下載
    發(fā)表于 09-06 10:15 ?0次下載
    緩解ADC存儲器<b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>方法</b>