99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA的基本歷史、基本結(jié)構(gòu)、應(yīng)用領(lǐng)域

智能計(jì)算芯世界 ? 來源:智能計(jì)算芯世界 ? 作者:智能計(jì)算芯世界 ? 2022-09-07 11:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本系列文章主要介紹 FPGA 的基本歷史、基本結(jié)構(gòu)、應(yīng)用領(lǐng)域及其最新進(jìn)展,從FPGA與 ASIC、CPLD的區(qū)別,Altera與Xilinx的區(qū)別,Verilog與VHDL等方面對FPGA 進(jìn)行簡要介紹,使初學(xué)者對 FPGA 能夠有基本的了解。

1. FPGA

FPGA 是在 PAL、GAL、CPLD 等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。它是當(dāng)今數(shù)字系統(tǒng)設(shè)計(jì)的主要硬件平臺,主要特點(diǎn)是完全由用戶通過軟件進(jìn)行配置和編程,從而完成某種特定的功能,且可反復(fù)擦寫。在修改和升級時,不需要額外改變 PCB 電路板,只是在計(jì)算機(jī)上修改和更新程序,使硬件設(shè)計(jì)工作成為軟件開發(fā)工作,縮短系統(tǒng)設(shè)計(jì)的周期,提高實(shí)現(xiàn)的靈活性并降低成本。

FPGA 的特點(diǎn):加電時,F(xiàn)PGA 芯片將 EPROM 中的數(shù)據(jù)讀入片內(nèi)編程 RAM 中,配置完成后,F(xiàn)PGA 進(jìn)入工作狀態(tài)。掉電后,F(xiàn)PGA 恢復(fù)成白片,內(nèi)部邏輯關(guān)系消失,因此,F(xiàn)PGA 能夠反復(fù)使用。

理論上,F(xiàn)PGA 允許無限次的編程。

FPGA 的編程無須專用的 FPGA 編程器,只需用通用的 EPROM、PROM 編程器即可。FPGA內(nèi)部有豐富的觸發(fā)器和 I/O 引腳,能夠快速成品,不需要用戶介入芯片的布局布線和工藝問題,而且可以隨時改變邏輯功能,使用靈活。

2. ASIC

ASIC 是應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計(jì)、制造的集成電路。用一句話總結(jié)就是市場上買不到的芯片。蘋果的 A 系列處理器就是典型的 ASIC。

ASIC 是定制的,具體分為全定制和半定制。

ASIC 的特點(diǎn):面向特定用戶的需求,量身定制,執(zhí)行速度較快。ASIC 在批量生產(chǎn)時與通用集成電路相比具有體積小、功耗低、可靠性高、性能高、保密性強(qiáng)、成本低等優(yōu)點(diǎn)。ASIC 需要較長的開發(fā)周期,風(fēng)險較大,一旦有問題,就會導(dǎo)致成片全部作廢,所以小公司已經(jīng)玩不起了。

29d16160-2e3f-11ed-ba43-dac502259ad0.png

近年來人工智能受到的關(guān)注越來越多,許多公司正在積極開發(fā)能實(shí)現(xiàn)移動端人工智能的硬件,尤其是能夠結(jié)合未來的物聯(lián)網(wǎng)應(yīng)用。移動端人工智能的實(shí)現(xiàn)方法有兩大流派:FPGA 流派和 ASIC流派。FPGA 流派的代表有 Xilinx 主推的 Zynq 平臺,而 ASIC 流派的代表有 Movidius。下面來分析 FPGA 與 ASIC 的具體區(qū)別在哪里。

3. FPGA 和 ASIC 的區(qū)別

(1)設(shè)計(jì)流程

FPGA:完整的 FPGA 設(shè)計(jì)流程包括功能描述、電路設(shè)計(jì)與輸入、功能仿真、綜合優(yōu)化、綜合后仿真、實(shí)現(xiàn)與布局布線、時序仿真、板級仿真與驗(yàn)證、調(diào)試與加載配置。

ASIC:ASIC 的設(shè)計(jì)流程(數(shù)字芯片)包括功能描述、模塊劃分、模塊編碼輸入、模塊級仿真驗(yàn)證、系統(tǒng)集成和系統(tǒng)仿真驗(yàn)證、綜合、STA(靜態(tài)時序分析)、形式驗(yàn)證。

從設(shè)計(jì)成本來考慮:小批量時,F(xiàn)PGA 占優(yōu);大批量時,ASIC 占優(yōu)。

FPGA 本身就是一個芯片,只是我們可以通過編程的方式修改內(nèi)部邏輯連接和配置實(shí)現(xiàn)自己想要的功能。實(shí)現(xiàn) ASIC 就如從一張白紙開始,必須得有代碼,之后綜合,然后布局、布線,最后得到 GDSII(一種時序提供格式)后去流片。

(2)速度

相同的工藝和設(shè)計(jì),在 FPGA 上的速度應(yīng)該比 ASIC 慢。因?yàn)?FPGA 內(nèi)部基于通用的結(jié)構(gòu),也就是 LUT(Look Up Table),可以實(shí)現(xiàn)加法器、組合邏輯等。而 ASIC,一般加法器就是加法器,比較器就是比較器,F(xiàn)PGA 結(jié)構(gòu)上的通用性必然導(dǎo)致冗余。另外,F(xiàn)PGA 的基本單元是 LUT(LUT 組成 Slice,Slice 組成 CLB,這是 Xilinx 的結(jié)構(gòu)),為此,大的設(shè)計(jì)假如一個 LUT 實(shí)現(xiàn)不了,就得用兩個 LUT,一個 Slice 實(shí)現(xiàn)不了,就要用 CLB,不同結(jié)構(gòu)處于特定的位置,信號之間的互聯(lián)導(dǎo)致的 wire delay 是不可忽略的一部分。而對于 ASIC 來說沒有結(jié)構(gòu)上的限制,而且對于特定的線路布局來說可以在空間上靠得很近,相對來說 wire delay 和 cell delay 都應(yīng)該比FPGA 小。當(dāng)然,LUT 中也有 DFF,作為高速的設(shè)計(jì),一般都會在一個簡單的組合邏輯操作之 后打一拍,再做下一步的處理。

(3)體積

如果結(jié)構(gòu)完全相同,那么 FPGA 會被 ASIC 遠(yuǎn)遠(yuǎn)踢飛。FPGA 要規(guī)模大得多才能實(shí)現(xiàn) ASIC相同的功能,主頻還只有幾分之一。

(4)功耗

在相同工藝條件下,F(xiàn)PGA 的功耗要大于 ASIC。尤其是基于占用大量硅面積的、每個單元6 個晶體管的靜態(tài)存儲器(SRAM)的查尋表(LUT)和配置元件技術(shù)的 FPGA,其功耗要比對等的 ASIC 大得多。

(5)成本

FPGA 貴在單片,開發(fā)工具費(fèi)用和硬件損耗風(fēng)險基本不存在。ASIC 貴在流片的費(fèi)用和開發(fā)工具。NRE(Non-Recurring Engineering,一次性工程)費(fèi)用隨著工藝的提高變得相當(dāng)貴,除非芯片一次成功后即可量產(chǎn),否則單片費(fèi)用將奇貴無比!

(6)其他方面

ASIC 用于大型項(xiàng)目,而對于需要快速投放市場且支持遠(yuǎn)程升級的小型項(xiàng)目,F(xiàn)PGA 則更為適合。FPGA 技術(shù)的主要優(yōu)勢仍是產(chǎn)品投放市場的時間較短。

ASIC 的優(yōu)勢在于加電后可立即運(yùn)行,就單位邏輯大小而言,封裝選擇更多,還可以包括某些模擬邏輯。與此相對比,F(xiàn)PGA 加載配置進(jìn)入存儲器需要時間,因此不能立即工作。此外,F(xiàn)PGA的封裝也較復(fù)雜。

FPGA 內(nèi)部還包括接口 I/O。I/O 分為普通 I/O 和高速 I/O。高速 I/O 支持高速的 SERDES 等,用于實(shí)現(xiàn) XAUI、PCI-e 等高速接口,這些接口動輒幾 Gbps。此外,種類多種多樣的硬核 IP 也是各 FPGA 廠商差異化競爭的利器,例如 POWERPC、ARM 等硬核 IP,從而構(gòu)成 CPU+FPGA于一體的集可編程性和可重構(gòu)的處理平臺。

(7)兩者的定位

FPGA 和 ASIC 產(chǎn)品的使用要根據(jù)產(chǎn)品的定位和設(shè)計(jì)需要來選擇。ASIC 產(chǎn)品適用于設(shè)計(jì)規(guī)模特別大(如 CPU、DSP 或多層交換芯片等)或者應(yīng)用于技術(shù)非常成熟且利潤率非常低的產(chǎn)品(如家用電器和其他消費(fèi)類電器)以及大量應(yīng)用的通用器件(如 RAM、PHY 等)。FPGA 產(chǎn)品適用于設(shè)計(jì)規(guī)模適中、產(chǎn)品要求快速占領(lǐng)市場或產(chǎn)品需要靈活變動的特性設(shè)計(jì)等方面的產(chǎn)品,如 PDH、2.5GB 以下的 SDH 設(shè)備和大部分的接口轉(zhuǎn)換芯片等。當(dāng)然,具體選擇哪種產(chǎn)品來設(shè)計(jì)還要設(shè)計(jì)者充分考慮自己的產(chǎn)品定位來決定。

(8)兩者在互相融合

最明顯的莫過于處理器中開始集成 FPGA,而可編程的 ASIC 也開始興起。隨著 SoC(系統(tǒng)級芯片或系統(tǒng))成為主流,兩者的邊界也就不那么明顯了。

4、總結(jié)

總的來說,就如同 GPU和 CPU 一樣:GPU 可以非??焖俚靥幚韴D像,但是要處理其他的東西,GPU 則有些困難。CPU 能處理很多的運(yùn)算,也能處理圖像,只是慢而已。一旦你是沖著某個目的去的(ASIC),最快速的實(shí)現(xiàn)方式就可以。如果想要多方面兼顧(FPGA),就不可能在每一個方面都做到最好。在使用時,你必須權(quán)衡利弊。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618589
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1247

    瀏覽量

    122412
  • 人工智能
    +關(guān)注

    關(guān)注

    1807

    文章

    49029

    瀏覽量

    249585

原文標(biāo)題:FPGA與ASIC:八大維度全方位對比

文章出處:【微信號:AI_Architect,微信公眾號:智能計(jì)算芯世界】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA的定義和基本結(jié)構(gòu)

    專用集成電路( ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 簡而言之, FPGA 就是一個可以通過編程來改變內(nèi)部結(jié)構(gòu)的芯片。
    的頭像 發(fā)表于 05-15 16:39 ?1211次閱讀
    <b class='flag-5'>FPGA</b>的定義和基本<b class='flag-5'>結(jié)構(gòu)</b>

    FPGA是什么?應(yīng)用領(lǐng)域、差分晶振作用及常用頻率全面解析

    FPGA是什么?了解FPGA應(yīng)用領(lǐng)域、差分晶振在FPGA中的作用、常用頻率、典型案例及FCom差分振蕩器解決方案,為高速通信、數(shù)據(jù)中心、工業(yè)控制提供高性能時鐘支持。
    的頭像 發(fā)表于 03-24 13:03 ?1647次閱讀
    <b class='flag-5'>FPGA</b>是什么?<b class='flag-5'>應(yīng)用領(lǐng)域</b>、差分晶振作用及常用頻率全面解析

    人工智能視覺識別技術(shù)的應(yīng)用領(lǐng)域及場景

    人工智能視覺識別技術(shù)的應(yīng)用領(lǐng)域及場景
    的頭像 發(fā)表于 03-14 11:41 ?1058次閱讀

    焊接技術(shù)應(yīng)用領(lǐng)域 焊接技術(shù)常見問題解決

    一、焊接技術(shù)應(yīng)用領(lǐng)域 焊接技術(shù)是一種將金屬或非金屬材料通過加熱或壓力等方式連接在一起的技術(shù),因其高效、可靠、靈活的特點(diǎn),在多個領(lǐng)域得到了廣泛應(yīng)用。以下是對焊接技術(shù)應(yīng)用領(lǐng)域的詳細(xì)介紹: 制造業(yè) 制造業(yè)
    的頭像 發(fā)表于 01-31 15:32 ?1252次閱讀

    多線示波器的原理和應(yīng)用領(lǐng)域

    多線示波器是一種電子測量儀器,其原理和應(yīng)用領(lǐng)域可以歸納如下:一、原理多線示波器在普通示波器原理的基礎(chǔ)上,采用了雙線(或多線)示波法。這種方法使得示波器能夠同時顯示多個波形。其基本原理是,示波器利用
    發(fā)表于 01-07 15:34

    無線壓力傳感器的應(yīng)用領(lǐng)域有哪些?

    無線壓力傳感器的應(yīng)用領(lǐng)域有哪些?
    的頭像 發(fā)表于 11-28 10:13 ?946次閱讀

    電動機(jī)的應(yīng)用領(lǐng)域與市場前景

    電動機(jī)作為現(xiàn)代工業(yè)和日常生活中不可或缺的動力源,其應(yīng)用領(lǐng)域廣泛,市場前景廣闊。隨著科技的發(fā)展和能源結(jié)構(gòu)的轉(zhuǎn)變,電動機(jī)技術(shù)不斷進(jìn)步,應(yīng)用范圍不斷擴(kuò)大,市場潛力巨大。 一、電動機(jī)的應(yīng)用領(lǐng)域 工業(yè)自動化
    的頭像 發(fā)表于 11-27 09:38 ?3577次閱讀

    RNN的應(yīng)用領(lǐng)域及未來發(fā)展趨勢

    多個領(lǐng)域得到了廣泛的應(yīng)用。 RNN的應(yīng)用領(lǐng)域 自然語言處理(NLP) 機(jī)器翻譯 :RNN能夠理解源語言的上下文信息,生成目標(biāo)語言的翻譯。 文本生成 :利用RNN生成連貫的文本,如新聞文章、故事等。 情感分析 :分析文本中的情感傾向,用于客戶反饋分析等。 語音識別 RNN能
    的頭像 發(fā)表于 11-15 10:10 ?1448次閱讀

    詳解FPGA的基本結(jié)構(gòu)

    ZYNQ PL 部分等價于 Xilinx 7 系列 FPGA,因此我們將首先介紹 FPGA 的架構(gòu)。簡化的 FPGA 基本結(jié)構(gòu)由 6 部分組成,分別為可編程輸入/輸出單元、基本可編程邏
    的頭像 發(fā)表于 10-25 16:50 ?3334次閱讀
    詳解<b class='flag-5'>FPGA</b>的基本<b class='flag-5'>結(jié)構(gòu)</b>

    雷達(dá)流量計(jì)的應(yīng)用領(lǐng)域有哪些

    在當(dāng)今水資源管理與環(huán)境保護(hù)日益重要的時代背景下,雷達(dá)流量計(jì)作為一種高精度、非接觸式的監(jiān)測設(shè)備,其應(yīng)用領(lǐng)域愈發(fā)廣泛且深遠(yuǎn)。它不僅在水渠、河流、水庫等自然水體的流量及水位監(jiān)測中大放異彩,更在多個關(guān)鍵領(lǐng)域發(fā)揮著重要的作用。
    的頭像 發(fā)表于 10-21 15:41 ?498次閱讀

    FPGA在圖像處理領(lǐng)域的優(yōu)勢有哪些?

    高的應(yīng)用領(lǐng)域,FPGA是圖像處理的理想選擇。 綜上所述,FPGA在圖像處理領(lǐng)域具有并行處理能力強(qiáng)、靈活性高、開發(fā)周期短、能耗低、可重配置性、支持多種接口以及實(shí)時流水線運(yùn)算等優(yōu)勢。這些優(yōu)
    發(fā)表于 10-09 14:36

    柔性測試技術(shù)的應(yīng)用領(lǐng)域

    柔性測試技術(shù)是以多種相關(guān)技術(shù)為基礎(chǔ),可滿足復(fù)雜、多樣化的測試測量需求的系統(tǒng)化技術(shù)。它的應(yīng)用領(lǐng)域廣泛,涵蓋了多個重要行業(yè),以下是關(guān)于柔性測試技術(shù)應(yīng)用領(lǐng)域的介紹: 一、航空航天領(lǐng)域 在航空航天領(lǐng)域
    的頭像 發(fā)表于 10-08 18:03 ?1133次閱讀

    碳化硅功率器件的優(yōu)勢和應(yīng)用領(lǐng)域

    在電力電子領(lǐng)域,碳化硅(SiC)功率器件正以其獨(dú)特的性能和優(yōu)勢,逐步成為行業(yè)的新寵。碳化硅作為一種寬禁帶半導(dǎo)體材料,具有高擊穿電場、高熱導(dǎo)率、低介電常數(shù)等特點(diǎn),使得碳化硅功率器件在高溫、高頻、大功率應(yīng)用領(lǐng)域展現(xiàn)出顯著的優(yōu)勢。本文將深入探討碳化硅功率器件的工作原理、優(yōu)勢、
    的頭像 發(fā)表于 09-13 10:56 ?1438次閱讀
    碳化硅功率器件的優(yōu)勢和<b class='flag-5'>應(yīng)用領(lǐng)域</b>

    光耦的應(yīng)用領(lǐng)域

    光耦的應(yīng)用領(lǐng)域 光耦是一種特殊的電子組件,具有很多特性。它可以用來取代傳統(tǒng)的電阻器,如電池、電感器和電容器等。在半導(dǎo)體工業(yè)中,使用光耦能夠減少工藝步驟,提高生產(chǎn)效率。 一.光耦的特性 1.隔離性好
    發(fā)表于 08-26 16:59

    FPGA在自動駕駛領(lǐng)域有哪些應(yīng)用?

    FPGA(Field-Programmable Gate Array,現(xiàn)場可編程門陣列)在自動駕駛領(lǐng)域具有廣泛的應(yīng)用,其高性能、可配置性、低功耗和低延遲等特點(diǎn)為自動駕駛的實(shí)現(xiàn)提供了強(qiáng)有力的支持。以下
    發(fā)表于 07-29 17:09