99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

集成電路制造工藝的演進

倩倩 ? 來源:Semi Connect ? 作者:Semi Connect ? 2022-09-06 14:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

集成電路制造工藝一般分為前段(Front End of Line, FEOL)和后段(Back End of Line, BEOL)。前段工藝一般是指晶體管等器件的制造過程,主要包括隔離、柵結(jié)構(gòu)、源漏、接觸孔等形成工藝。后段工藝主要是指形成能將電信號傳輸?shù)叫酒鱾€器件的互連線,主要包括互連線間介質(zhì)沉積、金屬線條形成、引出焊盤(Contact)制備工藝為分界線。

接觸孔是為連接首層金屬互連線和襯底器件而在硅片垂直方向刻蝕形成的孔,其中填充鎢等金屬,其作用是引出器件電極到金屬互連層;通孔(Via)是相鄰兩層金屬互連線之間的連接通路,位于兩層金屬中間的介質(zhì)層,一般用銅等金屬來填充。

為了提高晶體管性能,45nm/28nm以后的先進技術(shù)節(jié)點采用了高介電常數(shù)柵介質(zhì)及金屬柵極(High-k Metal Gate,HKMG)工藝,在晶體管源漏結(jié)構(gòu)制備完成后增加替代金屬柵(Replacement Metal Gate,RMG)工藝及局部互連(Local Interconnect)工藝。這些工藝介于前段工藝與后段工藝之間,均為傳統(tǒng)工藝中未采用的工藝,因此稱為中段(Middle of Line,MOL)工藝。

廣義的集成電路制造還應(yīng)包括測試、封裝等步驟。相對于測試和封裝,元器件和互連線制造均為集成電路制造的前一部分,統(tǒng)稱為前道(Front End)工序,而測試和封裝則稱為后道(Back End)工序。圖6-3所示為集成電路制造工藝段落示意圖,它清晰地標明了集成電路前、后段工藝及前、后道工序的涵蓋范圍。

4a72c694-2da8-11ed-ba43-dac502259ad0.jpg

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5424

    文章

    12050

    瀏覽量

    368383
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    8664

    瀏覽量

    145439
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10019

    瀏覽量

    141612

原文標題:集成電路制造技術(shù)的演進—前段、中段、后段工藝

文章出處:【微信號:Semi Connect,微信公眾號:Semi Connect】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    CMOS超大規(guī)模集成電路制造工藝流程的基礎(chǔ)知識

    本節(jié)將介紹 CMOS 超大規(guī)模集成電路制造工藝流程的基礎(chǔ)知識,重點將放在工藝流程的概要和不同工藝步驟對器件及
    的頭像 發(fā)表于 06-04 15:01 ?678次閱讀
    CMOS超大規(guī)模<b class='flag-5'>集成電路</b><b class='flag-5'>制造</b><b class='flag-5'>工藝</b>流程的基礎(chǔ)知識

    概倫電子集成電路工藝與設(shè)計驗證評估平臺ME-Pro介紹

    ME-Pro是概倫電子自主研發(fā)的用于聯(lián)動集成電路工藝與設(shè)計的創(chuàng)新性驗證評估平臺,為集成電路設(shè)計、CAD、工藝開發(fā)、SPICE模型和PDK專業(yè)從業(yè)人員提供了一個共用平臺。
    的頭像 發(fā)表于 04-16 09:34 ?867次閱讀
    概倫電子<b class='flag-5'>集成電路</b><b class='flag-5'>工藝</b>與設(shè)計驗證評估平臺ME-Pro介紹

    探秘 12 寸集成電路制造潔凈室的防震 “魔法”

    在科技飛速發(fā)展的今天,集成電路作為現(xiàn)代電子設(shè)備的核心,其制造工藝的精度和復(fù)雜性達到了令人驚嘆的程度。12寸集成電路制造潔凈室,作為生產(chǎn)高精度
    的頭像 發(fā)表于 04-14 09:19 ?273次閱讀
    探秘 12 寸<b class='flag-5'>集成電路</b><b class='flag-5'>制造</b>潔凈室的防震 “魔法”

    柵極技術(shù)的工作原理和制造工藝

    本文介紹了集成電路制造工藝中的柵極的工作原理、材料、工藝,以及先進柵極工藝技術(shù)。
    的頭像 發(fā)表于 03-27 16:07 ?827次閱讀
    柵極技術(shù)的工作原理和<b class='flag-5'>制造</b><b class='flag-5'>工藝</b>

    CMOS集成電路的基本制造工藝

    本文主要介紹CMOS集成電路基本制造工藝,特別聚焦于0.18μm工藝節(jié)點及其前后的變化,分述如下:前段工序(FrontEnd);0.18μmCMOS前段工序詳解;0.18μmCMOS后
    的頭像 發(fā)表于 03-20 14:12 ?1992次閱讀
    CMOS<b class='flag-5'>集成電路</b>的基本<b class='flag-5'>制造</b><b class='flag-5'>工藝</b>

    集成電路前段工藝的可靠性研究

    在之前的文章中我們已經(jīng)對集成電路工藝的可靠性進行了簡單的概述,本文將進一步探討集成電路前段工藝可靠性。
    的頭像 發(fā)表于 03-18 16:08 ?820次閱讀
    <b class='flag-5'>集成電路</b>前段<b class='flag-5'>工藝</b>的可靠性研究

    集成電路制造中的電鍍工藝介紹

    本文介紹了集成電路制造工藝中的電鍍工藝的概念、應(yīng)用和工藝流程。
    的頭像 發(fā)表于 03-13 14:48 ?1008次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>制造</b>中的電鍍<b class='flag-5'>工藝</b>介紹

    集成電路制造工藝中的High-K材料介紹

    本文介紹了在集成電路制造工藝中的High-K材料的特點、重要性、優(yōu)勢,以及工藝流程和面臨的挑戰(zhàn)。
    的頭像 發(fā)表于 03-12 17:00 ?1157次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>制造</b><b class='flag-5'>工藝</b>中的High-K材料介紹

    集成電路制造中的劃片工藝介紹

    本文概述了集成電路制造中的劃片工藝,介紹了劃片工藝的種類、步驟和面臨的挑戰(zhàn)。
    的頭像 發(fā)表于 03-12 16:57 ?1570次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>制造</b>中的劃片<b class='flag-5'>工藝</b>介紹

    集成電路制造工藝中的偽柵去除技術(shù)介紹

    本文介紹了集成電路制造工藝中的偽柵去除技術(shù),分別討論了高介電常數(shù)柵極工藝、先柵極工藝和后柵極工藝
    的頭像 發(fā)表于 02-20 10:16 ?671次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>制造</b><b class='flag-5'>工藝</b>中的偽柵去除技術(shù)介紹

    集成電路工藝中的金屬介紹

    本文介紹了集成電路工藝中的金屬。 集成電路工藝中的金屬 概述 在芯片制造領(lǐng)域,金屬化這一關(guān)鍵環(huán)節(jié)指的是在芯片表面覆蓋一層金屬。除了部分起到輔
    的頭像 發(fā)表于 02-12 09:31 ?1297次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>工藝</b>中的金屬介紹

    集成電路外延片詳解:構(gòu)成、工藝與應(yīng)用的全方位剖析

    集成電路是現(xiàn)代電子技術(shù)的基石,而外延片作為集成電路制造過程中的關(guān)鍵材料,其性能和質(zhì)量直接影響著最終芯片的性能和可靠性。本文將深入探討集成電路外延片的組成、制備
    的頭像 發(fā)表于 01-24 11:01 ?1116次閱讀
    <b class='flag-5'>集成電路</b>外延片詳解:構(gòu)成、<b class='flag-5'>工藝</b>與應(yīng)用的全方位剖析

    集成電路新突破:HKMG工藝引領(lǐng)性能革命

    Gate,簡稱HKMG)工藝。HKMG工藝作為現(xiàn)代集成電路制造中的關(guān)鍵技術(shù)之一,對提升芯片性能、降低功耗具有重要意義。本文將詳細介紹HKMG工藝
    的頭像 發(fā)表于 01-22 12:57 ?1690次閱讀
    <b class='flag-5'>集成電路</b>新突破:HKMG<b class='flag-5'>工藝</b>引領(lǐng)性能革命

    集成電路制造中良率損失來源及分類

    本文介紹了集成電路制造中良率損失來源及分類。 良率的定義 良率是集成電路制造中最重要的指標之一。集成電路
    的頭像 發(fā)表于 01-20 13:54 ?847次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>制造</b>中良率損失來源及分類

    集成電路工藝學(xué)習之路:從零基礎(chǔ)到專業(yè)水平的蛻變

    集成電路(IC)作為現(xiàn)代電子技術(shù)的核心,其制造工藝的復(fù)雜性和先進性直接決定了電子產(chǎn)品的性能和質(zhì)量。對于有志于進入集成電路行業(yè)的學(xué)習者來說,掌握一系列基礎(chǔ)知識是至關(guān)重要的。本文將從半導(dǎo)體
    的頭像 發(fā)表于 09-20 13:46 ?1951次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>工藝</b>學(xué)習之路:從零基礎(chǔ)到專業(yè)水平的蛻變