99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談臺積電3D Fabric 技術(shù)三大步

半導(dǎo)體產(chǎn)業(yè)縱橫 ? 來源:半導(dǎo)體產(chǎn)業(yè)縱橫 ? 作者:半導(dǎo)體產(chǎn)業(yè)縱橫 ? 2022-09-05 15:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

3D Fabric將釋放下一代創(chuàng)新力量。

作者:半導(dǎo)體產(chǎn)業(yè)縱橫編輯部

全文引自2022世界半導(dǎo)體大會臺積電專場論壇

在世界半導(dǎo)體大會上,臺積電資深技術(shù)經(jīng)理鄭茂朋分享了臺積電目前的先進封裝前沿技術(shù)。

臺積電 3D Fabric 技術(shù)

3D Fabric是臺積電Chiplet的方案,其分為三大步。

497fd1de-1fb4-11ed-ba43-dac502259ad0.jpg

第一步是用先進制造,其中重要的是如何去切割,形成標(biāo)準(zhǔn)的集成電路。 第二步是使用wafer level 3D封裝將其變成標(biāo)準(zhǔn)的集成電路。wafer level 3D封裝并非在基板上實現(xiàn),而是通過制造手段實現(xiàn)。這其實是Chiplet的典型方案,當(dāng)芯片過于大時,需要將其切割成小芯片。臺積電的SoIC是由三顆chiplet的小方案組成的。

49a3cca6-1fb4-11ed-ba43-dac502259ad0.jpg

第三步是BE(封裝)2D/2.5D/3D,封裝就是通過基板的連線結(jié)合起來。 3D Fabric 在HPC中的應(yīng)用 HPC的高性能運算主要指網(wǎng)絡(luò)產(chǎn)品、網(wǎng)絡(luò)通訊產(chǎn)品、CPU、GPU以及使用AI的產(chǎn)品,都屬于HPC的范疇。這其中會用到一些比較大的芯片。正常芯片最大尺寸是800平方毫米,但GPU和AI芯片需要無線增大時,就需要切割。 在HPC中,臺積電會用到3D Chip Stacking。這其中包括兩種方式,一種方式是 Chip on wafer,就是將切割后的Chip直接放在晶圓上;另一種方式是wafer on wafer,就是直接將晶圓和晶圓對接。完成這一階段后,臺積電將進行3D封裝。 臺積電的3D封裝有很多種類。第一種,如果是高密度的互連。芯片需要和基板相連則會使用silicon imterposer,直接使用晶圓作為中介層,進行高密度的連接。第二種,如果兩個Die之間并非高密度互連,可能使用CoWoS-R或者InFo-2D的RDL。第三種,CoWoS-L處于以上兩種情況中間,在Die和Die之間高密度互聯(lián)區(qū)域中存在一個Local silicon。 臺積電的SoIC封裝方式,主要提供高密度互連。一種方式是chipon wafer,也就是logic與logic之間通過一個bonding直接連接,這其中尺寸可以達到9微米。另外一種wafer on wafer,也是提供了最小9個micron。目前,甚至在一些攝像頭上,臺積電已經(jīng)提供了小于1個micron的bonding尺寸。這種連接方式可以實現(xiàn)高帶寬、節(jié)省能耗、提高SI/PI性能。

49ca3e22-1fb4-11ed-ba43-dac502259ad0.jpg

從SoIC目前的技術(shù)指標(biāo)看,在邏輯制程上,臺積電2022年已經(jīng)達到3nm節(jié)點。 SoIC-CoW可以做到Top Die和Bondom Die達到7nm,bondingpitch達到9個micron,未來的技術(shù)指標(biāo)將做到5nm和5nm的堆疊,6 micron的尺寸。 SoIC-WoW,達到7nm、0.13DTC。AMD發(fā)布的EPYC Processor中,將最占面積的緩存進行了3層的堆疊。 其他的封裝方案還有,CoWoS和InFo。 CoWoS方案上,臺積電推出了三種方式,CoWoS-S、CoWoS-R、CoWoS-L。CoWoS-S是CoWoS中臺積電能夠提供的最成熟技術(shù),已經(jīng)有11年的研究經(jīng)驗。另外,一些低成本的方案可以使用CoWoS-R,也即不使用晶圓的制造,而是通過有機物的RDL制造。

InFo方案上,臺積電推出了兩種方式,InFO-oS、InFO-M。InFo方案與大多數(shù)封裝廠的Fan-Out類似,主要區(qū)別在于去掉了silicon imterposer,使用一些RDL層進行串連。

3D Fabric在手機應(yīng)用

49f90f36-1fb4-11ed-ba43-dac502259ad0.jpg

InFO-POP在2016年應(yīng)用于手機產(chǎn)品,出貨量達到1.2億?,F(xiàn)在,InFO-POP達到了4%的提升,并且其中的silicon較薄,更適用于手機。 蘋果A系列的chip大概在100平方毫米,安卓也基本在120平方毫米,如果芯片需要的功能越來越多,相應(yīng)芯片會越來越大。臺積電對此的應(yīng)對方式是使用InFO-3D,將一顆芯片拆分為SoC 1和SoC 2,通過封裝的形式堆疊,做成相同性能的一顆芯片,使得芯片尺寸明顯變小。 3D Fabric的制造及生態(tài)鏈 目前,臺積電已經(jīng)建成了全球第一個全自動化3D Fabric工廠,可以提供:SoIC、CoWoS、InFO、先進測試的服務(wù)。

4a278f14-1fb4-11ed-ba43-dac502259ad0.jpg

3D Fabric仍然面臨著很大挑戰(zhàn),對此臺積電也在努力推動工業(yè)的生態(tài)鏈建設(shè),包括基板、存儲、散熱、封裝材料、設(shè)備的合作協(xié)同。

4a4564bc-1fb4-11ed-ba43-dac502259ad0.jpg

基板的尺寸大多停留在70*70mm的尺寸,但隨著芯片的逐漸增大,需要的基板尺寸也更大。如何驅(qū)動基板廠商與臺積電一起進一步改進,是其中一個問題。 在HPC方面,臺積電將與HBM供應(yīng)商密切合作,定義和調(diào)整HBM3規(guī)范,以實現(xiàn)與CoWoS技術(shù)的強大工藝集成。 在手機方面,將InFo-POP兼容性從定制擴展到主流LPDDR,實現(xiàn)InFO-B工藝與LPDDR組件的集成。 3D Fabric將釋放下一代創(chuàng)新力量。

編輯:黃飛

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5755

    瀏覽量

    169847
  • LPDDR
    +關(guān)注

    關(guān)注

    0

    文章

    45

    瀏覽量

    6603

原文標(biāo)題:臺積電先進封裝的前沿發(fā)展

文章出處:【微信號:ICViews,微信公眾號:半導(dǎo)體產(chǎn)業(yè)縱橫】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    TechWiz LCD 3D應(yīng)用:撓曲效用仿真

    完成后在TechWiz LCD 3D中加載并進行相關(guān)參數(shù)設(shè)置 2.2在TechWiz LCD 3D軟件中開啟應(yīng)用撓曲效應(yīng)的功能 2.3其它設(shè)置 液晶設(shè)置 電壓條件設(shè)置 光學(xué)分析部分,添加偏振片 結(jié)果查看 3.1 V-T
    發(fā)表于 05-14 08:55

    西門子與合作推動半導(dǎo)體設(shè)計與集成創(chuàng)新 包括N3P N3C A14技術(shù)

    西門子和在現(xiàn)有 N3P 設(shè)計解決方案的基礎(chǔ)上,進一推進針對臺
    發(fā)表于 05-07 11:37 ?287次閱讀

    西門子數(shù)字化工業(yè)軟件與開展進一合作

    西門子數(shù)字化工業(yè)軟件宣布與進一開展合作,基于西門子先進的封裝集成解決方案,提供經(jīng)過認(rèn)證的
    的頭像 發(fā)表于 02-20 11:13 ?622次閱讀

    加速美國先進制程落地

    近日,在美國舉行了首季董事會,并對外透露了其在美國的擴產(chǎn)計劃。董事長魏哲家在會上表示
    的頭像 發(fā)表于 02-14 09:58 ?542次閱讀

    2025年起調(diào)整工藝定價策略

    近日,據(jù)臺灣媒體報道,隨著AI領(lǐng)域?qū)ο冗M制程與封裝產(chǎn)能的需求日益旺盛,計劃從2025年1月起,針對其3nm、5nm以及先進的CoWoS封裝工藝進行價格調(diào)整。 具體而言,
    的頭像 發(fā)表于 12-31 14:40 ?791次閱讀

    熊本工廠正式量產(chǎn)

    了重要一。據(jù)悉,該工廠將生產(chǎn)日本國內(nèi)最先進的12-28納米制程邏輯芯片,供應(yīng)給索尼等客戶。這一制程技術(shù)在當(dāng)前半導(dǎo)體市場中具有廣泛的應(yīng)用前景,對于提升日本半導(dǎo)體產(chǎn)業(yè)的競爭力具有重要意義。
    的頭像 發(fā)表于 12-30 10:19 ?510次閱讀

    CoWoS封裝A1技術(shù)介紹

    進步,先進封裝行業(yè)的未來非常活躍。簡要回顧一下,目前有四大類先進封裝。 3D = 有源硅堆疊在有源硅上——最著名的形式是利用的 SoIC CoW 的 AMD
    的頭像 發(fā)表于 12-21 15:33 ?2629次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>CoWoS封裝A1<b class='flag-5'>技術(shù)</b>介紹

    TechWiz LCD 3D應(yīng)用:撓曲效用仿真

    完成后在TechWiz LCD 3D中加載并進行相關(guān)參數(shù)設(shè)置 2.2在TechWiz LCD 3D軟件中開啟應(yīng)用撓曲效應(yīng)的功能 2.3其它設(shè)置 液晶設(shè)置 電壓條件設(shè)置 光學(xué)分析部分,添加偏振片 結(jié)果查看 3.1 V-T
    發(fā)表于 12-10 13:43

    西門子擴大與合作推動IC和系統(tǒng)設(shè)計

    高度差異化的終端產(chǎn)品。 ? 生態(tài)系統(tǒng)與聯(lián)盟管理負(fù)責(zé)人Dan Kochpatcharin表示: ? 與西門子這樣的開放創(chuàng)新平臺(OIP)生態(tài)伙伴持續(xù)合作,能夠幫助
    發(fā)表于 11-27 11:20 ?398次閱讀

    擬進一收購群創(chuàng)工廠擴產(chǎn)先進封裝

    據(jù)半導(dǎo)體設(shè)備公司的消息人士透露,正計劃進一擴大其在先進封裝領(lǐng)域的產(chǎn)能。今年8月,
    的頭像 發(fā)表于 10-30 16:38 ?624次閱讀

    Q3業(yè)績或超指引 預(yù)計第季度營收將增長37%

    據(jù)外媒彭博社的報道,的業(yè)績在iPhone處理器銷量增長和N3/N5制程需求持續(xù)保持高位的市況下,營收成績表現(xiàn)很不錯,摩根大通分析師認(rèn)為第
    的頭像 發(fā)表于 09-12 16:33 ?869次閱讀

    3nm制程需求激增,全年營收預(yù)期上調(diào)

    近期迎來3nm制程技術(shù)的出貨高潮,預(yù)示著其在半導(dǎo)體制造領(lǐng)域的領(lǐng)先地位進一鞏固。隨著蘋果i
    的頭像 發(fā)表于 09-10 16:56 ?970次閱讀

    封裝,新規(guī)劃

    CoWoS-S 逐步轉(zhuǎn)移至CoWoS -L,并稱CoWoS-L 是未來路線圖要角。 侯上勇指出,過去的場演講,于2012 年發(fā)表3D
    的頭像 發(fā)表于 09-06 10:53 ?770次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>封裝,新規(guī)劃

    加速硅光子技術(shù)研發(fā),瞄準(zhǔn)未來市場藍(lán)海

    中國臺灣半導(dǎo)體巨頭正攜手全球頂尖芯片設(shè)計商及供應(yīng)商,全力推進下一代硅光子技術(shù)的研發(fā)進程,目標(biāo)直指未來到五年內(nèi)的商業(yè)化投產(chǎn)。這一雄心勃
    的頭像 發(fā)表于 09-05 16:59 ?956次閱讀

    谷歌Tensor G5芯片轉(zhuǎn)投3nm與InFO封裝

    近日,業(yè)界傳出重大消息,谷歌手機的自研芯片Tensor G5計劃轉(zhuǎn)投3nm制程,并引入
    的頭像 發(fā)表于 08-06 09:20 ?971次閱讀