99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片設(shè)計之邏輯綜合過程(下)

倩倩 ? 來源:《IC設(shè)計與方法》 ? 作者:《IC設(shè)計與方法》 ? 2022-08-15 16:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

邏輯綜合過程(5)設(shè)置約束中,時序約束除需估計電路中的連線參數(shù)外,還需要關(guān)注時鐘網(wǎng)絡(luò)。在復(fù)雜網(wǎng)絡(luò)中,輸入的時鐘信號可能會連接數(shù)百個D觸發(fā)器,需要通過樹狀網(wǎng)絡(luò)連接,樹狀網(wǎng)絡(luò)的每個分叉連接有限個D觸發(fā)器。為使時鐘信號到達(dá)每個D觸發(fā)器的時間近似相等,樹狀網(wǎng)絡(luò)需要盡可能均勻。

描述時鐘網(wǎng)絡(luò)信號的參數(shù)有兩個:Clock Latency和Clock Uncertainty。Clock Latency表示時鐘信號經(jīng)由其他元器件和連線到達(dá)D觸發(fā)器的延時,Clock Uncertainty表示各個D觸發(fā)器間時鐘延時的微小差異。

綜上,過程(5)設(shè)置約束中,時序約束通過靜態(tài)時序分析的準(zhǔn)則、估算連線參數(shù)、確定時鐘網(wǎng)絡(luò)參數(shù)完成約束。

f6666c3e-1a1c-11ed-ba43-dac502259ad0.png

圖片來源:學(xué)堂在線《IC設(shè)計與方法》

當(dāng)時序約束滿足后,綜合邏輯所需的軟件將嘗試滿足面積約束要求,一般面積約束的要求是將芯片的面積最小化。

以下是描述芯片的面積的三種方式:

(1)通過與非門對芯片進(jìn)行描述,得出芯片等效多少門。

(2)通過等效晶體管數(shù)量的方式進(jìn)行描述。

(3)通過物理面積的方式進(jìn)行描述,常用的面積單位是平方微米。

非專業(yè)人員傾向使用方式(1)和方式(2)描述芯片面積。EDA軟件(根據(jù)代碼自動生成芯片電路的軟件)中對芯片面積的描述不清晰,需要設(shè)計人員判斷數(shù)值的單位是門、晶體管、物理面積三種中的哪一種。如果數(shù)值包含0.5,可能是以門為單位,因為一個非門大約等效0.5個與非門;如果數(shù)值為整數(shù),可能是以晶體管為單位;如果數(shù)值有多個小數(shù)位,可能是以物理面積為單位。

設(shè)置約束結(jié)束后,可以進(jìn)行邏輯綜合操作。邏輯綜合操作中軟件可以對電路做以下優(yōu)化:

(1)共享表達(dá)式:如下圖所示,三個表達(dá)式中均有A+B,軟件會將重復(fù)的A+B電路化簡。

f693ff5a-1a1c-11ed-ba43-dac502259ad0.png

圖片來源:學(xué)堂在線《IC設(shè)計與方法》

(2)資源共享:加法器(下圖電路中帶加號的正方形)所需的資源多于多路選擇器(下圖電路中的梯形)所需的資源,通過改變電路結(jié)構(gòu),將資源選擇器共享轉(zhuǎn)化為加法器共享,節(jié)省資源。

f6d3fc0e-1a1c-11ed-ba43-dac502259ad0.png

圖片來源:學(xué)堂在線《IC設(shè)計與方法》

(3)操作重新排序:下圖是操作重新排序的案例,如果A、B、C、D、E、F信號不能同時到達(dá),如A、B信號到達(dá)較晚,操作重新排序后的電路(圖中箭頭指向的電路)運算速度更快。

f6ed74b8-1a1c-11ed-ba43-dac502259ad0.png

圖片來源:學(xué)堂在線《IC設(shè)計與方法》

邏輯綜合操作后,進(jìn)行結(jié)果分析。首先需要關(guān)注時序報告。

時序報告的第一部分是數(shù)據(jù)到達(dá)時間(data arrival time),表示上一級觸發(fā)器時鐘信號出現(xiàn)開始,經(jīng)過所有元器件所需要的時間(個人理解)。

時序報告的第二部分是數(shù)據(jù)需求時間(data required time),表示數(shù)據(jù)傳輸可以使用的時間。

如果數(shù)據(jù)需求時間-數(shù)據(jù)到達(dá)時間>0,則滿足時序約束,可以進(jìn)行面積報告分析,否則需修改約束或設(shè)計代碼。根據(jù)時序分析結(jié)果,可以重建關(guān)鍵路徑,進(jìn)一步優(yōu)化電路。

f720bce2-1a1c-11ed-ba43-dac502259ad0.png

圖片來源:學(xué)堂在線《IC設(shè)計與方法》

其次關(guān)注面積報告,下圖報告中紅圈內(nèi)表示芯片的面積參數(shù),因為報告中數(shù)值有多個小數(shù)位,所以數(shù)值的單位是平方微米。

在商業(yè)設(shè)計中,需要定義芯片內(nèi)連線的模型以更準(zhǔn)確地估算出芯片面積(含個人理解),Net Interconnect area會有具體數(shù)值,不會如下圖中表示的undefined。

f760d4b2-1a1c-11ed-ba43-dac502259ad0.png

結(jié)果分析滿足設(shè)計條件后,保存結(jié)果,邏輯綜合過程結(jié)束。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片設(shè)計
    +關(guān)注

    關(guān)注

    15

    文章

    1086

    瀏覽量

    55640
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2039

    瀏覽量

    62137
  • 時鐘網(wǎng)絡(luò)
    +關(guān)注

    關(guān)注

    0

    文章

    16

    瀏覽量

    6648

原文標(biāo)題:芯片設(shè)計相關(guān)介紹(25)——邏輯綜合過程(下)

文章出處:【微信號:行業(yè)學(xué)習(xí)與研究,微信公眾號:行業(yè)學(xué)習(xí)與研究】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    如何選擇合適的邏輯芯片

    電工們可能對放大器頭疼、可能對ADC/DAC應(yīng)用發(fā)怵,但是對于小邏輯芯片,那就輕車熟路、信手拿來對著真值表就可以放心使用了。但是這小小的邏輯芯片,卻演繹著控制系統(tǒng)的大世界。
    的頭像 發(fā)表于 07-14 17:38 ?391次閱讀
    如何選擇合適的<b class='flag-5'>邏輯</b><b class='flag-5'>芯片</b>

    芯片前端設(shè)計中常用的軟件和工具

    前端設(shè)計是數(shù)字芯片開發(fā)的初步階段,其核心目標(biāo)是從功能規(guī)格出發(fā),最終獲得門級網(wǎng)表(Netlist)。這個過程主要包括:規(guī)格制定、架構(gòu)設(shè)計、HDL編程、仿真驗證、邏輯綜合、時序分析和形式驗
    的頭像 發(fā)表于 05-15 16:48 ?394次閱讀

    LED芯片質(zhì)量檢測技術(shù)X-ray檢測

    的性能,但在高電流、高溫等極端環(huán)境,它們可能引發(fā)功能失效,甚至導(dǎo)致整個LED系統(tǒng)損壞。因此,在LED芯片制造和應(yīng)用過程中,利用無損檢測技術(shù)對內(nèi)部結(jié)構(gòu)進(jìn)行詳細(xì)檢查
    的頭像 發(fā)表于 04-28 20:18 ?274次閱讀
    LED<b class='flag-5'>芯片</b>質(zhì)量檢測技術(shù)<b class='flag-5'>之</b>X-ray檢測

    倒裝芯片鍵合技術(shù)的特點和實現(xiàn)過程

    本文介紹了倒裝芯片鍵合技術(shù)的特點和實現(xiàn)過程以及詳細(xì)工藝等。
    的頭像 發(fā)表于 04-22 09:38 ?1048次閱讀
    倒裝<b class='flag-5'>芯片</b>鍵合技術(shù)的特點和實現(xiàn)<b class='flag-5'>過程</b>

    AD7124邏輯供電能否大于AVDD?

    即可。 但對邏輯供電大于芯片供電這種情況不太了解,想再確認(rèn)一,是否可以這樣使用。這兩個電源是否是完全分開的。
    發(fā)表于 04-15 06:20

    如何綜合性測試一款電源芯片?——以ASP3605芯片為例

    引言 在現(xiàn)代電子系統(tǒng)中,電源芯片是不可或缺的核心組件之一。其性能的優(yōu)劣直接關(guān)系到整個電子設(shè)備的穩(wěn)定性和可靠性。因此,對電源芯片進(jìn)行綜合性的測試至關(guān)重要。本文以國科安芯生產(chǎn)的ASP3605芯片
    的頭像 發(fā)表于 04-07 09:26 ?401次閱讀

    【「大話芯片制造」閱讀體驗】+ 芯片制造過程和生產(chǎn)工藝

    蓋樓一樣,層層堆疊。 總結(jié)一,芯片制造的主要過程包括晶圓加工、氧化、光刻、刻蝕、薄膜沉積、互連、測試和封裝。 晶圓,作為單晶柱體切割而成的圓薄片,其制作原料是硅或砷化鎵。高純度的硅材料提取自硅砂
    發(fā)表于 12-30 18:15

    時鐘芯片綜合測試策略:從生成過程到關(guān)鍵模塊

    時鐘芯片的測試工作需細(xì)致入微,涵蓋從時鐘生成過程芯片內(nèi)部關(guān)鍵模塊的全面評估。其核心功能在于產(chǎn)生穩(wěn)定且準(zhǔn)確的頻率輸出,并能根據(jù)系統(tǒng)需求靈活調(diào)整。因此,測試的重點在于驗證芯片內(nèi)部各個環(huán)節(jié)
    的頭像 發(fā)表于 11-04 11:50 ?881次閱讀

    邏輯電路芯片-組合邏輯電路芯片-時序邏輯電路芯片

    邏輯電路芯片,簡而言之,是執(zhí)行邏輯運算的電子元件集合體,這些邏輯運算包括與(AND)、或(OR)、非(NOT)、與非(NAND)、或非(NOR)等基本操作。這些
    發(fā)表于 09-30 10:47

    常用邏輯芯片有哪些

    邏輯門是數(shù)字電路中的基本構(gòu)建塊,它們執(zhí)行基本的邏輯運算,如與(AND)、或(OR)、非(NOT)、異或(XOR)等。邏輯芯片是集成了多個邏輯
    的頭像 發(fā)表于 09-24 10:48 ?5051次閱讀

    FPGA算法工程師、邏輯工程師、原型驗證工程師有什么區(qū)別?

    ,就像物理連線一樣;reg 則常用于時序邏輯中,如存儲狀態(tài)信息,其值通常在時鐘信號的上升沿或下降沿等特定條件才會更新。 雖然在某些情況,定義為 reg 不一定真的綜合出寄存器,wi
    發(fā)表于 09-23 18:26

    數(shù)字邏輯怎么把邏輯圖畫成電路圖

    將數(shù)字邏輯中的邏輯圖畫成電路圖是一個涉及多個步驟的過程,以下是一個詳細(xì)的指導(dǎo): 一、理解邏輯圖 首先,需要深入理解邏輯圖所表達(dá)的
    的頭像 發(fā)表于 08-21 17:36 ?1989次閱讀

    組合邏輯電路分析過程的一般步驟有哪些

    組合邏輯電路是數(shù)字電路中的一種,其特點是輸出只依賴于當(dāng)前的輸入,與電路的歷史無關(guān)。組合邏輯電路廣泛應(yīng)用于計算機、通信、控制等領(lǐng)域。以下是組合邏輯電路分析過程: 理解電路功能和要求 在開
    的頭像 發(fā)表于 08-11 11:30 ?1901次閱讀

    組合邏輯電路邏輯功能的測試方法

    ,對組合邏輯電路邏輯功能的測試是確保數(shù)字系統(tǒng)正確性的關(guān)鍵步驟。 二、測試目的 組合邏輯電路邏輯功能的測試主要目的包括: 驗證電路功能 :確保電路在給定輸入
    的頭像 發(fā)表于 07-30 14:38 ?2096次閱讀

    存儲芯片邏輯芯片的差異

    存儲芯片邏輯芯片是電子設(shè)計和計算機架構(gòu)中的兩大核心組件,它們在功能、結(jié)構(gòu)、應(yīng)用領(lǐng)域以及性能要求等方面存在顯著的差異。以下是對兩者區(qū)別的詳細(xì)分析,旨在提供全面而深入的理解。
    的頭像 發(fā)表于 07-24 16:38 ?5508次閱讀