99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

華為芯片堆疊封裝專利公開

微云疏影 ? 來源:OFweek電子工程網(wǎng) ? 作者:OFweek電子工程網(wǎng) ? 2022-08-11 15:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近日,國家知識產(chǎn)權局官網(wǎng)公開的信息顯示,華為技術有限公司公開了“一種芯片堆疊封裝及終端設備”專利。

據(jù)摘要顯示,本公開涉及半導體技術領域,其能夠在保證供電需求的同時,解決因采用硅通孔技術而導致的成本高的問題。

pYYBAGL0sheARp1VAAC3WiJonm0115.png

(截圖自國家專利局)

poYBAGL0sheACic7AAE3npG29m0347.png

(截圖自國家專利局)

專利文件顯示,該芯片堆疊封裝包括:

設置于第一走線結構 (10) 和第二走線結構 (20) 之間的第一芯片 (101) 和第二芯片 (102);

所述第一芯片 (101) 的有源面 (S1) 面向所述第二芯片 (102) 的有源面 (S2);

第一芯片 (101) 的有源面 (S1) 包括第一交疊區(qū)域 (A1) 和第一非交疊區(qū)域 (C1),第二芯片 (102) 的有源面 (S2) 包括第二交疊區(qū)域 (A2) 和第二非交疊區(qū)域 (C2);

第一交疊區(qū)域 (A1) 與第二交疊區(qū)域 (A2) 交疊,第一交疊區(qū)域 (A1) 和第二交疊區(qū)域 (A2) 連接;

第一非交疊區(qū)域 (C1) 與第二走線結構 (20) 連接;

第二非交疊區(qū)域 (C2) 與第一走線結構 (10) 連接。

所謂的芯片堆疊技術究竟是什么?

“芯片堆疊”技術近段時間經(jīng)常聽到,在前段時間蘋果舉行線上發(fā)布會時,推出了號稱“史上最強”的Apple M1 ultra,這就是一種采用堆疊思路設計的芯片。

M1 ultra將兩枚M1 Max中隱藏的芯片間互連模塊(die-to-die connector)通過技術手段整合在一起,蘋果將其稱之為“Ultra Fusion”架構,擁有1萬多個信號點,互連帶寬高達2.5TB/s,而且延遲、功耗都非常低。

通過這種方式組合而成的M1 Ultra,規(guī)格基本上是M1 Max的翻倍。同樣是采用了5nm制造工藝,但M1 Ultra的晶體管數(shù)量卻高達1140億個,統(tǒng)一內(nèi)存最高達到128GB,總帶寬800GB/s。

那么所謂的芯片堆疊技術究竟是什么?據(jù)了解,堆疊技術也可以叫做3D堆疊技術,是利用堆疊技術或通過互連和其他微加工技術在芯片或結構的Z軸方向上形成三維集成,信號連接以及晶圓級,芯片級和硅蓋封裝具有不同的功能。針對包裝和可靠性技術的三維堆疊處理技術。

該技術用于微系統(tǒng)集成,是在片上系統(tǒng)(SOC)和多芯片模塊(MCM)之后開發(fā)的先進的系統(tǒng)級封裝制造技術。 在傳統(tǒng)的SiP封裝系統(tǒng)中,任何芯片堆棧都可以稱為3D,因為在Z軸上功能和信號都有擴展,無論堆棧位于IC內(nèi)部還是外部。

目前,3D芯片技術的類別包括:基于芯片堆疊的3D技術,基于有源TSV的3D技術,基于無源TSV的3D技術,以及基于芯片制造的3D技術。

筆者注意到,去年華為就曾被曝出“雙芯疊加”專利,這種方式可以讓14nm芯片經(jīng)過優(yōu)化后比肩7nm性能。但當時曝光的這種通過堆疊的方式與蘋果的“Ultra Fusion”架構還是有所不同。也許有很多人理解雙芯片堆疊是指將兩顆獨立芯片進行物理堆疊的方式去實現(xiàn)性能突破,其實這是非常嚴重的錯誤,如果單單依靠物理堆疊,那么會有非常多的弊端無法解決,例如兼容性,穩(wěn)定性,發(fā)熱控制這些都是沒法通過物理堆疊來解決問題的,在設計思路上面就會走上歧路,得不償失也毫無意義。

雙芯疊加層級運用于設計和生產(chǎn)初期,也就是說在設計過程中將原來的一顆芯片設計成雙層芯片然后利用自己獨特的技術,來將這兩層芯片封裝在一顆芯片中,通過同步信號方式與一些其他方法就可以激活雙層芯片共同發(fā)力,從而實現(xiàn)芯片性能突破。所以說一個物理層堆疊,一個設計之初就開始改變設計思路,這是完全不同的兩個方式。

因此雖然同樣是指雙芯片組合成單個主芯片,但蘋果與華為可以說是兩種截然不同的方式。無論如何,雙芯片組合帶來的結果必然是1+1>1,但不等于2。

當然,無論是華為的雙芯疊加技術還是蘋果的Ultra Fusion架構,在當前芯片工藝水平發(fā)展接近極限的情況下,“雙芯堆疊”設計的方式不失為一種好的選擇。理論上來說,兩顆芯片可以將任務分工處理,形成更強的運行效率,而其中重點所需要解決的,無非就是功耗、信號同步、數(shù)據(jù)流協(xié)同處理等方面的問題。

在前不久舉辦的華為2021年業(yè)績發(fā)布會上,華為輪值董事長郭平表態(tài)稱,未來華為可能會采用多核結構的芯片設計方案,以提升性能。同時,采用面積換性能,用堆疊換性能,使得不那么先進的工藝也能持續(xù)讓華為在未來的產(chǎn)品里面,能夠具有競爭力。

在去年12月,華為公司還投資6億元成立了一家電子制造的全資子——華為精密制造有限公司,經(jīng)營范圍為光通信設備制造,光電子器件制造,電子元器件制造和半導體分立器件制造。當時就有內(nèi)部人士稱,該公司具備一定規(guī)模的量產(chǎn)和小批量試制(能力),但主要用于滿足自有產(chǎn)品的系統(tǒng)集成需求。“不生產(chǎn)芯片,主要是部分核心器件、模組、部件的精密制造?!蓖瑫r,經(jīng)營范圍中提及的“半導體分立器件“主要是分立器件的封裝、測試。如此來看,華為對于芯片堆疊路線早有清晰的規(guī)劃,沒準已經(jīng)投入制造環(huán)節(jié)。

此外,從華為將海思列為了一級部門的重大業(yè)務架構調(diào)整來看,這預示著其戰(zhàn)略重心的重新配置。在過去相當長的一段時間里,海思只是華為2012實驗室下面的一個部門,最高端的產(chǎn)品也都是自用。現(xiàn)在,華為將海思列為一級業(yè)務部門,在很大程度上預示著,未來華為的芯片產(chǎn)品,將從“部分商用”調(diào)整為“全面商用”,華為也將繼續(xù)加大在芯片領域的人才投入和技術投入。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    459

    文章

    52494

    瀏覽量

    440687
  • 華為
    +關注

    關注

    216

    文章

    35209

    瀏覽量

    255870
  • 半導體技術
    +關注

    關注

    3

    文章

    241

    瀏覽量

    61293
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    突破!華為先進封裝技術揭開神秘面紗

    引發(fā)行業(yè)高度關注,為其在芯片領域的持續(xù)創(chuàng)新注入強大動力。 堆疊封裝,創(chuàng)新架構 華為公布的 “一種芯片堆疊
    的頭像 發(fā)表于 06-19 11:28 ?326次閱讀

    芯片晶圓堆疊過程中的邊緣缺陷修整

    使用直接晶圓到晶圓鍵合來垂直堆疊芯片,可以將信號延遲降到可忽略的水平,從而實現(xiàn)更小、更薄的封裝,同時有助于提高內(nèi)存/處理器的速度并降低功耗。目前,晶圓堆疊
    的頭像 發(fā)表于 05-22 11:24 ?614次閱讀
    <b class='flag-5'>芯片</b>晶圓<b class='flag-5'>堆疊</b>過程中的邊緣缺陷修整

    一文詳解多芯片封裝技術

    芯片封裝在現(xiàn)代半導體領域至關重要,主要分為平面多芯片封裝和多芯片堆疊
    的頭像 發(fā)表于 05-14 10:39 ?699次閱讀
    一文詳解多<b class='flag-5'>芯片</b><b class='flag-5'>封裝</b>技術

    一文詳解多芯片堆疊技術

    芯片堆疊技術的出現(xiàn),順應了器件朝著小型化、集成化方向發(fā)展的趨勢。該技術與先進封裝領域中的系統(tǒng)級封裝(SIP)存在一定差異。
    的頭像 發(fā)表于 04-12 14:22 ?953次閱讀
    一文詳解多<b class='flag-5'>芯片</b><b class='flag-5'>堆疊</b>技術

    芯片3D堆疊封裝:開啟高性能封裝新時代!

    在半導體行業(yè)的快速發(fā)展歷程中,芯片封裝技術始終扮演著至關重要的角色。隨著集成電路設計復雜度的不斷提升和終端應用對性能、功耗、尺寸等多方面要求的日益嚴苛,傳統(tǒng)的2D封裝技術已經(jīng)難以滿足市場的需求。在此背景下,
    的頭像 發(fā)表于 02-11 10:53 ?1542次閱讀
    <b class='flag-5'>芯片</b>3D<b class='flag-5'>堆疊</b><b class='flag-5'>封裝</b>:開啟高性能<b class='flag-5'>封裝</b>新時代!

    TSV三維堆疊芯片的可靠性問題

    TSV 三維封裝技術特點鮮明、性能好、前景廣闊, 是未來發(fā)展方向,但是 TSV 堆疊芯片這種結構和工 藝復雜性的提高,為三維封裝的可靠性控制帶來了 挑戰(zhàn)。主要體現(xiàn)在以下 4 個方面 :
    的頭像 發(fā)表于 12-30 17:37 ?1417次閱讀

    蘋果公開專利:可折疊設備鉸鏈

    蘋果公司近日公開了一項嶄新的鉸鏈設計專利。該專利詳盡地闡述了一種由多個相互連接的指狀部件和摩擦離合器構成的機制,其核心的創(chuàng)新之處在于運用新月形凹槽將旋轉(zhuǎn)軸移至連桿的外部。另外,專利的草
    的頭像 發(fā)表于 12-12 17:04 ?808次閱讀

    漢思新材料:芯片封裝爆光--芯片金線包封膠 #芯片封裝 #電子膠 #芯片

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年11月29日 11:07:51

    芯片堆疊封裝技術實用教程(52頁PPT)

    芯片堆疊封裝技術實用教程
    的頭像 發(fā)表于 11-01 11:08 ?3867次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>堆疊</b><b class='flag-5'>封裝</b>技術實用教程(52頁PPT)

    華為公開量子計算新專利

    近日,華為公司公開了一項名為“一種量子計算方法、裝置、存儲介質(zhì)以及芯片系統(tǒng)”的專利,其公開號為CN118780379A。 該
    的頭像 發(fā)表于 10-27 10:00 ?881次閱讀

    芯片封裝曝光-芯片底部填充膠 #芯片封裝 #電路保護

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年10月15日 16:25:32

    芯片封裝曝光-芯片填充膠 #芯片封裝 #芯片膠 #PCB點膠 #芯片點膠

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年08月29日 15:17:19

    芯片封裝曝光-芯片包封膠#芯片膠#

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年08月15日 14:46:06