99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

LVDS電平以及LVDS25電平能否約束到這個(gè)BANK上呢?

FPGA設(shè)計(jì)論壇 ? 來源:FPGA設(shè)計(jì)論壇 ? 作者:FPGA設(shè)計(jì)論壇 ? 2022-06-24 11:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA的HR BANK上供電3.3V,先就其差分端口而言,LVDS電平以及LVDS25電平能否約束到這個(gè)BANK上呢?

解決這個(gè)問題前,先了解下

1、什么是HR Bank以及HP bank:

Xilinx的7系列FPGA有兩種IO Bank:HP(High Performace)和HR(High Range)。HP(high-performance)I/O banks的設(shè)計(jì)目的是為了獲取更高的Memory及chip-to-chip間的傳輸速率;而HR(high-range)I/O banks的設(shè)計(jì)目的是為了更寬的I/O電平標(biāo)準(zhǔn)。兩種BANK的IO口電壓不同,其中HR I/O Banks的VCCO電壓最大為3.3V,HP I/O banks的VCCO電壓最大為1.8V。特別是初次使用7系列時(shí),在硬件設(shè)計(jì)中特別要注意它們I/O口的最大工作電壓,一不注意就會(huì)把電壓搞錯(cuò),導(dǎo)致FPGA不能正常工作。

2、HR和HP banks的LVDS電平

當(dāng)兩個(gè)banks的I/O口作為LVDS電平時(shí),HR banks的I/O電壓VCCO只能為2.5V,HP banks的I/O口電壓為1.8V。兩個(gè)banks支持LVDS的標(biāo)準(zhǔn)不同,HR I/O banks的I/O只能分配LVDS_25標(biāo)準(zhǔn),HP分配為LVDS標(biāo)準(zhǔn)。

LVDS_25的直流特性如下表所示。

cafab10a-f2ca-11ec-ba43-dac502259ad0.png

LVDS的直流特性如下表所示。

cb14077c-f2ca-11ec-ba43-dac502259ad0.png

xilinx 7系列芯片不再支持LVDS33電平,在VCCO電壓為3.3V的情況下無法使用LVDS25接口

有些設(shè)計(jì)者想通過在軟件中配置為LVDS25,實(shí)際供電3.3V來實(shí)現(xiàn)LVDS33也是無效的,原因是xilinx 7系列芯片在IO配置方面增加了過壓保護(hù),因而無法通過欺騙綜合軟件的方式強(qiáng)行配置IO,具體參見

7-Series SelectIO Resources Guide, page 100, Note 2 states:

"if the voltage exceeds 2.85V, the outputs will be in a high-Z state. The device should always be operated within the recommended operating range as specified in the 7 series FPGA data sheets."

雖然在VCCO為3.3V情況下無法輸出LVDS25,但可以作為輸入進(jìn)行使用,具體參見AR#43989 https://www.xilinx.com/support/answers/43989.html

即使VCCO電平不是1.8V,在HP I / O bank中也可以使用LVDS輸入。LVDS輸出(因此雙向LVDS)只能用于1.8V供電的組。

同樣,即使VCCO電平不是2.5V,也可以在HR I / O bank中使用LVDS_25輸入。LVDS_25輸出(因此雙向LVDS_25)只能用于2.5V供電的bank。

查了上述說法之后,我們自己試驗(yàn)下:

實(shí)驗(yàn)驗(yàn)證:

Bank14為HR Bank,差分輸入以及差分輸出使用LVDS電平:

cb2bacce-f2ca-11ec-ba43-dac502259ad0.png

提示說明,LVDS電平不支持HRbank。

差分輸入以及差分輸出使用LVDS25電平:

cb3fb53e-f2ca-11ec-ba43-dac502259ad0.png

cb6002a8-f2ca-11ec-ba43-dac502259ad0.png

提示VCCOs矛盾,輸出差分時(shí)鐘sys_clk_out_p,要求VCCO=2.5V,但對(duì)輸入并沒有這種要求。

驗(yàn)證了:

即使VCCO電平不是1.8V,在HP I / O bank中也可以使用LVDS輸入。LVDS輸出(因此雙向LVDS)只能用于1.8V供電的組。

同樣,即使VCCO電平不是2.5V,也可以在HR I / O bank中使用LVDS_25輸入。LVDS_25輸出(因此雙向LVDS_25)只能用于2.5V供電的bank。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22049

    瀏覽量

    618349
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2185

    瀏覽量

    125317
  • 電平
    +關(guān)注

    關(guān)注

    5

    文章

    367

    瀏覽量

    40592

原文標(biāo)題:FPGA學(xué)習(xí)-FPGA的LVDS電平以及LVDS25電平能在HR Bank上使用嗎?

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    MAX9374/MAX9374A差分LVPECL至LVDS變換器技術(shù)手冊(cè)

    MAX9374和MAX9374A是為電訊應(yīng)用而設(shè)計(jì)的2.0GHz差分LVPECLLVDS電平轉(zhuǎn)換器,具有250ps的傳輸延遲。差分輸出信號(hào)符合ANSI TIA/EIA-644 LVDS
    的頭像 發(fā)表于 05-19 10:43 ?235次閱讀
    MAX9374/MAX9374A差分LVPECL至<b class='flag-5'>LVDS</b>變換器技術(shù)手冊(cè)

    MAX9376 LVDS/任意邏輯至LVPECL/LVDS、雙路電平轉(zhuǎn)換器技術(shù)手冊(cè)

    MAX9376是全差分、高速、LVDS/任何輸入至LVPECL/LVDS雙通道轉(zhuǎn)換器,適用于高達(dá)2GHz的信號(hào)速率。一個(gè)通道是LVDS/任何輸入至LVPECL轉(zhuǎn)換器,另一個(gè)通道是LVDS
    的頭像 發(fā)表于 05-16 14:57 ?272次閱讀
    MAX9376 <b class='flag-5'>LVDS</b>/任意邏輯至LVPECL/<b class='flag-5'>LVDS</b>、雙路<b class='flag-5'>電平</b>轉(zhuǎn)換器技術(shù)手冊(cè)

    差分晶振-LVPECLLVDS的連接

    LVPECL電平的差分?jǐn)[幅較大(典型值約800mV),共模電壓較高(約1.3V-1.9V),需外部端接電阻匹配;而LVDS差分?jǐn)[幅較小(350mV),共模電壓較低(約1.2V),且LVDS接收端內(nèi)置端接電阻?。
    的頭像 發(fā)表于 03-12 17:50 ?1312次閱讀
    差分晶振-LVPECL<b class='flag-5'>到</b><b class='flag-5'>LVDS</b>的連接

    請(qǐng)問AFE5801的輸入輸出可以直接和FPGA的IO連嗎?

    請(qǐng)問AFE5801的輸入輸出可以直接和FPGA的IO連嗎?FPGA的bank電壓標(biāo)準(zhǔn)是LVDS25,AFE5801的輸出信號(hào)標(biāo)準(zhǔn)是差分LVDS信號(hào)。這樣連會(huì)不會(huì)導(dǎo)致信號(hào)采集不到? 還有,AFE5801如果在差分輸出端沒有外接1
    發(fā)表于 02-05 06:00

    為什么DATACLK用的是LVDS電平標(biāo)準(zhǔn)的接口?

    你好,請(qǐng)問DAC的DACCLK用LVPECL電平標(biāo)準(zhǔn)的接口,為什么DATACLK用的是LVDS電平標(biāo)準(zhǔn)的接口?在設(shè)計(jì)DAC的時(shí)候,從哪方面考慮得
    發(fā)表于 01-21 07:56

    如何利用SN75LVDS83B來實(shí)現(xiàn)RGBLVDS的轉(zhuǎn)換?

    我們用的是18-bit的LCD顯示屏,CPU用的是AM3354,因此我們就想利用SN75LVDS83B來實(shí)現(xiàn)RGBLVDS的轉(zhuǎn)換。 同時(shí)我看了SN75LVDS83B的datashee
    發(fā)表于 01-07 07:47

    sn65lvds93a將16bit的LCD信號(hào)轉(zhuǎn)化為lvds信號(hào),用示波器測(cè)量芯片的時(shí)鐘輸出電平好低,為什么?

    我現(xiàn)在使用的是sn65lvds93a芯片將16bit的LCD信號(hào)轉(zhuǎn)化為lvds信號(hào)。我輸入信號(hào)沒有問題但是用示波器測(cè)量芯片的時(shí)鐘輸出電平好低呀頂多0.5V。這個(gè)是什么情況/
    發(fā)表于 12-24 07:18

    能否用LMH0341將HD-SDI轉(zhuǎn)成LVDS接口,再用DS90CR288A將LVDS轉(zhuǎn)成RGB?

    能否用LMH0341將HD-SDI轉(zhuǎn)成LVDS接口,再用DS90CR288A將LVDS轉(zhuǎn)成RGB,供給DM8168主芯片作為HD-SDI輸入解碼方案。
    發(fā)表于 12-23 07:20

    使用DS90CF383輸出的LVDS_data在一個(gè)周期中低電平時(shí),會(huì)有電平翻轉(zhuǎn),什么原因?

    我司使用DS90CF383,輸出的LVDS_data在一個(gè)周期中低電平時(shí),會(huì)有電平翻轉(zhuǎn),請(qǐng)幫忙分析下是什么原因?波形如下:
    發(fā)表于 12-20 06:46

    請(qǐng)問sn65lvds048a能否接收300MHz的2.5V LVDS電平

    sn65lvds048a能否接收300MHz的2.5V LVDS電平?看到,麻煩請(qǐng)盡快回復(fù),謝謝??!
    發(fā)表于 12-17 07:07

    ADS5404可以使用LVDS或LVPECL的時(shí)鐘源頭嗎?

    ADS5404的時(shí)鐘電平要求為如下: 這么高的標(biāo)稱值該使用什么電平的時(shí)鐘芯片提供?LVDS和LVPECL的擺幅都應(yīng)該達(dá)不到吧? 為什么手冊(cè)后面又說可以使用
    發(fā)表于 12-13 07:42

    求助,關(guān)于ads4125在LVDS模式下輸出信號(hào)的波形問題求解

    我們用ads4125采集信號(hào),時(shí)鐘125MHz。采用LVDS的工作電平,在測(cè)試模式下(寄存器地址25h配置成04h值),用示波器測(cè)量輸出信號(hào),其中d3p和d3n波形顯示為(其余的LVDS
    發(fā)表于 12-13 07:08

    請(qǐng)問DAC3161的DACCLK能否支持LVDS電平輸入嗎?

    通過FPGA提供時(shí)鐘給DAC3161的DACCLK,但是FPGA提供的是LVDS電平,而DAC3161的DACCLK是LVPECL電平。 兩者不能直接對(duì)接,可以通過AC耦合方式對(duì)接。但是查看
    發(fā)表于 12-03 06:05

    當(dāng)ADC3663的LVDS輸出給ZYNQ-7000的LVDS接收這兩者之間可以直連嗎?

    ADC3663的LVDS差分輸出與xilinx的ZYNQ-7000的LVDS輸入的電平匹配問題 ADC3663的供電是1.8V,ADC3663的LVDS輸出給
    發(fā)表于 11-14 07:43

    lvds接口需要驅(qū)動(dòng)嗎

    通常在-350mV至350mV之間,遠(yuǎn)低于傳統(tǒng)的TTL或CMOS電平。 二、LVDS接口的驅(qū)動(dòng)原理 1. 電流驅(qū)
    的頭像 發(fā)表于 10-06 15:06 ?2944次閱讀
    <b class='flag-5'>lvds</b>接口需要驅(qū)動(dòng)嗎