99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

計數器分頻怎么個不穩(wěn)定法 FPGA生成的DDS數據如何導出到matlab中

潘文明 ? 來源:明德揚吳老師 ? 作者:明德揚吳老師 ? 2022-06-20 09:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

【問題1】如何知道ddr3里不空,可以讀取了?

答:DR3和RAM一樣,是一個存儲器件,它的每個內部單元都存儲了當前的數據狀態(tài)值。

但DDR3和RAM本身,是沒有“空”、“存有數據”,“數據滿”等概念的。只要給地址,它就會把當前地址的數據給到總線上,而且這個地址可以讀很多次。

在設計的時候,是由設計師用自己寫邏輯來判斷DDR3是否為空。

【問題2】SPI多字節(jié)發(fā)送是多個字節(jié)連在一起發(fā)還是分成單字節(jié)來進行發(fā)送?

答:每款芯片的數據手冊,都會有時序圖的介紹,需要按照芯片數據手冊的要求進行通信。每款芯片的要求都是不同的。所以,您需要查閱數據手冊。

【問題3】如何避免競爭和冒險的情況?

答: 競爭和冒險是由于組合電路中計算的延遲不一致而導致的。它是天然的、不可克服的現象。雖然它不可克服,但在FPGA設計里,它根本就不是一個問題。

因為FPGA都是在D觸發(fā)器的時鐘上升沿對電路進行采樣,只要時鐘上升沿前,電路計算結果已經確定,競爭和冒險已經沒有了,那就不會有問題。

那設計時,如何確認時鐘上升沿前,計算結果已經確定了呢?

這就靠時序報告了:時序報告會告訴任何兩個D觸發(fā)器之間,它們電路延時之和,從而確認在上升沿之前計算結果確定。

總而言之,設計時不用考慮競爭和冒險;設計完看,看時序報告;沒有問題,那就正常;如果時序報告有問題,就解決時序問題。

【問題4】計數器分頻怎么個不穩(wěn)定法?

答:1. 時鐘在FPGA里是非常重要的,所有的寄存器都是統一在時鐘的節(jié)拍下工作。這個時鐘就相當于一個軍隊的司令部,寄存器都聽從司令部的命令下工作。

2. 一個穩(wěn)定的系統,時鐘是越少越好。就相當于,一個軍隊,司令部越少越好。如果司令部越多,那么部隊之間的協作必須要增加流程和成本。

3. 計數器分頻的時鐘,無形中增加了時鐘個數,另一方面,就相當于弄一個自己獨立的王國,自然就不穩(wěn)定。

【問題5】仿真是正確的,但為什么上板就不行?

答:首先要明確,仿真可以而上板不行,這是屬于研發(fā)過程中,非常非常之正常的現象,可以說仿真通過后,上板一次性就成功的概率,小之又小。

原因是:仿真只是用電腦模擬運行的情況,它與真實情況可能有所差別。例如:

1. 輸入激勵是您想象出來的,事實上是不是這樣輸入?

2. 您的代碼是否可以綜合出電路?

3. 您的仿真是否測試完所有的情況?

以上都表示了仿真和實際是有差距的,所以不能認為“仿真正確了,上板就正確”。

【問題6】:管腳未分配的現象,老師,我把CPLD的一個引腳接到了LED燈,但是程序中沒有分配這個管腳,第一個版本的程序上電后這個LED燈一直是亮的。

第二個版本上電后LED一直是滅的。這兩個版本的程序,都沒有對這個管腳分配,是什么原因導致的呢?

答:管腳如果未分配,則管腳電平值可認為是不可控,也就是隨機。

【問題7】:FPGA資源不足問題當程序所使用的資源,超出FPGA芯片資源時,如何處理?

答:

1. 按照錯誤提示,判斷是哪種資源不足,如管腳數、RAM、寄存器等。

2. 閱讀資源QUARTUS、ISE和VIVADO的資源報告,查看是哪些模塊占用了哪些資源。

3. 分析該項目程序中各個模塊的資源占用情況,分析代碼,綜合運用多種方法,以求減少資源的使用,如速度換資源;去除冗余的邏輯;降低設計精度;速度換資源等方法。

注意,這些都需要 花費大量時間,一點一點去摳資源。

4. 如果資源依然不足,可以考慮換更高級的芯片;或者改變功能需求等。

【問題8】 就是lvds恢復出數據和時鐘,對齊是需要手動調節(jié)時鐘相位,還是寫代碼自動調節(jié)?serdes

答:我們做法是手動調節(jié)相位對齊。理論上,任何功能都可以使用代碼來調節(jié),只是有沒有必要以及復雜度而已。

【問題9】FPGA生成的DDS數據如何導出到matlab

答:

1. 可以通過串口、千兆網等接口,傳送到電腦上;

2. 可以采用在線調試工具,如SIGNALTAP、CHIPSCOPE、VIVADO等,捕捉到信號,然后保存的方式得到數據。

【問題10】通常情況下rtl代碼module里面的輸入信號,值是哪里來的呢?

答:

1. 來源于其他模塊的輸出

2. 來源于FPGA外部的管腳,例如按鍵、其他芯片的輸出信號等

【問題11】if(counter<8)請問這句代碼是什么意思呢,按理來說/的優(yōu)先級高于左移運算符呀?

答:不清楚它要表達的含義。串并轉換的方法,可以參考至簡設設計原理與應用書籍, 串口案例。

FPGA至簡設計原理與應用】書籍連載13 第三篇FPGA至簡設計項目實踐 第四章 串口通信

http://www.fpgabbs.cn/forum.php? ... 13&fromuid=9396

(出處: 明德揚論壇)

【問題12】老師,怎么將信號實現準確的ns級別的延時呢,有什么好思路嗎?[color=rgba(17, 31, 44, 0.56)]

答:正規(guī)的做法,就是采用寄存器打拍來延遲,精度為一個時鐘周期

【問題13】lvds和lvds_25有什么區(qū)別?

答:主要區(qū)別在于內部buffer的供電電源情況,在電氣方面,兩者是等效的(參見數據手冊規(guī)格)但是內部的I/O電路配置不同

【問題14】xilinx,spartan6的jtag引腳,tck,tms,tdi,tdo需要做上拉處理嗎?

poYBAGKtsROAPcv6AABlNs3buOA530.png

答:這個是ALTERA EP4C的JTAG電路,僅供參考

【問題15】用FPGA輸出0->1或者1->0的信號,我現在想把上升沿或者下降沿的時間拉長到10ms左右,用FPGA的輸出管腳可以實現嗎?

答:FPGA直接輸出的數字信號,上升沿和下降沿都是很快就完成變化的。如果要控制變慢,其實就是輸出固定電平的信號,那么這個需要外置DAC來實現。

【問題16】我們的TFT顯示屏是工作在DE模式,是吧?

答:我們的案例默認使用的是DE模式,如果需要非DE模式,可以手動修改底板硬件實現。

【問題17】很多的數字電子元件的引腳都是要求有明確的電平(0/1),但是有個別的器件引腳鏈接時,可以處于懸空狀態(tài)

【但很多的教材上寫的 引腳不能懸空,因為可能導致數字邏輯電路的狀態(tài)不確定】,這一點如何理解呢~?

答:對于這種引腳,需要去看對應芯片的數據手冊,一般里面都會有介紹說明的。

【問題18】CPLD是沒有IP核可以使用嗎?

答:看要使用的ip核是什么類型,像RAM、FIFO等固有資源都是有IP核的

【問題19】實質的時鐘周期與仿真時鐘周期有差別,這個差別會累積起來嗎?

答:仿真的時候使用的是理想時鐘,例如50M時鐘,在實質的板上不可能完全等于50M的,一定有差別。

這種差別的積累,可能會對“總時間”有影響,例如計算1秒時鐘,那么就有可能有差別了。

但這種差別的積累,不會產生時序的混亂:因為FPGA內,所有D觸發(fā)器,都是在一個時鐘周期內計算完的,只要滿足時序要求,不關心實際頻率是多少,總之上升沿來就計算一次。

如不清楚,請仿真,嘗試用不同周期的時鐘來對同一個電路仿真

【問題20】如果扇出很大,high fanout 到了4000多,要怎么優(yōu)化?

答: 扇出是指一個信號驅動了很多其他信號(即這個信號是其他很多信號的產生條件),FPGA對扇出數量有要求,不能扇出太多。

如果扇出太多了,該怎么優(yōu)化呢?現舉例如下:

假設信號A,驅動了信號BCDEFG,即扇出數為6。優(yōu)化思路是:讓A用寄存器分別產生信號A1和A2,再用A1驅動信號BCD,用A2驅動信號EFG。這樣扇出數減少為3。

【問題21】如果FPGA芯片沒有時鐘晶振,其他IO口是不是就不能輸入數據呀。晶振影響輸入數據不?

答:要看輸入是否需要時鐘。

例如:使用串口的時候,在電路上就接收和發(fā)送兩根線,沒有用到時鐘,所以晶振不影響。而攝像頭輸出圖像的時候,需要先給攝像頭一個時鐘,再進行相關的配置,這時晶振就有影響。

【問題22】異步信號慢時鐘域采集到快時鐘域的方法有嗎?

答:1、使用FIFO進行跨時鐘域處理

2、慢時鐘域的信號到快時鐘域,是可以被采集到的,跨時鐘域之后進行打拍,使其同步化即可

【問題23】工程中經常使用的sop表示第一個有效數據、eop表示最后一個有效數據、mty表示無效字節(jié)數等,這些都是那些單詞的縮寫?

答:習慣性引用了華為項目時的縮寫,具體不清楚。

溫馨提示:明德揚除了培訓學習還有元器件一站式配單業(yè)務,人工服務的模式采購,采購**人員聯系方式:明德揚元器件一站式配單服務咨詢:易老師13112063618(微信同號)

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22050

    瀏覽量

    618599
  • matlab
    +關注

    關注

    189

    文章

    3001

    瀏覽量

    234161
  • DDR3
    +關注

    關注

    2

    文章

    284

    瀏覽量

    43168
  • 計數器
    +關注

    關注

    32

    文章

    2291

    瀏覽量

    96424
  • DDS
    DDS
    +關注

    關注

    22

    文章

    672

    瀏覽量

    154450
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    JGN8-M18-OP接近開關信號不穩(wěn)定怎么辦

    接近開關信號不穩(wěn)定可能是由于傳感輸入的電壓或電流不足、信號線路松動或受到干擾、傳感接線不正確、傳感供電電源不穩(wěn)定。
    的頭像 發(fā)表于 07-10 11:28 ?89次閱讀

    ADXRS645的175℃高溫陀螺儀傳感,測試不穩(wěn)定怎么解決?

    圖片可以看到現在屬于非線性比例關系。 2. 在0RPM的時候是一正值,10RPM的時候是負值,之后隨著轉速增加而遞增,而且在10RPM的時候,下面圖里傳感直接輸出的電壓數據出現不穩(wěn)定
    發(fā)表于 04-28 07:11

    驅動板輸出不穩(wěn)定的原因分析

    驅動板輸出不穩(wěn)定可能由多種因素引起。
    的頭像 發(fā)表于 02-13 11:50 ?566次閱讀

    信號不穩(wěn)定?TNC 插頭特定型號幫你解決

    德索工程師說道作為一名深耕電子設備領域的工程師,在長期實踐,信號不穩(wěn)定始終是一極具挑戰(zhàn)性的難題。無論是通信基站、工業(yè)自動化設備,還是測試儀器,一旦信號出現不穩(wěn)定的情況,就會引發(fā)
    的頭像 發(fā)表于 02-12 08:49 ?407次閱讀
    信號<b class='flag-5'>不穩(wěn)定</b>?TNC 插頭特定型號幫你解決

    信號線電壓不穩(wěn)定原因分析

    在電子設備和通信系統,信號線作為數據傳輸的關鍵通道,其電壓穩(wěn)定性直接關系到系統的性能和穩(wěn)定性。當信號線電壓出現不穩(wěn)定現象時,可能會導致
    的頭像 發(fā)表于 01-29 16:47 ?1479次閱讀

    如何解決電磁流量計讀數不穩(wěn)定的問題

    電磁流量計以其高精度和高可靠性在工業(yè)流體測量占據著重要地位。然而,由于多種因素的影響,電磁流量計的讀數可能會出現不穩(wěn)定的情況。 電磁流量計讀數不穩(wěn)定的原因 流體特性變化 :流體的電導率、溫度和密度
    的頭像 發(fā)表于 01-24 10:05 ?661次閱讀

    變頻輸出出現不穩(wěn)定現象原因及維修

    ? ? ? 變頻作為現代工業(yè)自動化設備的核心部件,其穩(wěn)定運行對于生產線的效率和安全至關重要。然而,在實際應用,變頻輸出出現
    的頭像 發(fā)表于 12-16 07:44 ?1324次閱讀
    變頻<b class='flag-5'>器</b>輸出出現<b class='flag-5'>不穩(wěn)定</b>現象原因及維修

    數字控制環(huán)路不穩(wěn)定的原因分析

    本期,我們將聚焦于發(fā)生在 PFC 級的電流振蕩通過分析數字控制環(huán)路,了解潛在錯誤出現的原因并展示如何檢查控制固件是否出現這種不穩(wěn)定性。
    的頭像 發(fā)表于 11-30 15:19 ?1488次閱讀
    數字控制環(huán)路<b class='flag-5'>不穩(wěn)定</b>的原因分析

    電磁流量計瞬時流量不穩(wěn)定的原因

    在流量監(jiān)測過程,電磁流量計是常用的工具之一。然而,有時我們可能會注意到 電磁流量計瞬時流量不穩(wěn)定 ,流量數值會頻繁跳動,這對于我們的流量監(jiān)測工作來說無疑是一挑戰(zhàn)。那么,究竟是什么原因導致了電磁
    的頭像 發(fā)表于 10-21 10:02 ?842次閱讀

    路由網絡不穩(wěn)定是怎么回事

    在現代生活,穩(wěn)定的網絡連接對于工作、學習和娛樂都至關重要。然而,許多用戶可能會遇到路由網絡不穩(wěn)定的問題,這可能導致網頁加載緩慢、視頻緩沖、在線游戲延遲或頻繁斷線。 路由
    的頭像 發(fā)表于 10-15 16:47 ?4020次閱讀

    功率貼片電感的電感值不穩(wěn)定的解決方法

    電子發(fā)燒友網站提供《功率貼片電感的電感值不穩(wěn)定的解決方法.docx》資料免費下載
    發(fā)表于 09-19 17:40 ?0次下載

    LDO輸出不穩(wěn)定的原因

    LDO(Low Dropout Regulator,低壓差線性穩(wěn)壓)輸出不穩(wěn)定可能由多種因素導致。這些因素涉及電路設計、元件選擇、工作環(huán)境以及外部干擾等多個方面。以下是對LDO輸出不穩(wěn)定原因的詳細分析:
    的頭像 發(fā)表于 09-11 10:28 ?3750次閱讀

    穩(wěn)壓電源電壓不穩(wěn)定的原因

    穩(wěn)壓電源是現代電子設備不可或缺的一部分,它能夠將輸入的不穩(wěn)定電壓轉換為穩(wěn)定的輸出電壓,以保證電子設備的正常運行。然而,在實際使用過程,穩(wěn)壓電源的電壓
    的頭像 發(fā)表于 08-29 10:38 ?2355次閱讀

    示波器波形不穩(wěn)定怎么調節(jié)

    示波器波形不穩(wěn)定的問題可能由多種因素引起,包括信號本身的不穩(wěn)定性、示波器穩(wěn)定性不足、同步源或同步方式選擇不當、觸發(fā)電平選擇不當等。針對這些問題,可以采取以下調節(jié)措施來使波形穩(wěn)定: 1.
    的頭像 發(fā)表于 08-09 14:09 ?1.2w次閱讀

    計數器同步和異步怎么判斷

    計數器同步和異步是數字電路設計的一重要概念,它們在很多應用場景中都扮演著關鍵角色。 一、計數器概述 計數器是一種常見的數字電路,它可以對
    的頭像 發(fā)表于 07-23 11:14 ?2685次閱讀