99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence Integrity 3D-IC自動布線解決方案的優(yōu)勢

科技綠洲 ? 來源:Cadence楷登 ? 作者:Cadence楷登 ? 2022-06-13 14:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2.5D/3D-IC 目前常見的實現(xiàn)是基于中介層的 HBM-CPU/SOC 設計,Integrity 3D-IC 將以日和周為單位的手動繞線加速到秒級和分鐘級,輕松滿足性能、信號電源完整性與設計迭代的多重要求,為高帶寬高數(shù)據(jù)吞吐量的機器學習、超算、高性能移動設備、端計算等應用提供最佳設計支持

在邁向先進制程的進程中,硬件功能的擴展不斷地受到挑戰(zhàn),使得超大規(guī)模計算中心人工智能AI)設計對運算效能和數(shù)據(jù)傳輸?shù)囊蟛粩嗟靥岣?。先進系統(tǒng)單晶片(SoC)在尺寸上已經(jīng)到了光罩的極限,因此需要找到創(chuàng)新的解決方案來延續(xù)摩爾定律,并且降低功耗、提高效能。

在同一封裝中將晶片做 3D 立體堆疊,和使用硅中介層的多小晶片系統(tǒng) 2.5D 封裝,已經(jīng)成為新的解決方案。當然,這兩種方式也面臨著各自的挑戰(zhàn)。

如今,許多設計使用硅中介層連接多個晶粒來實現(xiàn) 2.5D 整合。中介層的物理實現(xiàn)涉及晶片之間的布線(如 HBM 和 ASIC 之間)或晶片和封裝基板之間的布線??臻g擁塞和有限布線層數(shù)帶來極大挑戰(zhàn)。此外,片間互連通常須要經(jīng)過比片上互連更長的距離,因此它們必須盡可能直線連接,減少轉(zhuǎn)折及跳層次數(shù),并且必須滿足信號完整性和長距離走線特殊的要求。

傳統(tǒng)手動布線為應對上述挑戰(zhàn)需耗費海量人工時間,而 Cadence Integrity 3D-IC 能以更高的完成質(zhì)量大大加速這一流程:

Cadence Integrity 3D-IC

自動布線解決方案的優(yōu)勢

■ 極短的運行時間(以分鐘為單位)

■ 近乎 100% 的屏蔽率

■ 均勻分布的線長

■ 盡量少的過孔數(shù)量

Integrity 3D-IC 平臺

可以實現(xiàn)最佳自動布線

不同類型的產(chǎn)品對于 HBM 的數(shù)量和擺放位置有著不同的需求。無論 HBM 的擺放的位置如何,HBM 和 SoC 的連接都有如下共同的設計挑戰(zhàn)。

設計挑戰(zhàn)

總線布線 – HBM 設計是為了滿足高帶寬高數(shù)據(jù)吞吐量的要求,為了使得高位寬的各個位數(shù)據(jù)同步到達,HBM 和中央 SoC/CPU/ASIC 的數(shù)據(jù)必須以物理總線模式連接。

線長限制 – 晶粒間互聯(lián)本來就很可能遠長于晶粒內(nèi)連線長度,所以要盡可能縮短布線長度。

同層繞線 – 為了提高更好的信號均一特性以及減少跳層,需要盡可能多在同層繞線。

靈活的信號線與屏蔽線配置 – 設計者有靈活配置信號線和屏蔽線的寬度以及間距甚至所用層的需求。

下圖是一個比較常見的 2.5DIC HBM 和 SoC 平面布局圖, SoC 居中布置,左右兩邊各放兩個 HBM:

這些復雜的設計挑戰(zhàn)使得后端工程師、封裝工程師和系統(tǒng)設計工程師在使用傳統(tǒng)工具進行中介層手動設計時不得不花費海量的時間和人力不斷進行調(diào)整,而調(diào)整之后的結(jié)果也未必最佳,不得不進行大量的高時間成本和工具成本的設計迭代修正。一個典型的中介層設計常常需要數(shù)周之久。

為了解決傳統(tǒng)工具手動設計中介層布線的痛點,Cadence 推出 Integrity 3D-IC 平臺中介層全自動布線流程:

Integrity 3D-IC 可以方便的讀入 Bump 擺放數(shù)據(jù)并以總線模式將來自不同晶片的 Bump 進行最佳布線連接。下圖展示了針對中介層的 Integrity 3D-IC 設計流程,該流程已被廣泛應用于各種 2.5D/3D-IC 設計流程中并已得到流片驗證。

中介層全自動布線流程

o4YBAGC24DOAHECBAAAARmu_22A208.pngIntegrity 3D-IC 平臺

提供簡明直觀的交互式用戶界面

如前文所述,中介層設計中用戶會根據(jù)實際產(chǎn)品對信號線和屏蔽線的寬度、間距、布線層提出各種各樣復雜變化的定制化需求。

為此,Cadence Integrity 3D-IC 平臺提供簡明直觀的交互式用戶界面:

中介層自動布線的交互界面

o4YBAGC24DOAHECBAAAARmu_22A208.png用戶只需鍵入 Bump 區(qū)域范圍和布線參數(shù)工具就會自動抓取指定區(qū)域的 Bump,并根據(jù)指定的參數(shù),對 Bump 自動分組,并選取優(yōu)化的布線組合。

如果用戶沒有指定 Bump 區(qū)域,Integrity 3D-IC 會掃描整個芯片,把符合 HBM 形式的 Bump 全部抓取出來并自動分類。

信號線的寬度和間距可以通過設計規(guī)則指定,也可以由用戶直接指定。屏蔽線的寬度和間距可由用戶界面指定,也可以由 Integrity 3D-IC 根據(jù)屏蔽參數(shù)在信號線中間自動計算預留空間以確保屏蔽的有效和完全。

此外批處理布線模式允許用戶生成腳本文件,以便保存和復現(xiàn)。Integrity 3D-IC 還可以根據(jù)布線的資源自動計算寬度和間距,在需要的時候還可以考慮 45 度連接。最終通過超級命令 Route Design-Bump 將所有 Bump 連接布線自動完成。

Integrity 3D-IC 平臺

中介層自動布線實例

在主干(Trunk)部分,Integrity 3D-IC 嚴格地使用總線模式布線,并用同一層金屬盡可能的延伸到 Bump 附近。為了減少過孔的使用,即使在 Bump 附近,Integrity 3D-IC 也是用同一層金屬拐彎而不跳線,盡可能保證線上電阻電容的均一性。在 Trunk 部分,屏蔽率是 100%,在接近 Bump 的布線,短線部分缺省不加屏蔽。用戶可以選擇是否要把高層的短線和引腳一起都加上屏蔽。

Trunk 部分的屏蔽率是 100%

o4YBAGC24DOAHECBAAAARmu_22A208.pngBump 區(qū)域布線

o4YBAGC24DOAHECBAAAARmu_22A208.png兩側(cè) Bump 區(qū)域有偏移

當用戶使用多于 6 個 HBM 時,由于 SoC 尺寸小。HBM 的 Bump 無法和 SoC 的 Bump 完全對齊。如果采用 90 度的折線拐彎,既浪費布線資源,又會造成線長差異。Integrity 3D-IC 檢測到這種情況會自動采用 45 度布線方式:

45 度折線局部細節(jié)

雖然我們強烈推薦用戶使用全自動布線以實現(xiàn)分鐘級的快速布線,Integrity 3D-IC 也提供強大友好的編輯復制功能。但在一組 Bump 布線完成后,用戶可以對這組布線進行眼圖仿真,當 SI/PI 都達到指標后,用戶可以選中這一組的線和過孔,通過靈活的平移、翻轉(zhuǎn)、旋轉(zhuǎn)的動作把線和過孔復制到另一組 Bump 上,Integrity 3D-IC 會自動對目標 Bump 完成同樣的布線連接。

Cadence Integrity 3D-IC 能將日趨復雜的 2.5D/3D 中介層布線速度提高上萬倍(周?分鐘),從而大大加快設計的迭代速度,為復雜電子系統(tǒng)的設計者們提供了無限優(yōu)化的可能!

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 3D
    3D
    +關注

    關注

    9

    文章

    2959

    瀏覽量

    110734
  • 數(shù)據(jù)傳輸

    關注

    9

    文章

    2019

    瀏覽量

    66063
  • Cadence
    +關注

    關注

    67

    文章

    974

    瀏覽量

    144383
  • 人工智能
    +關注

    關注

    1806

    文章

    49011

    瀏覽量

    249374
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Cadence推出HBM4 12.8Gbps IP內(nèi)存系統(tǒng)解決方案

    需求。Cadence HBM4 解決方案符合 JEDEC 的內(nèi)存規(guī)范 JESD270-4,與前一代 HBM3E IP 產(chǎn)品相比,內(nèi)存帶寬翻了一番。Cadence HBM4 PHY 和控
    的頭像 發(fā)表于 05-26 10:45 ?648次閱讀

    Cadence攜手臺積公司,推出經(jīng)過其A16和N2P工藝技術(shù)認證的設計解決方案,推動 AI 和 3D-IC芯片設計發(fā)展

    :CDNS)近日宣布進一步深化與臺積公司的長期合作,利用經(jīng)過認證的設計流程、經(jīng)過硅驗證的 IP 和持續(xù)的技術(shù)協(xié)作,加速 3D-IC 和先進節(jié)點技術(shù)的芯片開發(fā)進程。作為臺積公司 N2P、N5 和 N3 工藝節(jié)點
    的頭像 發(fā)表于 05-23 16:40 ?923次閱讀

    Cadence推出DDR5 12.8Gbps MRDIMM Gen2內(nèi)存IP系統(tǒng)解決方案

    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布率先推出基于臺積公司 N3 工藝的 DDR5 12.8Gbps MRDIMM Gen2 內(nèi)存 IP 解決方案。該新解決方案
    的頭像 發(fā)表于 05-09 16:37 ?460次閱讀

    Cadence推出Conformal AI Studio

    隨著 SoC 設計日益復雜,形式等效性檢查面臨更大挑戰(zhàn)。為此,Cadence 推出了 Conformal AI Studio —— 一套全新的邏輯等效性檢查(LEC)、自動化 ECO(Conformal ECO)和低功耗靜態(tài)簽核解決方案
    的頭像 發(fā)表于 03-21 13:50 ?487次閱讀

    基于TSV的3D-IC關鍵集成技術(shù)

    3D-IC通過采用TSV(Through-Silicon Via,硅通孔)技術(shù),實現(xiàn)了不同層芯片之間的垂直互連。這種設計顯著提升了系統(tǒng)集成度,同時有效地縮短了互連線的長度。這樣的改進不僅降低了信號傳輸?shù)难訒r,還減少了功耗,從而全面提升了系統(tǒng)的整體性能。
    的頭像 發(fā)表于 02-21 15:57 ?1323次閱讀
    基于TSV的<b class='flag-5'>3D-IC</b>關鍵集成技術(shù)

    Cadence宣布收購Secure-IC

    的嵌入式安全 IP 產(chǎn)品組合、安全解決方案、安全評估工具及服務與 Cadence 高度互補,可補足 Cadence 快速擴張的尖端、經(jīng)過流片驗證的 IP 產(chǎn)品組合,包括接口、內(nèi)存、AI/ML 和 DSP
    的頭像 發(fā)表于 01-24 09:18 ?903次閱讀

    Cadence收購Secure-IC強化嵌入式安全布局

    近日,全球領先的電子設計自動化(EDA)解決方案提供商Cadence宣布,已成功達成最終協(xié)議,將收購嵌入式安全IP平臺領域的佼佼者Secure-IC。
    的頭像 發(fā)表于 01-23 16:27 ?660次閱讀

    加特蘭集成Cadence DSP,升級汽車成像雷達解決方案

    加特蘭的雷達解決方案中。 此次合作的核心目標,是共同提升汽車成像雷達系統(tǒng)的性能和效率。隨著汽車行業(yè)的快速發(fā)展,對雷達系統(tǒng)的要求也在不斷提高。Cadence Tensilica ConnX 220
    的頭像 發(fā)表于 01-10 14:14 ?666次閱讀

    加特蘭與Cadence合作開發(fā)下一代汽車成像雷達解決方案

    220 DSP 集成至其先進的雷達解決方案中。此次合作旨在提高汽車成像雷達系統(tǒng)的性能和效率,為快速發(fā)展的汽車行業(yè)注入創(chuàng)新動力。
    的頭像 發(fā)表于 01-07 11:15 ?655次閱讀

    解決方案 3D 視覺機器人賦能汽車制造新征程

    隨著智能化技術(shù)的不斷發(fā)展,汽車制造企業(yè)正積極尋求提升智能化水平的途徑。富唯智能的3D視覺引導機器人抓取技術(shù)為汽車制造企業(yè)提供了一種高效、智能的自動化解決方案。
    的頭像 發(fā)表于 12-25 15:00 ?477次閱讀
    <b class='flag-5'>解決方案</b> <b class='flag-5'>3D</b> 視覺機器人賦能汽車制造新征程

    什么是3.5D封裝?它有哪些優(yōu)勢

    半導體行業(yè)不斷發(fā)展,不斷推動芯片設計和制造的邊界。隨著逐漸接近傳統(tǒng)平面縮放的極限,先進封裝技術(shù)正成為持續(xù)提升性能的關鍵推動力。在這些技術(shù)中,3.5D封裝作為當前2.5D解決方案和完全3D
    的頭像 發(fā)表于 10-28 09:47 ?1182次閱讀
    什么是3.5<b class='flag-5'>D</b>封裝?它有哪些<b class='flag-5'>優(yōu)勢</b>?

    Cadence與Samsung Foundry開展廣泛合作

    (GAA)節(jié)點上 AI 和 3D-IC 半導體的設計速度。Cadence 與 Samsung 的持續(xù)合作大大推進了業(yè)界要求最苛刻應用中的系統(tǒng)和半導體開發(fā),如人工智能、汽車、航空航天、超大規(guī)模計算和移動應用。
    的頭像 發(fā)表于 08-29 09:24 ?946次閱讀

    Cadence展示完整的PCIe 7.0 IP解決方案

    十多年來,Cadence 對 PCIe 技術(shù)的堅定承諾和支持,在業(yè)界有目共睹。我們深知強大 PCIe 生態(tài)系統(tǒng)的重要性,并感謝 PCI-SIG 提供的平臺。在 PCI-SIG 開發(fā)者大會迎來 32 周年之際,Cadence 宣布面向 HPC/AI 市場推出完整的 PCIe
    的頭像 發(fā)表于 08-29 09:14 ?1065次閱讀
    <b class='flag-5'>Cadence</b>展示完整的PCIe 7.0 IP<b class='flag-5'>解決方案</b>

    剖析 Chiplet 時代的布局規(guī)劃演進

    3D-IC和Chiplet設計所帶來的挑戰(zhàn)及其對物理布局工具的影響,并討論EDA(電子設計自動化)供應商如何應對這些挑戰(zhàn)。 Part 1 3D-IC 和異構(gòu)芯片出現(xiàn)對設計帶來的影響 3D-IC
    的頭像 發(fā)表于 08-06 16:37 ?747次閱讀
    剖析 Chiplet 時代的布局規(guī)劃演進

    廣東3D掃描鈑金件外觀尺寸測量3D偏差檢測對比解決方案CASAIM

    3D掃描
    中科院廣州電子
    發(fā)布于 :2024年07月22日 16:13:45