99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CPU和程序的執(zhí)行

Dbwd_Imgtec ? 來源:駿馬金龍 ? 作者:駿馬金龍 ? 2022-04-24 14:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

關(guān)于CPU和程序的執(zhí)行

1、程序的運行過程,實際上是程序涉及到的、未涉及到的一大堆的指令的執(zhí)行過程。

當(dāng)程序要執(zhí)行的部分被裝載到內(nèi)存后,CPU要從內(nèi)存中取出指令,然后指令解碼(以便知道類型和操作數(shù),簡單的理解為CPU要知道這是什么指令),然后執(zhí)行該指令。再然后取下一個指令、解碼、執(zhí)行,以此類推直到程序退出。

2、這個取指、解碼、執(zhí)行三個過程構(gòu)成一個CPU的基本周期。

3、每個CPU都有一套自己可以執(zhí)行的專門的指令集(注意,這部分指令是CPU提供的,CPU-Z軟件可查看)。 正是因為不同CPU架構(gòu)的指令集不同,使得x86處理器不能執(zhí)行ARM程序,ARM程序也不能執(zhí)行x86程序。(IntelAMD都使用x86指令集,手機絕大多數(shù)使用ARM指令集)。 注:指令集的軟硬件層次之分:硬件指令集是硬件層次上由CPU自身提供的可執(zhí)行的指令集合。軟件指令集是指語言程序庫所提供的指令,只要安裝了該語言的程序庫,指令就可以執(zhí)行。

4、由于CPU訪問內(nèi)存以得到指令或數(shù)據(jù)的時間要比執(zhí)行指令花費的時間長很多,因此在CPU內(nèi)部提供了一些用來保存關(guān)鍵變量、臨時數(shù)據(jù)等信息的通用寄存器。

所以,CPU需要提供 一些特定的指令,使得可以從內(nèi)存中讀取數(shù)據(jù)存入寄存器以及可以將寄存器數(shù)據(jù)存入內(nèi)存。 此外還需要提供加法、減、not/and/or等基本運算指令,而乘除法運算都是推算出來的(支持的基本運算指令參見ALU Functions),所以乘除法的速度要慢的多。這也是算法里在考慮時間復(fù)雜度時常常忽略加減法次數(shù)帶來的影響,而考慮乘除法的次數(shù)的原因。

5、除了通用寄存器,還有一些特殊的寄存器。典型的如:

PC:program counter,表示程序計數(shù)器,它保存了將要取出的下一條指令的內(nèi)存地址,指令取出后,就會更新該寄存器指向下一條指令。

堆棧指針:指向內(nèi)存當(dāng)前棧的頂端,包含了每個函數(shù)執(zhí)行過程的棧幀,該棧幀中保存了該函數(shù)相關(guān)的輸入?yún)?shù)、局部變量、以及一些沒有保存在寄存器中的臨時變量。

PSW:program status word,表示程序狀態(tài)字,這個寄存器內(nèi)保存了一些控制位,比如CPU的優(yōu)先級、CPU的工作模式(用戶態(tài)還是內(nèi)核態(tài)模式)等。

6、在CPU進行進程切換的時候,需要將寄存器中和當(dāng)前進程有關(guān)的狀態(tài)數(shù)據(jù)寫入內(nèi)存對應(yīng)的位置(內(nèi)核中該進程的??臻g)保存起來,當(dāng)切換回該進程時,需要從內(nèi)存中拷貝回寄存器中。即上下文切換時,需要保護現(xiàn)場和恢復(fù)現(xiàn)場。

7、為了改善性能,CPU已經(jīng)不是單條取指--》解碼--》執(zhí)行的路線,而是分別為這3個過程分別提供獨立的取值單元,解碼單元以及執(zhí)行單元。這樣就形成了流水線模式。 例如,流水線的最后一個單元——執(zhí)行單元正在執(zhí)行第n條指令,而前一個單元可以對第n+1條指令進行解碼,再前一個單元即取指單元可以去讀取第n+2條指令。這是三階段的流水線,還可能會有更長的流水線模式。

8、更優(yōu)化的CPU架構(gòu)是superscalar架構(gòu)(超標(biāo)量架構(gòu))。這種架構(gòu)將取指、解碼、執(zhí)行單元分開,有大量的執(zhí)行單元,然后每個取指+解碼的部分都以并行的方式運行。比如有2個取指+解碼的并行工作線路,每個工作線路都將解碼后的指令放入一個緩存緩沖區(qū)等待執(zhí)行單元去取出執(zhí)行。

b93c014e-c390-11ec-bce3-dac502259ad0.jpg

9、除了嵌入式系統(tǒng),多數(shù)CPU都有兩種工作模式:內(nèi)核態(tài)和用戶態(tài)。這兩種工作模式是由PSW寄存器上的一個二進制位來控制的。

10、內(nèi)核態(tài)的CPU,可以執(zhí)行指令集中的所有指令,并使用硬件的所有功能。

11、用戶態(tài)的CPU,只允許執(zhí)行指令集中的部分指令。一般而言,IO相關(guān)和把內(nèi)存保護相關(guān)的所有執(zhí)行在用戶態(tài)下都是被禁止的,此外其它一些特權(quán)指令也是被禁止的,比如用戶態(tài)下不能將PSW的模式設(shè)置控制位設(shè)置成內(nèi)核態(tài)。

12、用戶態(tài)CPU想要執(zhí)行特權(quán)操作,需要發(fā)起系統(tǒng)調(diào)用來請求內(nèi)核幫忙完成對應(yīng)的操作。其實是在發(fā)起系統(tǒng)調(diào)用后,CPU會執(zhí)行trap指令陷入(trap)到內(nèi)核。當(dāng)特權(quán)操作完成后,需要執(zhí)行一個指令讓CPU返回到用戶態(tài)。

13、除了系統(tǒng)調(diào)用會陷入內(nèi)核,更多的是硬件會引起trap行為陷入內(nèi)核,使得CPU控制權(quán)可以回到操作系統(tǒng),以便操作系統(tǒng)去決定如何處理硬件異常。

關(guān)于CPU的基本組成

1、CPU是用來運算的(加法運算+、乘法運算*、邏輯運算and not or等),例如c=a+b。

2、運算操作涉及到數(shù)據(jù)輸入(input)、處理、數(shù)據(jù)輸出(output),a和b是輸入數(shù)據(jù),加法運算是處理,c是輸出數(shù)據(jù)。

3、CPU需要使用一個叫做存儲器(也就是各種寄存器)的東西保存輸入和輸出數(shù)據(jù)。以下是幾種常見的寄存器(前文也介紹了一些)

MAR: memory address register,保存將要被訪問數(shù)據(jù)在內(nèi)存中哪個地址處,保存的是地址值

MDR: memory data register,保存從內(nèi)存讀取進來的數(shù)據(jù)或?qū)⒁獙懭雰?nèi)存的數(shù)據(jù),保存的是數(shù)據(jù)值

AC: Accumulator,保存算術(shù)運算和邏輯運算的中間結(jié)果,保存的是數(shù)據(jù)值

PC: Program Counter,保存下一個將要被執(zhí)行指令的地址,保存的是地址值

CIR: current instruction register,保存當(dāng)前正在執(zhí)行的指令

4、CPU還要將一些常用的基本運算工具(如加法器)放進CPU,這部分負責(zé)運算,稱為算術(shù)邏輯單元(ALU, Arithmetic Logic Unit)。

5、CPU中還有一個控制器(CU, Control Unit),負責(zé)將存儲器中的數(shù)據(jù)送到ALU中去做運算,并將運算后的結(jié)果存回到存儲器中。

控制器還包含了一些控制信號。

6、控制器之所以知道數(shù)據(jù)放哪里、做什么運算(比如是做加法還是邏輯運算?)都是由指令告訴控制器的,每個指令對應(yīng)一個基本操作,比如加法運算對應(yīng)一個指令。 7、例如,將兩個MDR寄存器(保存了來自內(nèi)存的兩個數(shù)據(jù))中的值拷貝到ALU中,然后根據(jù)指定的操作指令執(zhí)行加法運算,將運算結(jié)果拷貝會一個MDR寄存器中,最后寫入到內(nèi)存。 8、這就是馮諾依曼結(jié)構(gòu)圖,也就是現(xiàn)在計算機的結(jié)構(gòu)圖。

b951cbe6-c390-11ec-bce3-dac502259ad0.jpg

關(guān)于CPU的多核和多線程

1、CPU的物理個數(shù)由主板上的插槽數(shù)量決定,每個CPU可以有多核心,每核心可能會有多線程。

2、多核CPU的每核(每核都是一個小芯片),在OS看來都是一個獨立的CPU。

3、對于超線程CPU來說,每核CPU可以有多個線程(數(shù)量是兩個,比如1核雙線程,2核4線程,4核8線程),每個線程都是一個虛擬的邏輯CPU(比如windows下是以邏輯處理器的名稱稱呼的),而每個線程在OS看來也是獨立的CPU。

這是欺騙操作系統(tǒng)的行為,在物理上仍然只有1核,只不過在超線程CPU的角度上看,它認為它的超線程會加速程序的運行。

b9679d90-c390-11ec-bce3-dac502259ad0.jpg

4、要發(fā)揮超線程優(yōu)勢,需要操作系統(tǒng)對超線程有專門的優(yōu)化。 5、多線程的CPU在能力上,比非多線程的CPU核心要更強,但每個線程不足以與獨立的CPU核心能力相比較。

6、每核上的多線程CPU都共享該核的CPU資源。

例如,假設(shè)每核CPU都只有一個“發(fā)動機”資源,那么線程1這個虛擬CPU使用了這個“發(fā)動機”后,線程2就沒法使用,只能等待。

所以,超線程技術(shù)的主要目的是為了增加流水線(參見前文對流水線的解釋)上更多個獨立的指令,這樣線程1和線程2在流水線上就盡量不會爭搶該核CPU資源。所以,超線程技術(shù)利用了superscalar(超標(biāo)量)架構(gòu)的優(yōu)點。

7、多線程意味著每核可以有多個線程的狀態(tài)。比如某核的線程1空閑,線程2運行。

8、多線程沒有提供真正意義上的并行處理,每核CPU在某一時刻仍然只能運行一個進程,因為線程1和線程2是共享某核CPU資源的??梢院唵蔚恼J為每核CPU在獨立執(zhí)行進程的能力上,有一個資源是唯一的,線程1獲取了該資源,線程2就沒法獲取。 但是,線程1和線程2在很多方面上是可以并行執(zhí)行的。比如可以并行取指、并行解碼、并行執(zhí)行指令等。所以雖然單核在同一時間只能執(zhí)行一個進程,但線程1和線程2可以互相幫助,加速進程的執(zhí)行。 并且,如果線程1在某一時刻獲取了該核執(zhí)行進程的能力,假設(shè)此刻該進程發(fā)出了IO請求,于是線程1掌握的執(zhí)行進程的能力,就可以被線程2獲取,即切換到線程2。這是在執(zhí)行線程間的切換,是非常輕量級的。(WIKI: if resources for one process are not available, then another process can continue if its resources are available)

9、多線程可能會出現(xiàn)一種現(xiàn)象:假如2核4線程CPU,有兩個進程要被調(diào)度,那么只有兩個線程會處于運行狀態(tài),如果這兩個線程是在同一核上,則另一核完全空轉(zhuǎn),處于浪費狀態(tài)。更期望的結(jié)果是每核上都有一個CPU分別調(diào)度這兩個進程。

關(guān)于CPU上的高速緩存

1、最高速的緩存是CPU的寄存器,它們和CPU的材料相同,最靠近CPU或最接近CPU,訪問它們沒有時延(《1ns)。但容量很小,小于1kb。

32bit:32*32比特=128字節(jié)

64bit:64*64比特=512字節(jié)

2、寄存器之下,是CPU的高速緩存。分為L1緩存、L2緩存、L3緩存,每層速度按數(shù)量級遞減、容量也越來越大。

b97e5594-c390-11ec-bce3-dac502259ad0.jpg

3、每核心都有一個自己的L1緩存。L1緩存分兩種:L1指令緩存(L1-icache)和L1數(shù)據(jù)緩存(L1-dcache)。L1指令緩存用來存放已解碼指令,L1數(shù)據(jù)緩存用來放訪問非常頻繁的數(shù)據(jù)。

4、L2緩存用來存放近期使用過的內(nèi)存數(shù)據(jù)。更嚴格地說,存放的是很可能將來會被CPU使用的數(shù)據(jù)。

5、多數(shù)多核CPU的各核都各自擁有一個L2緩存,但也有多核共享L2緩存的設(shè)計。無論如何,L1是各核私有的(但對某核內(nèi)的多線程是共享的)。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5434

    瀏覽量

    124556
  • 嵌入式系統(tǒng)
    +關(guān)注

    關(guān)注

    41

    文章

    3683

    瀏覽量

    131410
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11080

    瀏覽量

    217132

原文標(biāo)題:關(guān)于CPU的一些基本知識總結(jié)

文章出處:【微信號:Imgtec,微信公眾號:Imagination Tech】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    CPU的各種指令和執(zhí)行流程

    在集成電路設(shè)計中,CPU的指令是指計算機中央處理單元(CPU)用來執(zhí)行計算任務(wù)的基本操作指令集。這些指令是CPU能夠理解并執(zhí)行的二進制代碼,
    的頭像 發(fā)表于 04-18 11:24 ?840次閱讀

    RISC-V五級流水線CPU設(shè)計

    本文實現(xiàn)的CPU是一個五級流水線的精簡版CPU(也叫PCPU,即pipeline),包括IF(取指令)、ID(解碼)、EX(執(zhí)行)、MEM(內(nèi)存操作)、WB(回寫)。
    的頭像 發(fā)表于 04-15 09:46 ?768次閱讀
    RISC-V五級流水線<b class='flag-5'>CPU</b>設(shè)計

    CPU到GPU:渲染技術(shù)的演進和趨勢

    和優(yōu)缺點CPU(CentralProcessingUnit)是計算機的中央處理器,它負責(zé)執(zhí)行各種程序和指令。CPU渲染是指使用CPU
    的頭像 發(fā)表于 02-21 11:11 ?750次閱讀
    從<b class='flag-5'>CPU</b>到GPU:渲染技術(shù)的演進和趨勢

    CPU(中央處理器)的概念、結(jié)構(gòu)特點和在系統(tǒng)中的地位

    ? CPU 在整個計算機系統(tǒng)中扮演“大腦”與“指揮官”的角色。它負責(zé)從存儲器中取出指令,解析并執(zhí)行各種邏輯、算術(shù)、控制和數(shù)據(jù)處理任務(wù) ? CPU的核心角色????? 系統(tǒng)“大腦”與“指揮官”
    的頭像 發(fā)表于 01-14 13:57 ?1931次閱讀

    TMS320C55x DSP CPU程序員參考補充

    電子發(fā)燒友網(wǎng)站提供《TMS320C55x DSP CPU程序員參考補充.pdf》資料免費下載
    發(fā)表于 12-21 11:36 ?3次下載
    TMS320C55x DSP <b class='flag-5'>CPU</b><b class='flag-5'>程序</b>員參考補充

    Linux之CPU調(diào)度策略和CPU親和性

    一、調(diào)度策略 調(diào)度進程 單個 CPU一次只能執(zhí)行一個進程,雖然 Linux 系統(tǒng)通過使用多任務(wù)同時處理多個進程,但當(dāng)多個進程同時運行在一個CPU 上時,它通過交錯執(zhí)行這些進程。 內(nèi)核使
    的頭像 發(fā)表于 12-05 16:38 ?1120次閱讀
    Linux之<b class='flag-5'>CPU</b>調(diào)度策略和<b class='flag-5'>CPU</b>親和性

    如何限制容器可以使用的CPU資源

    默認情況下容器可以使用的主機 CPU 資源是不受限制的。和內(nèi)存資源的使用一樣,如果不對容器可以使用的 CPU 資源進行限制,一旦發(fā)生容器內(nèi)程序異常使用 CPU 的情況,很可能把整個主機
    的頭像 發(fā)表于 10-24 17:04 ?708次閱讀
    如何限制容器可以使用的<b class='flag-5'>CPU</b>資源

    服務(wù)器cpu占用率高怎么解決

    服務(wù)器CPU占用率高是一個常見的問題,它可能會導(dǎo)致服務(wù)器性能下降,甚至影響用戶體驗。 一、了解服務(wù)器CPU占用率高的原因 應(yīng)用程序問題 應(yīng)用程序設(shè)計不合理,導(dǎo)致
    的頭像 發(fā)表于 10-10 15:14 ?1862次閱讀

    為什么外設(shè)要通過接口與CPU相連

    各種任務(wù)。接口(Interface)是連接外設(shè)和CPU的橋梁,它允許數(shù)據(jù)在兩者之間傳輸。 引言 在現(xiàn)代計算機系統(tǒng)中,CPU(中央處理器)是核心組件,負責(zé)執(zhí)行程序指令和處理數(shù)據(jù)。然而,CPU
    的頭像 發(fā)表于 09-30 14:10 ?2377次閱讀

    CPU時鐘周期、機器周期和指令周期的關(guān)系

    CPU時鐘周期、機器周期和指令周期是計算機體系結(jié)構(gòu)中三個緊密相連且至關(guān)重要的概念,它們共同構(gòu)成了CPU執(zhí)行指令和處理數(shù)據(jù)的基本時間框架。以下是對這三個周期之間關(guān)系的詳細解析。
    的頭像 發(fā)表于 09-26 15:38 ?6024次閱讀

    雙核cpu和單核cpu的區(qū)別

    理器核心連接起來,從而提高計算能力。這種設(shè)計使得處理器能夠同時執(zhí)行多個任務(wù),提高計算效率和性能。 單核CPU :只有一個處理器核心,所有的計算任務(wù)都由這一個核心來完成。單核CPU在處理多任務(wù)時可能會遇到性能瓶頸,因為它需要按順序
    的頭像 發(fā)表于 09-24 16:17 ?7160次閱讀

    CPU主要參數(shù)有哪些

    CPU(Central Processing Unit,中央處理器)是計算機系統(tǒng)的核心部件,負責(zé)執(zhí)行程序指令、處理數(shù)據(jù)和進行邏輯運算。CPU的參數(shù)繁多,但其中一些關(guān)鍵參數(shù)對于理解和選擇CPU
    的頭像 發(fā)表于 09-10 11:51 ?3077次閱讀

    labview生成可執(zhí)行程序后vi都在同一路徑下嗎

    在LabVIEW中,當(dāng)您生成可執(zhí)行程序(exe文件)后,VI(虛擬儀器)并不直接以文件的形式存在于可執(zhí)行文件的同一物理路徑下。實際上,LabVIEW的可執(zhí)行文件構(gòu)建過程涉及將多個VI和相關(guān)的資源
    的頭像 發(fā)表于 09-04 17:06 ?1346次閱讀

    計算機進行程序控制工作的基本原理是怎樣的

    控制的基礎(chǔ)。 中央處理器(CPU) :計算機的大腦,負責(zé)解釋和執(zhí)行指令。 內(nèi)存(RAM) :臨時存儲數(shù)據(jù)和程序指令。 存儲設(shè)備(如硬盤、固態(tài)硬盤) :長期存儲數(shù)據(jù)和程序。 輸入/輸出設(shè)
    的頭像 發(fā)表于 09-04 16:57 ?1541次閱讀

    CPU線程和程序線程的區(qū)別

    CPU的線程與程序的線程在概念、作用、實現(xiàn)方式以及性能影響等方面存在顯著差異。以下是對兩者區(qū)別的詳細闡述,旨在深入探討這一技術(shù)話題。
    的頭像 發(fā)表于 09-02 11:18 ?2132次閱讀