?FPGA中乘法器是很稀缺的資源,但也是我們做算法必不可少的資源。7系列及之前的FPGA都是25x18的DSP,UltraScale中是27x18,我們可以通過調(diào)IP Core的方式或者原語的方式來進(jìn)行乘法操作。在里面可以設(shè)置有符號還是無符號數(shù)乘法。


當(dāng)然,我們也可以直接使用*符合來進(jìn)行乘法,對于無符號的乘法
reg [7:0] ubyte_a;
reg [7:0] ubyte_b;
(* *)
output reg[15:0] u_res;
always @ ( posedge clk ) begin
if(rst)
u_res else
u_res end
?有符號乘法可以在Verilog中使用signed來標(biāo)注。
reg signed [7:0] byte_a;
reg signed [7:0] byte_b;
(* *)
reg signed [15:0] res;
always @ ( posedge clk ) begin
if(rst)
res else
res end
當(dāng)然我們也要理解有符號數(shù)乘法的原理,其實就是擴位乘法,把高位都補充為符號位。
有符號數(shù)乘法:
reg [7:0] ubyte_a;
reg [7:0] ubyte_b;
(* *)
reg [15:0] res_manul;
always @ ( posedge clk ) begin
if(rst)
res_manul else
res_manul end
關(guān)于乘法輸出的位寬,我們知道,兩個8bits的無符號數(shù)乘法,結(jié)果的位寬是16bits,但對于兩個8bits有符號數(shù)的乘法,只要兩個數(shù)不同時為-128,即二進(jìn)制0b1000_0000,那么輸出結(jié)果的高兩位都是符號位,我們只需要取低15bits即可。因此,如果我們可以保證兩個輸入的乘數(shù)不會同時為有符號數(shù)所能表示的負(fù)數(shù)最小值,那么乘法結(jié)果的高兩位都是符號位,只取其中一位即可。
審核編輯:符乾江
-
FPGA
+關(guān)注
關(guān)注
1645文章
22040瀏覽量
618156 -
乘法器
+關(guān)注
關(guān)注
9文章
212瀏覽量
37958
發(fā)布評論請先 登錄
Verilog中signed和$signed()的用法

請問AFE5801 AD轉(zhuǎn)換后數(shù)字信號是用有符號數(shù)還是無符號數(shù)表示的?
ADS8688分別設(shè)置0 to 1.25 × VREF和±1.25 × VREF采樣范圍時,得到的16位數(shù)據(jù)是按照有符號數(shù)還是無符號數(shù)進(jìn)行轉(zhuǎn)換?
乘法型DAC的更新速率、采樣速率以及乘法帶寬是怎么定義的呀?有什么關(guān)系?
原理圖符號和PCB封裝有什么不同?

FPGA中浮點四則運算的實現(xiàn)過程

KiCad中不同GND符號的含義及應(yīng)用

求助,LMX2572LP參考時鐘路徑中的乘法器MULT的輸入頻率范圍問題求解
嵌入式電子元器件符號大全
FPGA Verilog HDL有什么奇技巧?
LM70 SPI/MICROWIRE 10位帶符號數(shù)字溫度傳感器數(shù)據(jù)表

什么是一種將模擬信號數(shù)字化的技術(shù)
LMH6518輸出異常的原因?
FPGA在人工智能中的應(yīng)用有哪些?
LM12454/LM12458/LM12H458 12位符號數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)表

評論