流片范圍覆蓋5G 移動、高性能計算、人工智能、超大規(guī)模數(shù)據(jù)中心等細分市場從40nm至3nm的設計。
眾多領先半導體公司采用新思科技Fusion Compiler進行生產部署,實現(xiàn)行業(yè)競爭優(yōu)勢。
新思科技(SNPS)近日宣布,自 2019 年 Fusion Compiler RTL-to-GDSII 解決方案正式發(fā)布以來,采用該解決方案的客戶已實現(xiàn)超500次流片。其中,眾多來自高性能計算(HPC)、人工智能(AI)和5G移動等高增長垂直領域的領先半導體公司通過采用Fusion Compiler,在40nm至3nm工藝節(jié)點下成功流片。新思科技在數(shù)字設計領域的領先優(yōu)勢進一步擴大。
如何在緊迫的時間內和先進的工藝節(jié)點下實現(xiàn)嚴格的性能、功耗和面積(PPA)目標,是眾多開發(fā)者面臨的嚴峻挑戰(zhàn)。新思科技的Fusion Compiler憑借其統(tǒng)一架構和優(yōu)化引擎,協(xié)助開發(fā)者達成精確的簽核級PPA指標,并可極大程度減少設計迭代和后期意外的發(fā)生。據(jù)測算,與業(yè)界其他解決方案相比,F(xiàn)usion Compiler解決方案平均可協(xié)助客戶實現(xiàn)性能提升20%、功耗降低15%、面積縮小5%。
“我們通過對新思科技Fusion Compiler解決方案的緊密生產部署獲得了極佳的結果質量,包括顯著提高了利用率、加快了上市時間,我們的行業(yè)領導地位也因此進一步提升。Fusion Compiler獨特的單數(shù)據(jù)模型和統(tǒng)一引擎、內置簽核級時序分析、寄生參數(shù)提取和功耗分析,在諸多行業(yè)解決方案中脫穎而出,可幫助三星減少設計迭代。我們在多次成功的設計流片中感受到了 Fusion Compiler 的優(yōu)勢。目前我們正在擴大部署,計劃采用新思科技最新的機器學習技術進一步擴大我們以客戶為中心的差異化優(yōu)勢?!?/p>
Ilyong Kim
三星電子系統(tǒng)LSI業(yè)務設計技術團隊副總裁
“鎧俠公司是半導體行業(yè)領先的存儲器供應商,在生產高性能內存控制器方面處于領先地位。我們部署了新思科技完整的 Fusion Compiler 設計流程,顯著提高了流程效率。此外,借助新思科技TestMax 產品的測試融合技術,我們能夠將設計方法左移,并在最新一次流片中實現(xiàn)功耗降低40%、面積縮小10%,這進一步提升了我們在行業(yè)中的領導地位。我們期待與新思科技深化合作,通過Fusion Compiler解決方案進一步提高生產力?!?/p>
Kazunari Horikawa
鎧俠公司設計技術創(chuàng)新部高級經理
經生產驗證且可擴展的
數(shù)據(jù)模型使結果質量可預測
Fusion Compiler 是業(yè)界唯一支持單一數(shù)據(jù)模型和黃金簽核標準的 RTL-to-GDSII產品。它采用高擴展性的統(tǒng)一數(shù)據(jù)模型,并包含了業(yè)界黃金簽核工具中的分析技術。這些功能全部封裝在一個集成環(huán)境中,交付獨特的定制流程,實現(xiàn)可預測的結果質量(QoR)和簽核相關性。此外,無處不在的機器學習技術進一步增強了該產品的獨特架構,使生產力和QoR達到了更高水平。
“在緊迫時間內向新興市場提供解決方案是我們的客戶一直以來所面臨的挑戰(zhàn)。通過Fusion Compiler,客戶可以加速將產品推向市場,同時實現(xiàn)具有差異化的 PPA目標。成功協(xié)助我們的客戶實現(xiàn)500多次流片,再次證明市場需要像Fusion Compiler這樣的垂直集成RTL-to-GDSII解決方案來實現(xiàn)更加理想的PPA目標?!?/p>
Sanjay Bali
新思科技數(shù)字實現(xiàn)事業(yè)部
營銷和戰(zhàn)略副總裁
Fusion Compiler 是新思科技 Fusion Design Platform 的核心,作為業(yè)界首個AI 增強型云端設計解決方案的集大成者,F(xiàn)usion Design Platform重新定義了邏輯合成、布局布線、簽核驗證等傳統(tǒng)EDA 工具邊界。它利用機器學習加速計算密集型分析、通過預測結果改進決策、利用對過去經驗的學習達成更好的設計結果。
在近期舉行的新思科技數(shù)字設計技術研討會(Synopsys Digital Design Technology Symposium)上,AMD、Arm、聯(lián)發(fā)科等客戶詳細介紹了他們使用Fusion Compiler和Fusion Design Platform的設計經驗。
原文標題:從40nm至3nm最先進工藝,新思科技Fusion Compiler助力客戶實現(xiàn)超500次流片
文章出處:【微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。
-
數(shù)據(jù)中心
+關注
關注
16文章
5226瀏覽量
73507 -
人工智能
+關注
關注
1806文章
49011瀏覽量
249356 -
新思科技
+關注
關注
5文章
866瀏覽量
51508
原文標題:從40nm至3nm最先進工藝,新思科技Fusion Compiler助力客戶實現(xiàn)超500次流片
文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。
發(fā)布評論請先 登錄
NVIDIA推出NVLink Fusion技術
VirtualLab Fusion應用:Ince-Gaussian模式
SMT技術的核心優(yōu)勢與行業(yè)影響
Vicor在臺灣推廣48V電源模塊:模塊化設計的市場競爭優(yōu)勢

VirtualLab Fusion應用:使用optiSLang進行光柵優(yōu)化
VirtualLab Fusion應用:Ince-Gaussian模式
VirtualLab Fusion案例:K域和X域中的系統(tǒng)建模
VirtualLab Fusion應用:Ince-Gaussian模式
笙泉完善的MCU生態(tài)系統(tǒng)(ECO System),賦能高效開發(fā)、提升競爭優(yōu)勢
助力東南亞:解讀 415V 變 380V 變壓器的競爭優(yōu)勢

國產光耦合器的競爭優(yōu)勢與市場發(fā)展前景

云南恩田智能隧道定位系統(tǒng)的競爭優(yōu)勢

評論