99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA相對(duì)于MCU的主要優(yōu)勢(shì)在哪

FPGA設(shè)計(jì)論壇 ? 來(lái)源:Latticesemi ? 作者:Jay Aggarwal ? 2021-11-08 10:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在開發(fā)新的電子系統(tǒng)時(shí),設(shè)計(jì)人員需要做出各種決定。最關(guān)鍵的一個(gè)決定是選擇系統(tǒng)架構(gòu)和實(shí)現(xiàn)的芯片。這些組件發(fā)揮著關(guān)鍵功能,當(dāng)前的選擇也十分寬范,因此錯(cuò)誤的決定可能意味著市場(chǎng)上的失敗。

如果你恰好讀到這篇博文,那么你可能已經(jīng)熟悉現(xiàn)場(chǎng)可編程門陣列(FPGA)以及相應(yīng)的替代芯片類型。我認(rèn)為對(duì)比一下FPGA 與其主要競(jìng)品——微控制器MCU)之間的一些關(guān)鍵差異將有所裨益。

使用FPGA設(shè)計(jì)的主要優(yōu)勢(shì)

使用FPGA進(jìn)行設(shè)計(jì)的最大優(yōu)勢(shì)是它們的可編程架構(gòu),設(shè)計(jì)人員可以對(duì)其快速編程(和重新編程),執(zhí)行幾乎所有功能。你可以將這種結(jié)構(gòu)想象成許多微小的可編程邏輯“島嶼”(單元)漂浮在可編程互連的“海洋”中。每個(gè)邏輯單元都包含一些組合邏輯和一個(gè)寄存器,并且每個(gè)單元都可以通過(guò)編程來(lái)執(zhí)行所需的功能。

同時(shí),可編程互連可用于連接FPGA的通用輸入/輸出(GPIO)和所選邏輯單元的輸入和輸出(I/O),并將邏輯單元之間相互連接。此外,可以對(duì)GPIO組(bank)進(jìn)行編程來(lái)支持不同的電氣接口、輸入阻抗和輸出轉(zhuǎn)換(邊緣)速率。

FPGA的可編程結(jié)構(gòu)能以大規(guī)模并行方式實(shí)現(xiàn)數(shù)據(jù)處理算法。例如,假設(shè)一個(gè)算法需要對(duì)一些相似的數(shù)據(jù)執(zhí)行100次加法。FPGA可以配置為在同一時(shí)鐘沿同時(shí)執(zhí)行所有這些操作。要么在同一時(shí)間段內(nèi)執(zhí)行100次計(jì)算,要么以1/100的時(shí)鐘頻率執(zhí)行相同數(shù)量的計(jì)算。

這種固有的靈活性有助于加快FPGA應(yīng)用設(shè)計(jì)的上市時(shí)間,因?yàn)榭梢栽谧罱K確定系統(tǒng)設(shè)計(jì)的同時(shí)決定或更改集成的FPGA的功能。這種可重新編程的特性還能讓開發(fā)人員通過(guò)軟件更新來(lái)更新或更改FPGA的功能,從而延長(zhǎng)FPGA(以及使用它們的系統(tǒng))的生命周期。

使用MCU設(shè)計(jì)的主要局限性

MCU設(shè)計(jì)的思路不同。一旦硬件平臺(tái)建立起來(lái),芯片的功能就確定了,接下來(lái)就是軟件開發(fā)人員的工作,他們使用C或C++等編程語(yǔ)言來(lái)完成他們的設(shè)計(jì)部分。隨后,C/C++源代碼傳遞給編譯器,編譯器生成將由MCU執(zhí)行的機(jī)器代碼。

雖然MCU非常擅長(zhǎng)執(zhí)行決策任務(wù),但大多數(shù)MCU底層的馮諾依曼架構(gòu)在執(zhí)行許多數(shù)據(jù)處理算法方面效率低下。這是因?yàn)樵摷軜?gòu)的工作方式是從內(nèi)存中檢索指令、解碼該指令、獲取數(shù)據(jù)(如有需要)、執(zhí)行指令并存儲(chǔ)結(jié)果(如有需要)。當(dāng)然,這只是高度簡(jiǎn)化的描述,但大抵如此。最終結(jié)果是MCU按串行順序(一個(gè)接一個(gè))執(zhí)行操作。在MCU上實(shí)現(xiàn)DSP需要執(zhí)行的大量操作還需要高速系統(tǒng)時(shí)鐘,這會(huì)大大增加應(yīng)用的功耗。

較早的系統(tǒng)架構(gòu)一般同時(shí)使用MCU和FPGA,MCU提供決策功能,F(xiàn)PGA執(zhí)行計(jì)算密集型數(shù)據(jù)處理。在更先進(jìn)的系統(tǒng)架構(gòu)中,工程團(tuán)隊(duì)則利用FPGA固有的靈活性和性能優(yōu)勢(shì),完全取代MCU,并將決策和數(shù)據(jù)處理任務(wù)整合到FPGA中,大大減少了物理設(shè)計(jì)占用空間,同時(shí)降低功耗。

工程師可以在FPGA中使用“軟核”MCU來(lái)實(shí)現(xiàn)這種設(shè)計(jì),MCU的功能在可編程架構(gòu)中實(shí)現(xiàn)。FPGA還可能包含直接在芯片中以“硬核”實(shí)現(xiàn)的各種功能,包括SRAM、非易失性存儲(chǔ)器、DSP、PLL、時(shí)鐘管理器和SERDES模塊。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    556

    文章

    8155

    瀏覽量

    357240
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22034

    瀏覽量

    618056
  • mcu
    mcu
    +關(guān)注

    關(guān)注

    146

    文章

    17963

    瀏覽量

    366368
  • 數(shù)據(jù)處理
    +關(guān)注

    關(guān)注

    0

    文章

    627

    瀏覽量

    29161
  • GPIO
    +關(guān)注

    關(guān)注

    16

    文章

    1280

    瀏覽量

    54030

原文標(biāo)題:FPGA相對(duì)于MCU的主要優(yōu)勢(shì)

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    超聲波清洗機(jī)相對(duì)于傳統(tǒng)清洗方法有哪些優(yōu)勢(shì)

    超聲波清洗機(jī)相對(duì)于傳統(tǒng)清洗方法的優(yōu)勢(shì)超聲波清洗機(jī)是一種高效、環(huán)保的清洗技術(shù),相對(duì)于傳統(tǒng)清洗方法具有多項(xiàng)顯著的優(yōu)勢(shì)。本文將深入分析超聲波清洗機(jī)與傳統(tǒng)清洗方法的對(duì)比,以便更好地了解為什么越
    的頭像 發(fā)表于 06-26 17:23 ?144次閱讀
    超聲波清洗機(jī)<b class='flag-5'>相對(duì)于</b>傳統(tǒng)清洗方法有哪些<b class='flag-5'>優(yōu)勢(shì)</b>?

    相對(duì)于人工碼垛存在的弊端,碼垛機(jī)器人有何優(yōu)勢(shì)

    的飛速發(fā)展,其弊端日益凸顯。與此同時(shí),碼垛機(jī)器人的引入,以其獨(dú)特的優(yōu)勢(shì),正逐步成為替代人工碼垛的主流選擇。 ?一、工作效率與持續(xù)性 ?人工碼垛:受限于人的體力和耐力,長(zhǎng)時(shí)間、強(qiáng)高度的勞動(dòng)容易導(dǎo)致工人疲勞,從而降
    的頭像 發(fā)表于 01-03 14:31 ?479次閱讀
    <b class='flag-5'>相對(duì)于</b>人工碼垛存在的弊端,碼垛機(jī)器人有何<b class='flag-5'>優(yōu)勢(shì)</b>

    ADS126x與ADS1256比較優(yōu)勢(shì)在哪里?

    看了下ADS1256和ADS126x的數(shù)據(jù)手冊(cè),發(fā)現(xiàn)相同輸出速率下,精度相差不是很大啊,ADS126x相對(duì)于ADS1256的優(yōu)勢(shì)在哪里?現(xiàn)在一個(gè)項(xiàng)目準(zhǔn)備在這兩款直接選一款!糾結(jié)中。。。。
    發(fā)表于 01-02 08:35

    什么是工控機(jī)?相對(duì)于商業(yè)電腦有哪些優(yōu)勢(shì)

    、數(shù)據(jù)采集、設(shè)備控制、監(jiān)測(cè)系統(tǒng)等領(lǐng)域。工控機(jī)具備高度的可靠性、穩(wěn)定性以及長(zhǎng)時(shí)間的連續(xù)運(yùn)行能力,適用于惡劣的環(huán)境,如極端溫度、潮濕、高震動(dòng)等場(chǎng)合。工控機(jī)相對(duì)于商用電腦的
    的頭像 發(fā)表于 12-04 17:05 ?773次閱讀
    什么是工控機(jī)?<b class='flag-5'>相對(duì)于</b>商業(yè)電腦有哪些<b class='flag-5'>優(yōu)勢(shì)</b>

    ADC的數(shù)據(jù)表給出了±VREF的輸入范圍,是否意味著可以測(cè)量相對(duì)于接地的負(fù)電壓?

    我的 ADC 的數(shù)據(jù)表給出了 ±VREF 的輸入范圍。這是否意味著我可以測(cè)量相對(duì)于接地的負(fù)電壓?
    發(fā)表于 11-26 08:22

    ADS131M08規(guī)格書上將“ADC主時(shí)鐘和SCLK同步能實(shí)現(xiàn)最佳性能”,具體相對(duì)于不同步,性能好在哪?

    ADS131M08規(guī)格書上將“ADC主時(shí)鐘和SCLK同步能實(shí)現(xiàn)最佳性能”,具體相對(duì)于不同步,性能好在哪
    發(fā)表于 11-21 07:49

    MCUFPGA的區(qū)別分析

    1. 引言 隨著技術(shù)的發(fā)展,電子系統(tǒng)變得越來(lái)越復(fù)雜,對(duì)處理能力的需求也在不斷增長(zhǎng)。MCUFPGA作為兩種不同的處理技術(shù),各自有著獨(dú)特的優(yōu)勢(shì)和局限性。 2. 基本概念 MCU(微控制器
    的頭像 發(fā)表于 11-11 14:58 ?2492次閱讀

    MCUFPGA的區(qū)別和聯(lián)動(dòng)

    微控制器單元(MCU)和現(xiàn)場(chǎng)可編程門陣列(FPGA)是兩種廣泛應(yīng)用于電子設(shè)計(jì)領(lǐng)域的集成電路。它們各自具有獨(dú)特的特點(diǎn)和應(yīng)用場(chǎng)景,同時(shí)也可以在某些項(xiàng)目中實(shí)現(xiàn)聯(lián)動(dòng),以發(fā)揮各自的優(yōu)勢(shì)。 MCU
    的頭像 發(fā)表于 11-01 13:51 ?2106次閱讀

    FPGA在圖像處理領(lǐng)域的優(yōu)勢(shì)有哪些?

    FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)在圖像處理領(lǐng)域具有顯著的優(yōu)勢(shì),這些優(yōu)勢(shì)主要體現(xiàn)在以下幾個(gè)方面: 一、高并行處理能力
    發(fā)表于 10-09 14:36

    獨(dú)立BAW振蕩器-相對(duì)于石英振蕩器的優(yōu)勢(shì)

    電子發(fā)燒友網(wǎng)站提供《獨(dú)立BAW振蕩器-相對(duì)于石英振蕩器的優(yōu)勢(shì).pdf》資料免費(fèi)下載
    發(fā)表于 09-09 14:41 ?0次下載
    獨(dú)立BAW振蕩器-<b class='flag-5'>相對(duì)于</b>石英振蕩器的<b class='flag-5'>優(yōu)勢(shì)</b>

    獨(dú)立BAW振蕩器相對(duì)于石英晶體振蕩器的優(yōu)勢(shì)

    電子發(fā)燒友網(wǎng)站提供《獨(dú)立BAW振蕩器相對(duì)于石英晶體振蕩器的優(yōu)勢(shì).pdf》資料免費(fèi)下載
    發(fā)表于 08-27 11:14 ?0次下載
    獨(dú)立BAW振蕩器<b class='flag-5'>相對(duì)于</b>石英晶體振蕩器的<b class='flag-5'>優(yōu)勢(shì)</b>

    數(shù)字信號(hào)相對(duì)于模擬信號(hào)的優(yōu)點(diǎn)是什么

    數(shù)字信號(hào)相對(duì)于模擬信號(hào)的優(yōu)點(diǎn)是多方面的,包括傳輸質(zhì)量、抗干擾能力、處理靈活性、存儲(chǔ)容量、易于實(shí)現(xiàn)、易于擴(kuò)展等。以下是對(duì)這些優(yōu)點(diǎn)的介紹: 傳輸質(zhì)量 數(shù)字信號(hào)的傳輸質(zhì)量?jī)?yōu)于模擬信號(hào)。在模擬信號(hào)傳輸
    的頭像 發(fā)表于 08-11 10:31 ?3243次閱讀

    SiC 技術(shù)相對(duì)于 Si 具有不可否認(rèn)的優(yōu)勢(shì)

    的器件成本。在600V及以下,與硅的比較優(yōu)勢(shì)則顯得微不足道。SiC芯片需要特別設(shè)計(jì)的封裝和柵極驅(qū)動(dòng)器,以充分發(fā)揮其優(yōu)勢(shì)。SiC相對(duì)于硅的優(yōu)勢(shì)通常情況下,SiC在反向
    的頭像 發(fā)表于 08-08 10:46 ?633次閱讀
    SiC 技術(shù)<b class='flag-5'>相對(duì)于</b> Si 具有不可否認(rèn)的<b class='flag-5'>優(yōu)勢(shì)</b>

    FPGA在自動(dòng)駕駛領(lǐng)域有哪些優(yōu)勢(shì)?

    對(duì)實(shí)時(shí)性要求極高,任何延遲都可能導(dǎo)致安全事故。FPGA的硬件特性使得其能夠?qū)崿F(xiàn)極低的延遲,確保自動(dòng)駕駛系統(tǒng)能夠?qū)崟r(shí)響應(yīng)環(huán)境變化并做出正確的決策。 高能效比: 盡管FPGA的功耗相對(duì)于一些專用處理器可能
    發(fā)表于 07-29 17:11

    FPGAMCU的應(yīng)用場(chǎng)景

    錯(cuò)誤還請(qǐng)指正。 首先,FPGA(現(xiàn)場(chǎng)可編程門陣列)和MCU(微控制器)都是兩種常見的集成電路。盡管它們都可以被視為“小型計(jì)算機(jī)”,但它們?cè)诳删幊绦院吞幚砟芰Ψ矫娲嬖陲@著差異。但是FPGA的獨(dú)特
    發(fā)表于 07-29 15:45