99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

開發(fā)定制ASIC過程中的關(guān)鍵技巧

z2Pt_Dia ? 來源:Dialog半導(dǎo)體公司 ? 作者:Dialog半導(dǎo)體公司 ? 2021-09-30 09:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近年來,關(guān)于定制ASIC的優(yōu)勢被談?wù)摰暮芏?。特別是,隨著工業(yè)物聯(lián)網(wǎng)(IIoT)的發(fā)展,越來越多的原始設(shè)備制造商(OEM)正在尋求開發(fā)定制ASIC,以獲得滿足其嚴(yán)格要求的具有針對性且優(yōu)化的產(chǎn)品。由于IIoT的要求不盡相同,一種產(chǎn)品并不能滿足所有IIoT需求。

ASIC可以幫助OEM顯著降低功能特定的產(chǎn)品之成本,并簡化物料清單管理。隨著越來越多的公司在其設(shè)計(jì)中采取這種方式,我們在這里分享一些在開發(fā)定制ASIC過程中的關(guān)鍵技巧供大家參考。

與擁有豐富行業(yè)經(jīng)驗(yàn)的供應(yīng)商合作

與擁有豐富行業(yè)經(jīng)驗(yàn)的供應(yīng)商合作非常重要,例如Dialog半導(dǎo)體公司(瑞薩全資子公司)。OEM可能會(huì)覺得自己的內(nèi)部設(shè)計(jì)團(tuán)隊(duì)尚未充分發(fā)揮開發(fā)潛力,這個(gè)團(tuán)隊(duì)?wèi)?yīng)該可以直接為其下一個(gè)項(xiàng)目開發(fā)ASIC。但是,開發(fā)ASIC需要大量的設(shè)計(jì)和制造方面的專業(yè)知識和技術(shù)積累。成功的ASIC公司擁有模擬、數(shù)字和射頻工程師團(tuán)隊(duì),他們擁有豐富的集成經(jīng)驗(yàn),并且已經(jīng)在該領(lǐng)域深耕了多年。他們知道如何在不犧牲尺寸、功耗或成本的情況下實(shí)現(xiàn)所需的性能。

與擁有龐大的內(nèi)部IP組合的供應(yīng)商合作可以提供許多優(yōu)勢,擁有內(nèi)部現(xiàn)成的構(gòu)建塊意味著可以節(jié)省時(shí)間,因?yàn)槊總€(gè)IP和功能塊已在硅片上經(jīng)過了驗(yàn)證。成本也可以降低,因?yàn)闊o需向外部公司購買這些功能塊的授權(quán)。要實(shí)現(xiàn)最佳設(shè)計(jì),需要使用適合該設(shè)計(jì)的工藝節(jié)點(diǎn)。擁有工藝和IP知識,還有助于在需要時(shí)將IP從一個(gè)技術(shù)節(jié)點(diǎn)移植到另一個(gè)技術(shù)節(jié)點(diǎn)。這一點(diǎn),再加上利用和管理其半導(dǎo)體代工廠、封裝和測試供應(yīng)鏈的能力,是確保成功的關(guān)鍵因素。

為未來而設(shè)計(jì)

一家有經(jīng)驗(yàn)的ASIC公司不會(huì)只著眼于當(dāng)前的設(shè)計(jì),他們會(huì)與客戶討論未來的需求可能會(huì)如何。從整體來看,可以為ASIC添加一些功能,使得ASIC可以在多個(gè)平臺或未來產(chǎn)品中使用。合適的合作伙伴可以幫你一起探討產(chǎn)品路線圖,從成本、尺寸和功率方面來評估,在今天增加這些功能是否可行和合理。除了著眼于今天和未來的可能性,經(jīng)驗(yàn)豐富的ASIC設(shè)計(jì)團(tuán)隊(duì)還了解哪些整合和集成具有意義。

ASIC可以將板上的所有器件整合到單個(gè)芯片中…對嗎?是的,理論上是這樣。但是,添加成本低廉的額外元件而增加設(shè)計(jì)尺寸是否有意義?在芯片內(nèi)添加大容量內(nèi)存是否會(huì)增加芯片的尺寸和成本,而其實(shí)在芯片外添加內(nèi)存則會(huì)更輕松?為芯片添加太多功能是否會(huì)增加一些不必要功耗?如果分別采用單獨(dú)的芯片,那么在芯片之間傳輸信號是否會(huì)增加功耗?有許多這樣的問題需要考慮并權(quán)衡利弊。與具有專業(yè)經(jīng)驗(yàn)的ASIC設(shè)計(jì)公司合作將幫助您了解如何進(jìn)行權(quán)衡,從而可以幫您只整合對您的設(shè)計(jì)和預(yù)算最匹配的功能。

將需求轉(zhuǎn)化為ASIC規(guī)格對成功至關(guān)重要

定制ASIC的初始規(guī)劃階段極為重要。前期花時(shí)間確定好需求,然后與ASIC專業(yè)公司合作將這些需求轉(zhuǎn)化為ASIC具體規(guī)格特性,這對于確保成功至關(guān)重要。在ASIC開發(fā)過程中規(guī)格特性的變動(dòng)更改,會(huì)花費(fèi)較多的時(shí)間和資源成本,優(yōu)秀的ASIC合作伙伴會(huì)幫助您在初始規(guī)劃階段權(quán)衡好需求并確定設(shè)計(jì)。

ASIC為客戶提供許多優(yōu)勢,與合適的供應(yīng)商合作是實(shí)現(xiàn)這些優(yōu)勢的關(guān)鍵。與Dialog合作意味著可以利用具有20多年ASIC豐富開發(fā)經(jīng)驗(yàn)的工程師團(tuán)隊(duì),能夠按時(shí)且在預(yù)算范圍內(nèi)滿足您產(chǎn)品的性能需求。了解更多有關(guān)我們ASIC產(chǎn)品的信息,敬請?jiān)L問我們的網(wǎng)站,或聯(lián)系我們的團(tuán)隊(duì)探討您的產(chǎn)品需求。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52520

    瀏覽量

    441214
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1247

    瀏覽量

    122434

原文標(biāo)題:開發(fā)ASIC時(shí)需要考慮的事項(xiàng)

文章出處:【微信號:Dialog半導(dǎo)體公司,微信公眾號:Dialog半導(dǎo)體公司2】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    單片機(jī)定制開發(fā)的設(shè)計(jì)思路

    單片機(jī)定制開發(fā)是根據(jù)特定場景和功能需求,量身打造符合要求的單片機(jī)應(yīng)用方案,其設(shè)計(jì)過程需要兼顧技術(shù)可行性與實(shí)際應(yīng)用價(jià)值,涉及多個(gè)關(guān)鍵環(huán)節(jié)。 一、需求分析階段 單片機(jī)
    的頭像 發(fā)表于 07-17 11:14 ?101次閱讀
    單片機(jī)<b class='flag-5'>定制</b><b class='flag-5'>開發(fā)</b>的設(shè)計(jì)思路

    半導(dǎo)體硅片生產(chǎn)過程中的常用摻雜技術(shù)

    在半導(dǎo)體硅片生產(chǎn)過程中,精確調(diào)控材料的電阻率是實(shí)現(xiàn)器件功能的關(guān)鍵,而原位摻雜、擴(kuò)散和離子注入正是達(dá)成這一目標(biāo)的核心技術(shù)手段。下面將從專業(yè)視角詳細(xì)解析這三種技術(shù)的工藝過程與本質(zhì)區(qū)別。
    的頭像 發(fā)表于 07-02 10:17 ?253次閱讀
    半導(dǎo)體硅片生產(chǎn)<b class='flag-5'>過程中</b>的常用摻雜技術(shù)

    使用CY7C65213開發(fā)過程中,應(yīng)該用哪個(gè)interface進(jìn)行uart通信?

    在使用CY7C65213開發(fā)過程中,我想用CyUartRead讀數(shù)據(jù),但是好像沒有接口的deviceType是CY_TYPE_UART,想請問我應(yīng)該用哪個(gè)interface進(jìn)行uart通信? 是否有相關(guān)指導(dǎo)文件,或描述符指導(dǎo)?
    發(fā)表于 06-03 07:04

    半導(dǎo)體制造過程中的三個(gè)主要階段

    前段工藝(Front-End)、中段工藝(Middle-End)和后段工藝(Back-End)是半導(dǎo)體制造過程中的三個(gè)主要階段,它們在制造過程中扮演著不同的角色。
    的頭像 發(fā)表于 03-28 09:47 ?2728次閱讀
    半導(dǎo)體制造<b class='flag-5'>過程中</b>的三個(gè)主要階段

    N型單晶硅制備過程中拉晶工藝對氧含量的影響

    本文介紹了N型單晶硅制備過程中拉晶工藝對氧含量的影響。
    的頭像 發(fā)表于 03-18 16:46 ?525次閱讀
    N型單晶硅制備<b class='flag-5'>過程中</b>拉晶工藝對氧含量的影響

    在linux下開發(fā)過程中, DLP4500 GUI無法連接光機(jī)怎么解決?

    在linux下開發(fā)過程中, DLP4500 GUI 無法連接光機(jī),出現(xiàn)錯(cuò)誤提示如下: open device_handle error: Is a directory opening path
    發(fā)表于 02-20 08:41

    Jtti.cc如何確保海外服務(wù)器租用過程中的數(shù)據(jù)安全?

    在租用海外服務(wù)器時(shí),確保數(shù)據(jù)安全需要綜合運(yùn)用技術(shù)措施、合規(guī)措施和管理措施。以下是具體建議: 1. 技術(shù)措施 數(shù)據(jù)加密 數(shù)據(jù)加密是保護(hù)數(shù)據(jù)隱私的關(guān)鍵手段。無論是數(shù)據(jù)存儲(chǔ)還是傳輸過程中,都應(yīng)采用高級加密
    的頭像 發(fā)表于 02-18 15:23 ?312次閱讀

    如何降低顛轉(zhuǎn)儀在運(yùn)行過程中的能耗

    要降低顛轉(zhuǎn)儀在運(yùn)行過程中的能耗,可從電機(jī)選型、傳動(dòng)系統(tǒng)優(yōu)化以及控制系統(tǒng)設(shè)計(jì)這幾個(gè)關(guān)鍵維度入手。 在電機(jī)選型方面,永磁同步電機(jī)是極具優(yōu)勢的選擇。相較于普通異步電機(jī),永磁同步電機(jī)的效率明顯更高。這主要
    的頭像 發(fā)表于 02-13 09:26 ?332次閱讀
    如何降低顛轉(zhuǎn)儀在運(yùn)行<b class='flag-5'>過程中</b>的能耗

    如何在播放視頻過程中插入音頻

    ZDP14x0是一款基于開源GUI引擎的圖像顯示專用驅(qū)動(dòng)芯片,可以通過串口或者SPI與其他芯片通信,且能播放視頻。本文將介紹如何在播放視頻過程中插入音頻。
    的頭像 發(fā)表于 12-26 11:13 ?1110次閱讀
    如何在播放視頻<b class='flag-5'>過程中</b>插入音頻

    Verilog 與 ASIC 設(shè)計(jì)的關(guān)系 Verilog 代碼優(yōu)化技巧

    Circuit,專用集成電路)設(shè)計(jì)是一個(gè)復(fù)雜的過程,涉及到邏輯設(shè)計(jì)、綜合、布局布線、物理驗(yàn)證等多個(gè)環(huán)節(jié)。在這個(gè)過程中,Verilog被用來描述數(shù)字電路的行為和結(jié)構(gòu),進(jìn)而實(shí)現(xiàn)ASIC的設(shè)計(jì)。 具體來說
    的頭像 發(fā)表于 12-17 09:52 ?1044次閱讀

    芯片制造過程中的兩種刻蝕方法

    本文簡單介紹了芯片制造過程中的兩種刻蝕方法 ? 刻蝕(Etch)是芯片制造過程中相當(dāng)重要的步驟。 刻蝕主要分為干刻蝕和濕法刻蝕。 ①干法刻蝕 利用等離子體將不要的材料去除。 ②濕法刻蝕 利用腐蝕性
    的頭像 發(fā)表于 12-06 11:13 ?1624次閱讀
    芯片制造<b class='flag-5'>過程中</b>的兩種刻蝕方法

    FPGA與ASIC的區(qū)別 FPGA性能優(yōu)化技巧

    編程來配置以實(shí)現(xiàn)特定的功能 為特定應(yīng)用定制設(shè)計(jì)的集成電路,需要根據(jù)特定的需求從頭開始設(shè)計(jì)和制造 設(shè)計(jì)與制造 預(yù)先制造好,用戶可以根據(jù)需要通過編程來定制其功能 設(shè)計(jì)和制造過程是一次性的,一旦制造完成,其功能就固定了 成本 包括購買
    的頭像 發(fā)表于 12-02 09:51 ?1066次閱讀

    ASIC集成電路如何提高系統(tǒng)效率

    在現(xiàn)代電子系統(tǒng),效率和性能是衡量一個(gè)系統(tǒng)優(yōu)劣的關(guān)鍵指標(biāo)。隨著技術(shù)的發(fā)展,ASIC集成電路因其高度定制化和優(yōu)化的特性,在提高系統(tǒng)效率方面發(fā)揮著越來越重要的作用。
    的頭像 發(fā)表于 11-20 15:57 ?956次閱讀

    ASIC集成電路與FPGA的區(qū)別

    根據(jù)特定的需求從頭開始設(shè)計(jì)和制造,設(shè)計(jì)和制造過程是一次性的。 一旦制造完成,其功能就固定了,不可更改。 分為全定制和半定制,全定制靈活性好但開發(fā)
    的頭像 發(fā)表于 11-20 15:02 ?1212次閱讀

    康謀分享 | 在基于場景的AD/ADAS驗(yàn)證過程中,識別挑戰(zhàn)性場景!

    基于場景的驗(yàn)證是AD/ADAS系統(tǒng)開發(fā)過程中的重要步驟,然而面對海量駕駛記錄數(shù)據(jù)時(shí),如何實(shí)現(xiàn)自動(dòng)且高效地識別、分類和提取駕駛記錄的挑戰(zhàn)性場景?本文康謀為您介紹IVEX軟件識別挑戰(zhàn)性場景并進(jìn)行數(shù)據(jù)分析的強(qiáng)大功能。
    的頭像 發(fā)表于 08-28 10:16 ?1429次閱讀
    康謀分享 | 在基于場景的AD/ADAS驗(yàn)證<b class='flag-5'>過程中</b>,識別挑戰(zhàn)性場景!