99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Zynq UltraScale + MPSoC的DDR接口

FPGA之家 ? 來源:硬件助手 ? 作者:硬件助手 ? 2021-09-16 10:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本篇主要針對Zynq UltraScale + MPSoC的DDR接口,從硬件設(shè)計(jì)的角度進(jìn)行詳細(xì)介紹,最后展示一下小編之前自己設(shè)計(jì)的基于ZU+的外掛8顆DDR4的設(shè)計(jì)。

目前比較常用的DDR是DDR4和DDR3,其他系列相對使用較少一些,本文主要以DDR4進(jìn)行介紹。

1、選型

根據(jù)ZU+系列芯片的數(shù)據(jù)手冊、TRM、pg150等文檔,DDR可以掛載在PS側(cè),也可以掛載在PL側(cè),也可同時(shí)掛載在PS側(cè)和PL側(cè)。

PL和PS均支持64位的DDR4(不帶ECC功能),PL部分如果要支持64位的DDR4,則至少需要提供三個(gè)bank的HP接口,只能選擇SFVC784或者更高的封裝。需要特別說明的是,使用內(nèi)存顆粒和使用內(nèi)存條的容量差異較大,需要根據(jù)實(shí)際需求進(jìn)行選擇。

針對DDR3,其特性如下:

支持DDR3 (1.5V) and DDR3L (1.35V)

容量限制:Support densities up to 8 Gb for components, 32 GB for RDIMMs, 16 GB for SODIMMs, and 16 GB for UDIMMs. Other densities for memory device support is available through custom part selection.

針對DDR4,其特性如下:

容量限制:Support densities up to 32 Gb for components, 64 GB for LRDIMMs, 128 GB for RDIMMs, 16 GB for SODIMMs, and 16 GB for UDIMMs. Other densities for memory device support is available through custom part selection.

DDR接口粗略的介紹可以參見之前的文章《Zynq UltraScale+系列之“外圍接口概述”》,PS側(cè)的DDR控制器的詳細(xì)特性可參看《UG1085》的第17章,PL側(cè)的的相關(guān)特性可參考《PG150》、《WP454》等資料,此處不再贅述。

2、Performance

DDR總線的效率在不同的使用模式下差異很大,在實(shí)際評估速率時(shí)一定要搞清楚使用情況。

針對幾種常用的操作模式,《PG150》給出了具體的效率,詳見下表:

2c937088-15f8-11ec-8fb8-12bb97331649.jpg

幾種常見的操作模式如下:

Sequential Read

Simple address increment pattern

100% reads

Sequential Write

Simple address increment pattern

100% writes (except for periodic reads generated by the controller for VT tracking)

Burst Read/Write Mix

Repeating pattern of 64 sequential reads and 64 sequential writes

50/50 read/write mix

Short Burst Read/Write Mix

Repeating pattern of four sequential reads and four sequential writes

Full DRAM page accessed in bursts of four before changing the row address for highpage hit rate

50/50 read/write mix

Random Address Read/Write Mix

Repeating pattern of two random reads and two random writes

Fully random address for a low page hit rate

50/50 read/write mix

3、原理圖設(shè)計(jì)

PS側(cè)的原理圖設(shè)計(jì)基本沒有任何問題,按照對應(yīng)功能引腳連接即可,PL側(cè)的接口需要特別注意。

對于單個(gè)Memory接口,盡量集中使用幾個(gè)HPbank。如果使用三個(gè)bank,兩個(gè)bank用作數(shù)據(jù)接口,一個(gè)bank用作地址、控制、命令信號線接口,地址、控制、命令信號盡量使用同一個(gè)bank,不要跨bank使用;如果使用兩個(gè)bank,盡量保證數(shù)據(jù)相關(guān)引腳在一個(gè)bank,地址和控制信號在另一個(gè)bank。

地址、控制、命令信號不能和data共用byte group,只能使用data byte groups以外的byte groups。

CK差分時(shí)鐘對必須使用差分對,必須連接在控制byte group上,盡量按照Vivado軟件對時(shí)鐘引腳的約束來連接。如果有多個(gè)CK對,必須來自于同一個(gè)byte lane。

除了DQS和CK之外,其他信號都可以在byte group內(nèi)隨意交換。

前期原理圖設(shè)計(jì)階段最好在vivado中進(jìn)行PL側(cè)管腳預(yù)分配,別等到PCB出來后才開始在vivado中驗(yàn)證,如果關(guān)鍵信號管腳定義有問題,不能交換,則無法彌補(bǔ)。

4、PCB Guidelines for DDR4 SDRAM (PL and PS)

DDR總線的布局布線需要遵循一些通用的規(guī)則,數(shù)據(jù)線只支持點(diǎn)到點(diǎn)連接,其他信號根據(jù)顆粒數(shù)量的不同可以有多種拓?fù)洹?/p>

ZU+ DDR4 SDRAM支持兩種拓?fù)漕愋停篺ly-by和clamshell。Clamshell拓?fù)湓诎遄涌臻g比較緊張時(shí)有一定的優(yōu)勢。在MIG中(PL側(cè))是一種可選的拓?fù)洌赑S側(cè)不支持clamshell拓?fù)洹?/p>

如果使用5片x16的顆粒組成80位寬的接口時(shí),5片DDR的布局采用fly-by topology,如果用9片x8的顆粒,則采用clamshell topology比較節(jié)約空間。

由于官方推薦的主線路阻抗較小(單端36/39Ω,差分76Ω),線寬比較寬,但扇出部分阻抗又比較大(單端50Ω,差分86Ω),會導(dǎo)致阻抗突變,因此實(shí)際使用中可以通過調(diào)整疊層來優(yōu)化線寬,在滿足阻抗要求的同時(shí)減小阻抗突變。

4.1.4、Layout Guidelines

以下為DDR4的約束規(guī)則,表格中的參數(shù)均為最短信號線和最長信號線之間的tolerance參數(shù),數(shù)據(jù)group一般都是以DQS為TARGET,DQ與DQS進(jìn)行比較約束。地址、控制、命令group一般都是以CLK為TARGET,ACC(Address、Command、Control)與CLK進(jìn)行比較約束。

針對上圖解釋為:例如,最快的ACC信號線傳輸時(shí)間是800ps,最慢的ACC信號線傳輸時(shí)間是840ps,時(shí)鐘信號線的傳輸時(shí)間應(yīng)該為862ps±8ps,比ACC總線的中間傳輸時(shí)間(820ps)慢42ps.

CLK和DQS之間的約束比較寬松,最小的差異可以為-879,最大差異可以為+10600,主要是為了保證讀寫平衡功能從整個(gè)菊花鏈的第一片到最后一片顆粒都正常。

DDR控制器可以調(diào)整DQS信號線的內(nèi)部延遲,由于CK信號線鏈路連接每一片DDR顆粒,導(dǎo)致CK容性負(fù)載更重,所以需要能夠調(diào)整DQS信號線的內(nèi)部延遲,以滿足和CK之間的約束。

規(guī)范規(guī)定CK信號線和DQS信號線從FPGA到鏈路中的第一片DDR顆粒的偏差不小于-149ps,到鏈路中最遠(yuǎn)端的DDR顆粒的偏差不大于1796ps。只要鏈鏈路中第一片DDR顆粒和最后一片DDR顆粒都滿足此條件,整個(gè)鏈路上所有的DDR顆粒的讀寫平衡功能都將正常。

例如,如果從FPGA到第一片DDR顆粒的DQS延遲為200ps,則從FPGA到第一片DDR顆粒的CK延遲應(yīng)至少為51ps(200ps-149ps)。如果從FPGA到最后一片DDR顆粒的DQS延遲為700ps,則從FPGA到最后一片DDR顆粒的CK延遲應(yīng)該小于2496ps(700ps+1796ps)。

下面是一些基本的規(guī)則,可以參考遵守:

使用內(nèi)存條時(shí),CK信號和DQS信號之間的余量會更小一些,因?yàn)榧s束的是FPGA到DIMM插槽處,而顆粒的走線是由DIMM決定的,因此余量預(yù)留小一些。

同組的DQ、DQS、DM走線必須在同一層。

DIMM數(shù)據(jù)線走線最好選擇靠近接插件的層,尤其是靠DIMM中間位置的數(shù)據(jù)組。

采用菊花鏈結(jié)構(gòu)布線時(shí),ACC信號線可以布在不同的層,但層數(shù)越少越好。不要將一個(gè)信號切換好幾層,主要走線盡量一層走完,這樣可以減小串?dāng)_,信號換層時(shí),切換過孔附近50mil范圍內(nèi)需要放置一個(gè)接地過孔。

FPGA和DDR器件驅(qū)動(dòng)端的阻抗為40Ω,DCI和ODT也是40Ω。因此VTT端接電阻都選為39.2Ω。

當(dāng)使用內(nèi)部VREF時(shí),PL側(cè)HP bank上的VREF引腳可以懸空,但不能用于普通IO。

如果系統(tǒng)時(shí)鐘連接到了DDR的HPbank,則LVDS時(shí)鐘信號需要外部端接至合適的電壓,因?yàn)樵揵ank上有不同的邏輯電平(HSTL, SSTL, or POD)。

對于菊花鏈布局,人字形扇出(chevron-style routing)可以形成stitching vias;對于比較緊湊的布局,可以通過環(huán)抱式扇出形成ground stitch vias。

在器件內(nèi)部或者周圍盡量多放置接地過孔,這樣可以更好的為信號提供返回路徑,尤其是在邊角的位置。

對于ACC信號線的端接電阻布局,應(yīng)該每四個(gè)端接電阻中間穿插布局一個(gè)0.1uF的VTT去耦電容,這樣可以減小端接VTT的噪聲。為了便于布局,最好在原理圖中就按每四個(gè)電阻放置一個(gè)去耦電容。

對于DIMM,去耦電容放置得離DIMM越近越好,這樣除了能提供接地過孔外,也能給電源提供低阻抗回路。

以上就是針對ZU+系列MPSoC的DDR接口的詳細(xì)介紹,PCB設(shè)計(jì)相關(guān)可參考《UG583:UltraScale Architecture PCB Design User Guide》、官方開發(fā)板ZCU104、ZCU102、ZCU106等。

下面介紹一下小編自己設(shè)計(jì)的基于ZU+(XCZU3CG-SFVC784)的外掛8顆DDR4的設(shè)計(jì),采用十層板,板厚1.6mm,最小線寬4mil。板子尺寸120*150mm,單12V電源輸入,支持串口、I2CUSB、GbE、TF卡、CAN、PCIe等常用接口,預(yù)留PS側(cè)和PL側(cè)IO接口。

硬件框圖如下圖所示:

2ea56db8-15f8-11ec-8fb8-12bb97331649.jpg

Allegro中的約束規(guī)則如下圖所示:

2ed9731a-15f8-11ec-8fb8-12bb97331649.jpg

ACC信號線的約束規(guī)則如下圖所示:

2eee89ee-15f8-11ec-8fb8-12bb97331649.jpg

DATA信號線的約束規(guī)則如下圖所示:

2f04a01c-15f8-11ec-8fb8-12bb97331649.jpg

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9005

    瀏覽量

    153761
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    732

    瀏覽量

    66829

原文標(biāo)題:Zynq UltraScale +系列之“DDR4接口設(shè)計(jì)”

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于AD9613與Xilinx MPSoC平臺的高速AD/DA案例分享

    本文主要介紹基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集與高速DA輸出案例
    的頭像 發(fā)表于 06-03 14:22 ?258次閱讀
    基于AD9613與Xilinx <b class='flag-5'>MPSoC</b>平臺的高速AD/DA案例分享

    ZYNQ FPGA的PS端IIC設(shè)備接口使用

    zynq系列中的FPGA,都會自帶兩個(gè)iic設(shè)備,我們直接調(diào)用其接口函數(shù)即可運(yùn)用。使用xilinx官方提供的庫函數(shù),開發(fā)起來方便快捷。
    的頭像 發(fā)表于 04-17 11:26 ?1094次閱讀
    <b class='flag-5'>ZYNQ</b> FPGA的PS端IIC設(shè)備<b class='flag-5'>接口</b>使用

    zynq通過什么接口去控制DLP?

    我是用ZYNQ控制DLP,DLP的投影,給sensor采集。我的問題是zynq通過什么接口去控制DLP。DLP和sensor沒有物理連接,sensor會直接拍DLP的投影
    發(fā)表于 02-21 06:56

    ZYNQ基礎(chǔ)---AXI DMA使用

    前言 在ZYNQ中進(jìn)行PL-PS數(shù)據(jù)交互的時(shí)候,經(jīng)常會使用到DMA,其實(shí)在前面的ZYNQ學(xué)習(xí)當(dāng)中,也有學(xué)習(xí)過DMA的使用,那就是通過使用自定義的IP,完成HP接口向內(nèi)存寫入和讀取數(shù)據(jù)的方式。同樣
    的頭像 發(fā)表于 01-06 11:13 ?2337次閱讀
    <b class='flag-5'>ZYNQ</b>基礎(chǔ)---AXI DMA使用

    Zynq UltraScale+ MPSoC數(shù)據(jù)手冊

    電子發(fā)燒友網(wǎng)站提供《Zynq UltraScale+ MPSoC數(shù)據(jù)手冊.pdf》資料免費(fèi)下載
    發(fā)表于 12-30 14:37 ?2次下載

    針對ZYNQ+ULTRASCALE的FPGA供電的一些疑問求解答

    針對ZYNQ+ULTRASCALE的FPGA供電一些疑問(比如XCZU15EG-FFVB1156I型號): 1:這個(gè)芯片的輸出配置可以通過I2C接口進(jìn)行配置,有個(gè)疑問,就是板子在SMT貼片回來以后
    發(fā)表于 12-02 08:02

    DAC38J84EVM SYNC信號無法通過FMC-LHC接口輸入到FPGA,怎么解決?

    我在使用一塊第三方的alinx xczu9eg ultrascale+mpsoc開發(fā)板進(jìn)行基于JESD204B的DA開發(fā). 我現(xiàn)在使用的FMC子板是DAC38J84EVM , 其中DAC芯片的同步
    發(fā)表于 11-26 06:43

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件

    架構(gòu)的 Mali-400 MP2 圖形處理單元。該套件的 ZCU102 板支持所有主要外設(shè)和接口,支持許多應(yīng)用的開發(fā)。 特征 針對使用 Zynq Ultrascale+ MPSoC
    的頭像 發(fā)表于 11-20 15:32 ?1610次閱讀
    AMD/Xilinx <b class='flag-5'>Zynq</b>? <b class='flag-5'>UltraScale</b>+ ? <b class='flag-5'>MPSoC</b> ZCU102 評估套件

    基于PYNQ和機(jī)器學(xué)習(xí)探索MPSOC筆記

    引言:《Exploring Zynq MPSoC With PYNQ and Machine Learning Applications》是當(dāng)年Zynq Book(ZYNQ-7000)
    的頭像 發(fā)表于 11-16 11:32 ?699次閱讀
    基于PYNQ和機(jī)器學(xué)習(xí)探索<b class='flag-5'>MPSOC</b>筆記

    在米爾電子MPSOC實(shí)現(xiàn)12G SDI視頻采集H.265壓縮SGMII萬兆以太網(wǎng)推流

    4K UHD音視頻廣播領(lǐng)域的優(yōu)勢 1.高性能與低功耗的結(jié)合:Zynq UltraScale+ MPSoC采用了16nm FinFET工藝,集成了多核處理器和可編程邏輯,能夠在提高性能的同時(shí)降低功耗,這對
    發(fā)表于 11-01 16:56

    12G-SDI高清視頻開發(fā)案例,讓4K視頻采集更便捷!基于Xilinx MPSoC高性能平臺

    本帖最后由 Tronlong創(chuàng)龍科技 于 2024-10-29 10:35 編輯 本文主要介紹基于Xilinx UltraScale+ MPSoC XCZU7EV的12G-SDI高清視頻開發(fā)
    發(fā)表于 10-29 10:09

    在米爾電子MPSOC實(shí)現(xiàn)12G SDI視頻采集H.265壓縮SGMII萬兆以太網(wǎng)推流

    在本設(shè)計(jì)中,我們使用Zynq UltraScale+ MPSoC平臺(具體型號為MYIR XCZU4EV),通過FPGA實(shí)現(xiàn)對SDI視頻的H265壓縮,并通過SGMII接口推送到萬兆
    發(fā)表于 10-14 17:42

    為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電

    電子發(fā)燒友網(wǎng)站提供《為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電.pdf》資料免費(fèi)下載
    發(fā)表于 09-25 10:54 ?0次下載
    為Xilinx? <b class='flag-5'>Zynq</b>?<b class='flag-5'>UltraScale</b>?系列多處理器中的VCCINT_VCU軌供電

    使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電

    電子發(fā)燒友網(wǎng)站提供《使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電.pdf》資料免費(fèi)下載
    發(fā)表于 09-21 11:11 ?0次下載
    使用TPS65086x PMIC為Xilinx <b class='flag-5'>Zynq</b> <b class='flag-5'>UltraScale</b> <b class='flag-5'>MPSoC</b>供電

    DDR存儲器接口的硬件和布局設(shè)計(jì)考慮因素

    電子發(fā)燒友網(wǎng)站提供《DDR存儲器接口的硬件和布局設(shè)計(jì)考慮因素.pdf》資料免費(fèi)下載
    發(fā)表于 09-11 14:29 ?1次下載