FIFO是在FPGA設(shè)計中使用的非常頻繁,也是影響FPGA設(shè)計代碼穩(wěn)定性以及效率等得關(guān)鍵因素。在數(shù)據(jù)連續(xù)讀取時,為了能不間斷的讀出數(shù)據(jù)而又不導致FIFO為空后還錯誤的讀出數(shù)據(jù)??梢詫IFO的Empty和Almost_empty以及讀使能配合起來使用,來保證能夠連續(xù)讀,并準確的判斷FIFO空滿狀態(tài),提前決定是否能啟動讀使能。
具體的實施辦法是:當Empty為1,立即停止讀;當Empty為0,Almost_empty為0時,可以放心讀;當Empty為0,但是Almost_empty為1時,如果上一拍讀使能Read也為1,那么不能讀;當Empty為0,但是Almost_empty為1時,如果上一拍讀使能Read為0,可以讀最后一拍。
在FIFO使用時,使用到Almost_full信號以及讀寫counter來控制FIFO的讀滿預警,如果數(shù)據(jù)不是在空滿判斷的下一拍寫入FIFO,則設(shè)計FIFO的滿預警時要小心。如果你不確定判斷滿預警之后要延遲多少拍才能真正寫入FIFO,那么盡量讓FIFO有足夠滿預警裕量。
例如,在wr_data_count為128才是真的滿了,你可以設(shè)成wr_data_count為120的時候就給出滿預警,可以保證設(shè)計的可靠和安全。當然,如果你能準確的算出判斷滿預警與真正寫入FIFO的延遲,可以用精確的滿預警閾值。
當需要使用到數(shù)據(jù)位寬轉(zhuǎn)換時,如將128位的數(shù)據(jù)轉(zhuǎn)換成64位的數(shù)據(jù),最好不要用XILINX自己生成的位寬轉(zhuǎn)換FIFO??梢岳瘍蓚€64位的FIFO,自己控制128轉(zhuǎn)64。這樣可以大大的節(jié)省資源,是XILINX CORE生成的FIFO資源的一半。
另外,當需要使用到位寬大于18bits,且深度小于等于512的FIFO時,建議使用XILINX COREGenerator來產(chǎn)生,它可以將一個36bits位寬512深度的FIFO在一個18×1024的BLOCK RAM中實現(xiàn)。如果我們自己用BLOCK RAM來實現(xiàn)一個FIFO,那只能例化一個36×1024的BLOCK RAM基元,造成浪費。
責任編輯:haq
-
FPGA
+關(guān)注
關(guān)注
1645文章
22050瀏覽量
618531 -
Xilinx
+關(guān)注
關(guān)注
73文章
2185瀏覽量
125363 -
fifo
+關(guān)注
關(guān)注
3文章
402瀏覽量
44818
原文標題:FIFO使用技巧
文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
FPGA在機器學習中的具體應(yīng)用
【RK3568+PG2L50H開發(fā)板實驗例程】FPGA部分 | ROM、RAM、FIFO 的使用
PLL技術(shù)在FPGA中的動態(tài)調(diào)頻與展頻功能應(yīng)用

智多晶FIFO_Generator IP介紹

基于FPGA的FIFO實現(xiàn)

AXI接口FIFO簡介

FIFO IP核的使用教程

FPGA 實時信號處理應(yīng)用 FPGA在圖像處理中的優(yōu)勢
FPGA 在人工智能中的應(yīng)用
AFE4960如何正確的從FIFO中讀取樣本呢?
FIFO的深度應(yīng)該怎么計算

FPGA在物聯(lián)網(wǎng)中的應(yīng)用前景
Efinity FIFO IP仿真問題 -v1

評論