99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于ModelSim使用二聯(lián)合Quarus自動仿真教程

FPGA之家 ? 來源:數(shù)字積木 ? 作者:數(shù)字積木 ? 2021-07-23 10:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

3 ModelSim工程實戰(zhàn)之自動仿真說完了 ModelSim 的使用流程,接下來我們將會對每個流程進行詳細的操作演示,一步步、手把手帶領大家學習使用 ModelSim 軟件。首先我們講解的 ModelSim 自動仿真,所謂自動仿真,其實是在 Quartus II 中調用 ModelSim 軟件來進行仿真。

在調用過程中,Quartus II 會幫我們完成 ModelSim 中的所有操作,我們只需要分析最后的仿真結果。下面我們就以上章節(jié)中我們創(chuàng)建的 Quartus II 軟件工程為例,進行仿真。3.1 檢查 EDA 路徑首先我們打開之前的 Quartus II 工程

在該頁面中,我們在菜單欄中找到【Tool】→【Options】按鈕并打開,在打開的頁面左側,我們找到“EDA Tool Options”點擊,如圖

8a7eba20-e10c-11eb-9e57-12bb97331649.png

在該頁面中,如果你安裝的是 ModelSim 軟件,那么你需要在 ModelSim 路徑中進行設置,這里我們使用的 ModelSim-Altera , 所 以 我 們 將 ModelSim-Altera 路 徑 設 置 成 了C:altera13.1modelsim_asewin32aloem。這里需要大家注意的是一定要選擇 modelsim_ase文件夾中的 win32aloem。

不要選擇 modelsim_ae 文件夾中的 win32aloem。還記得我們前面說的么?ae 是收費版本,我們是不能使用的,這里的 ase 免費版本也是可以滿足我們的設計的。路徑設置完成以后,我們點擊【OK】返回我們的 Quartus II 軟件界面。3.2 選擇 EDA 工具我們在 Quartus II 軟件頁面的菜單欄中,我們找到【Assignments】→【Settings】按鈕并打開,在打開的頁面左側我們找到“EDA Tool Settings”點擊,如圖

8aadabd2-e10c-11eb-9e57-12bb97331649.png

還記得我們之前創(chuàng)建工程的時候,由于在 Quartus II 軟件中我們沒有用到仿真,所以我們將這里設置成了“None”,現(xiàn)在我們需要用到仿真工具了,我們需要在這里將 Simulation 設置成“ModelSim-Altera、Verilog HDL”。設置完成之后,我們點擊【OK】返回 Quartus II 軟件頁 面中。3.3 編寫仿真文件我們在 Quartus II 軟件頁面的菜單欄中,我們找到【Processing】→【Start】→【Start TestBench Template Writer】按鈕并點擊,這時 Message 窗口中會顯示,如圖

8b06c3b6-e10c-11eb-9e57-12bb97331649.png

我們可以從這條信息中知道,Quartus II 軟件自動給我們生成了一個 TestBench 模板,我們只需要在這個模板上稍作修改就能直接使用了。我們在工程目錄下找到 Verilog_First.vt 文件,我們可以用記事本打開進行修改,也可以使用 Quartus II 軟件打開它進行修改,這里我們建議還在 Quartus II 軟件中進行修改。我們在 Quartus II 軟件的菜單欄中找到【File】→【Open】按鈕并打開,在對話框中找到我們的 Verilog 文件

打開之后,如圖

8b7f8df0-e10c-11eb-9e57-12bb97331649.png

在該圖中我們可以看到,Quartus II 軟件已經(jīng)為我們完成了一些基本工作,包括端口部分的代碼和接口變量的聲明,我們要做的就是在這個模板里添加我們需要的測試代碼(也就是我們常說的激勵)。為了讓讀者能夠更好的理解仿真。

這里我們就簡單介紹一下 TestBench 源代碼:代碼的第 1 行,表示仿真的單位時間為 1ps,精度為 1ps。想要進行仿真首先要規(guī)定時間單位,我們建議大家最好在 Testbench 里面統(tǒng)一規(guī)定時間單位,不要在工程代碼里定義,因為不同的模塊如果時間單位不同可能會為仿真帶來一些問題,timescale 是 Verilog 語法中的不可綜合語法。

代碼的第 2 行就是我們熟悉的部分了,其中第 5 行至第 10 行是我們的數(shù)據(jù)類型定義,這里我們可以看到 reg eachvec 是一個多余的信號,沒有任何作用,我們也可以將它刪除,接下來我們再來看第 13 行至第 18 行,這一部分就是一個模塊調用,它將我們的 Verilog 模塊中的信號連接到我們的 TestBench 模塊中。

最后,我們再來看下第 20 行至第 32 行代碼,其中第 20 行至第 26 行是信號的初始化,第 28 行至第 31 行是時鐘信號的生成。這里我們主要來講講#10000,#10000 表示的是延遲 10000ps(即 10ns),具體的延遲單位,還是要看我們的 timescale 是如何設置的。

至此,整個代碼都介紹完了。3.4 配置仿真功能編寫完了仿真文件,接下來我們需要在 Quartus II 軟件中配置仿真功能,我們在 Quartus II軟件界面的菜單欄找到【Assigement】→【Settings】按鈕并打開,在打開的頁面中,我們找到左側的 Simulation 點擊,出現(xiàn)如圖

8baf50a8-e10c-11eb-9e57-12bb97331649.png

我們選中“Compile Test bench”,然后單擊后面的【Test Benches】按鈕,則出現(xiàn)如圖 2.9所示的“Test Benches”窗口(也就是圖中上面的窗口),接著我們單擊【New】按鈕,則會出現(xiàn)如圖 所示的“New Test Bench Settings”窗口(也就是圖中下面的窗口)。

8bd314ca-e10c-11eb-9e57-12bb97331649.png

在該頁面中,我們將 TestBench 模塊名輸入到“Test bench name”和 “Top level module in test bench”的編輯欄中。接著我們在“Test bench and simulation files”下拉列表框中添加仿真文件,如圖 所示,點擊【Open】即可。

8c1752c0-e10c-11eb-9e57-12bb97331649.png

然后單擊【Add】 按鈕添加到最下面的列表中如圖

8c439c4a-e10c-11eb-9e57-12bb97331649.png

完成后我們單擊【OK】按鈕,便可看到如圖 2.12 所示的“Test benches”窗口的列表中出現(xiàn)了剛才添加的仿真文件相關信息,至此,我們仿真文件添加完成了,接著我們單擊【OK】按鈕,返回我們的 Quartus II 軟件界面。

8c637b64-e10c-11eb-9e57-12bb97331649.png

3.5 開始功能仿真

萬事俱備只欠東風,經(jīng)過上面這么多的操作步驟,我們終于完成了所有設置,接下來我們就可以進行仿真了,在開始仿真之前,我們這里有一點要需要注意,我們在 Quartus II 軟件中實現(xiàn)的功能是 LED 閃爍,它的間隔時間是 1s,如果我們想要仿真這個功能,那么我們仿真軟件運行時間最低就是 1s。這 1s 鐘在我們看來是很短很短的,不過在仿真軟件看來是很長很長的,我們的仿真軟件單位可是 ps。

為了便于我們仿真,這里我們需要稍微改動一下 Verilog 代碼,我們需要將 parameter SET_TIME_1S = 27‘d50_000_000;修改為 parameter SET_TIME_1S = 27’d50; 也就是將我們原來的 1s 鐘修改成了 1us。修改完畢后,我們在 Quartus II 軟件界面中的菜單欄中找到【Tools】→【Run Simulation Tool】→【RTL Simulation】按鈕并點擊,則會出現(xiàn)如圖 2.13 所示界面。

8c845384-e10c-11eb-9e57-12bb97331649.png

看到這里,也許有的朋友點擊【RTL Simulation】并沒有出現(xiàn) Modelsim 仿真窗口界面,而是出現(xiàn)了如圖 2.14 所示界面。

8cb1faa0-e10c-11eb-9e57-12bb97331649.png

出現(xiàn)這種錯誤主要是因為我們前面設置的 Modelsim 路徑不對造成的,如何解決這個問題呢?我們嘗試將 ModelSim-Altera 路徑設置成了 C:altera13.1modelsim_asewin32aloem。這和我們剛剛設置不同的是,我們在路徑的最后面添加了一個反斜杠。

這時,我們再點擊【RTL Simulation】按鈕就會出現(xiàn) Modelsim 仿真窗口界面了,這里我們需要說明的是:有的電腦不添加反斜杠是可以運行的,有的電腦不添加反斜杠是不能運行。在 Modelsim 軟件啟動過程中,我 們不需要任何操作,它會自動完成仿真,并給出我們所需要的波形,當波形圖出現(xiàn)之后,我們就可以查看波形來判斷設計功能是否正常了。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • ModelSim
    +關注

    關注

    5

    文章

    174

    瀏覽量

    48108

原文標題:ModelSim 使用【二】聯(lián)合Quarus自動仿真

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    TSMaster x dSPACE:聯(lián)合仿真助力汽車測試效率再升級

    趨勢。本次用戶大會上,同星智能現(xiàn)場演示了TSMaster與dSPACE控制臺的聯(lián)合仿真方案,展現(xiàn)了雙方在汽車HIL測試、ECU驗證及自動化測試領域的深度融合,引發(fā)與會
    的頭像 發(fā)表于 07-11 20:02 ?347次閱讀
    TSMaster x dSPACE:<b class='flag-5'>聯(lián)合</b><b class='flag-5'>仿真</b>助力汽車測試效率再升級

    【RK3568+PG2L50H開發(fā)板實驗例程】FPGA部分 | Pango 的時鐘資源——鎖相環(huán)

    、clkout1、 clkout2 和 lock 使用 wire 引出觀察。 4.PDS 與 Modelsim 聯(lián)合仿真 PDS 支持與 Modelsim 或 QuestaSim 等第
    發(fā)表于 07-10 10:28

    康謀分享 | 基于多傳感器數(shù)據(jù)的自動駕駛仿真確定性驗證

    自動駕駛仿真測試中,游戲引擎的底層架構可能會帶來非確定性的問題,侵蝕測試可信度。如何通過專業(yè)仿真平臺,在多傳感器配置與極端天氣場景中實現(xiàn)測試數(shù)據(jù)零差異?確定性驗證方案已成為自動駕駛研發(fā)
    的頭像 發(fā)表于 07-02 13:17 ?3332次閱讀
    康謀分享 | 基于多傳感器數(shù)據(jù)的<b class='flag-5'>自動</b>駕駛<b class='flag-5'>仿真</b>確定性驗證

    干貨分享 | 手把手教學:TSMasterAPI插件導入與ECUTEST聯(lián)合仿真指南

    在汽車電子ECU開發(fā)與測試中,聯(lián)合仿真已成為提高測試效率、確保系統(tǒng)穩(wěn)定性的關鍵手段。而TSMaster作為汽車電子仿真與測試的綜合工具,結合ECUTEST的專業(yè)測試能力,能夠實現(xiàn)高效的自動
    的頭像 發(fā)表于 06-27 20:02 ?654次閱讀
    干貨分享 | 手把手教學:TSMasterAPI插件導入與ECUTEST<b class='flag-5'>聯(lián)合</b><b class='flag-5'>仿真</b>指南

    Adams多體動力學仿真解決方案全面解析

    Adams/Controls機電液控系統(tǒng)聯(lián)合仿真機器人、航空航天 Adams/Flex柔性體動力學分析輕量化結構設計 Adams/View參數(shù)化建模與可視化前處理概念設計階段驗證 三、關鍵技術
    發(fā)表于 04-17 17:24

    開關電源仿真

    一、 Saber在變壓器輔助設計中的優(yōu)勢:1、由于Saber相當適合仿真電源,因此對電源中的變壓器營造的工作環(huán)境相當真實,變壓器不是孤立地被防真,而是與整個電源主電路的聯(lián)合運行防真。主要功率級指標
    發(fā)表于 04-09 14:47

    【紫光同創(chuàng)盤古100Pro+開發(fā)板,MES2L676-100HP教程】盤古676系列——Modelsim的使用和do文件編寫

    的基本使用方法,完成do文件的編寫,提高仿真效率。 實驗環(huán)境: Window11 PDS2022.2-SP6.4 Modelsim10.6rc :??????????????實驗原理 將M
    發(fā)表于 02-25 18:36

    spectre和hpeesofsim仿真直流電壓結果不同

    采用了virtuoso和ADS的聯(lián)合仿真,在ADS中優(yōu)化然后再virtuoso中輸入變量檢查結果。 結果在替換過程中突然發(fā)現(xiàn)替了一個負反饋的電容之后S21者有明顯差異。確認其他變量相同后找原因
    發(fā)表于 01-21 16:00

    智能座艙HIL仿真測試解決方案

    ,實現(xiàn)了在實驗室條件下的覆蓋設計體驗、功能驗證、自動化運行、聯(lián)合仿真的測試環(huán)境,為智能座艙系統(tǒng)的測試、分析和研究提供了有利支持。
    的頭像 發(fā)表于 12-24 11:08 ?1133次閱讀
    智能座艙HIL<b class='flag-5'>仿真</b>測試解決方案

    OptiSystem與OptiSPICE的聯(lián)合使用:收發(fā)機電路的眼圖分析

    圖4.選擇用于聯(lián)合仿真的Netlist文件 啟動OptiSystem仿真后(圖5),OptiSPICE NetList接收到OptiSystem產(chǎn)生的信號。然后自動啟動OptiSP
    發(fā)表于 12-10 08:59

    使用modelsim時的問題分析

    仿真對于FPGA設計來說至關重要,我們經(jīng)常使用modelsim來進行功能仿真或者時序仿真,這樣就需要將modelsim和設計軟件(quart
    的頭像 發(fā)表于 10-24 18:15 ?1729次閱讀
    使用<b class='flag-5'>modelsim</b>時的問題分析

    Efinity FIFO IP仿真問題 -v1

    Efinity目前不支持聯(lián)合仿真,只能通過調用源文件仿真。 我們生成一個fifo IP命名為fifo_sim 在Deliverables中保留Testbench的選項。 在IP的生成目錄下會有以下
    的頭像 發(fā)表于 10-21 11:41 ?1549次閱讀
    Efinity FIFO IP<b class='flag-5'>仿真</b>問題 -v1

    智駕仿真測試實戰(zhàn)之自動泊車HiL仿真測試

    汽車進入智能化時代,自動泊車功能已成為標配。在研發(fā)測試階段,實車測試面臨測試場景覆蓋度不足、效率低下和成本高昂等挑戰(zhàn)。為解決這些問題,本文提出一種自動泊車HiL仿真測試系統(tǒng)方案,可大幅度提升測試效率
    的頭像 發(fā)表于 10-10 08:05 ?3363次閱讀
    智駕<b class='flag-5'>仿真</b>測試實戰(zhàn)之<b class='flag-5'>自動</b>泊車HiL<b class='flag-5'>仿真</b>測試

    自動駕駛聯(lián)合仿真——功能模型接口FMI(終)

    本文帶您了解,如何在aiSim中,通過UDP和aiSim車輛動力學API(Vehicle Dynamics Interface, VDI)來實現(xiàn)和外部的FMU車輛動力學模型的聯(lián)合仿真?
    的頭像 發(fā)表于 08-07 10:19 ?3431次閱讀
    <b class='flag-5'>自動</b>駕駛<b class='flag-5'>聯(lián)合</b><b class='flag-5'>仿真</b>——功能模型接口FMI(終)

    康謀分享 | 自動駕駛聯(lián)合仿真——功能模型接口FMI(四)

    功能模型接口是一個開放且獨立于工具的標準,便于實現(xiàn)自動駕駛仿真工具間的模型交換和聯(lián)合仿真。本篇文章繼續(xù)展示如何建立一個FMU并實現(xiàn)基于UDP和FMI
    的頭像 發(fā)表于 07-24 10:54 ?3445次閱讀
    康謀分享 | <b class='flag-5'>自動</b>駕駛<b class='flag-5'>聯(lián)合</b><b class='flag-5'>仿真</b>——功能模型接口FMI(四)