99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在SpinalHDL中如何優(yōu)雅地例化端口?

FPGA之家 ? 來源:Spinal FPGA ? 作者:Spinal FPGA ? 2021-06-16 17:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在編寫Verilog代碼時最痛苦的事情便是例化模塊時端口的連接,這時候的你我便成了連線工程師,本節(jié)就在SpinalHDL中如何像軟件調(diào)用方法那樣優(yōu)雅地例化端口進行探討。

習(xí)慣了寫Verilog的小伙伴們在做大型工程時是否有遇到過連續(xù)數(shù)天時間化身“連線工程師”去例化模塊、為端口賦值連接的場景(關(guān)鍵是這些工作量老板他也不認)。盡管在SystemVerilog中提供了Interface接口的概念,但是從事FPGA的小伙伴都清楚無論是Xilinx的Vivado還是Intel Quartus雖然支持SystemVerilog但遠沒有做到像軟件代碼編輯器那般做到自動聯(lián)想與提示。最近分析一個Intel的大型源碼工程其中用到了大量的SystemVerilog中的interface及struct,但自動關(guān)聯(lián)提示做的真是一團糟,導(dǎo)致閱讀體驗真是差的一匹…… 本文以一個簡單的加法器的例子來看如何在SpinalHDL中如何避免成為連線工程師。 加法器端口列表如下所示:端口名方向位寬說明

valid_ininput1輸入有效標志

data1input8輸入數(shù)據(jù)

data2input8輸入數(shù)據(jù)

sumoutput8和

sum_validoutput1和有效標志

初階

剛開始接觸SpinalHDL時這個加法器我們可能會這么來寫:

class add(dataWidth:Int) extends Component{ val validIn=in Bool() val data1=in UInt(dataWidth bits) val data2=in UInt(dataWidth bits) val sum=out UInt(dataWidth bits) val sumValid=out Bool() sum:=RegNextWhen(data1+data2,validIn) sumValid:=RegNext(validIn,F(xiàn)alse)}

這里針對端口的實現(xiàn)形式和我們在Verilog中的方式基本相同。那么當我們在例化這個模塊時,我們可能會這么來寫:

class addInst(dataWidth:Int) extends Component { val io=new Bundle{ val validIn_0=in Bool() val data1_0=in UInt(dataWidth bits) val data2_0=in UInt(dataWidth bits) val sum_0=out UInt(dataWidth bits) val sumValid_0=out Bool()

val validIn_1=in Bool() val data1_1=in UInt(dataWidth bits) val data2_1=in UInt(dataWidth bits) val sum_1=out UInt(dataWidth bits) val sumValid_1=out Bool() } val add0=new add(dataWidth) val add1=new add(dataWidth) add0.validIn《》io.validIn_0 add0.data1《》io.data1_0 add0.data2《》io.data2_0 add0.sum《》io.sum_0 add0.sumValid《》io.sumValid_0 add1.validIn《》io.validIn_1 add1.data1《》io.data1_1 add1.data2《》io.data2_1 add1.sum《》io.sum_1 add1.sumValid《》io.sumValid_1}

這里例化了兩個加法器,可以看到,這里如同我們寫Verilog代碼般一根根連線,當有眾多模塊需要去例化時還是蠻痛苦的。

中階

在SystemVerilog中提供了Interface的概念用于封裝接口,在SpinalHDL中,我們可以借助軟件面向?qū)ο蟮乃枷氚呀涌诮o抽象出來:

case class sumPort(dataWidth:Int=8) extends Bundle with IMasterSlave{ case class dataPort(dataWidth:Int=8) extends Bundle{ val data1=UInt(dataWidth bits) val data2=UInt(dataWidth bits) } val dataIn=Flow(dataPort(dataWidth)) val sum=Flow(UInt(dataWidth bits))

override def asMaster(): Unit = { master(dataIn) slave(sum) }}

這里我們將加法器的端口抽象成sumPort端口。其中包含兩個Flow類型:dataIn、sum。并聲明當作為master端口時dataIn為master、sum為slave。這樣,我們的加法器便可以這么來寫:

case class add2(dataWidth:Int=8)extends Component{ val io=new Bundle{ val sumport=slave(sumPort(dataWidth)) } io.sumport.sum.payload:=RegNextWhen(io.sumport.dataIn.data1+io.sumport.dataIn.data2,io.sumport.dataIn.valid) io.sumport.sum.valid:=RegNext(io.sumport.dataIn.valid,F(xiàn)alse)}

而我們在例化時,便可以簡潔地例化:

class addInst1(dataWidth:Int) extends Component{ val io=new Bundle{ val sumport0=slave(sumPort(dataWidth)) val sumport1=slave(sumPort(dataWidth)) } val addInst_0=add2(dataWidth) val addInst_1=add2(dataWidth) io.sumport0《》addInst_0.io.sumport io.sumport1《》addInst_1.io.sumport}

如此我們便能簡潔地例化加法器。雖然這里地做法思想和SystemVerilog中地思想基本一致,但好處是我們能夠在IDEA中像閱讀軟件代碼那般快速地跳轉(zhuǎn)和定位,相較于廠商工具中那樣分析工程地痛苦實在是好太多。

高階

在中階例,我們采用了類似SystemVerilog中Interface及struct概念,但可以發(fā)現(xiàn),我們這里依舊存在連線行為。一個模塊例化一次要連線一次,要例化N次還是要……

在軟件代碼中,調(diào)用一個方法或者模塊往往一行代碼了事:聲明調(diào)用函數(shù)并將參數(shù)放在括號列表里。那么在這里,我們能否像軟件調(diào)用那樣一行代碼搞定呢?

可以的!由于SpinalHDL是基于Scala的,因此我們可以將端口列表當成參數(shù)列表來傳遞。這里我們先為我們的加法器定義一個伴生對象:

object add2{ def apply(dataWidth: Int,port Unit = { val addInst=new add2(dataWidth) addInst.io.sumport《》port }}

這里我們?yōu)榧臃ㄆ鱝dd2定義了一個伴生對象(伴生對象聲明為object,名字與類名相同)。并在其中定義了一個apply方法,傳入兩個參數(shù):位寬dataWidth及端口port,并在apply實現(xiàn)中完成模塊例化及端口連接(一次連線,終身使用)。隨后我們在例化時便可以像軟件調(diào)用方法那樣例化模塊了:

class addInst1(dataWidth:Int) extends Component{ val io=new Bundle{ val sumport0=slave(sumPort(dataWidth)) val sumport1=slave(sumPort(dataWidth)) } add2(dataWidth,io.sumport0) add2(dataWidth,io.sumport0)}

一行代碼搞定一個模塊的一次例化和端口連接!

原文標題:SpinalHDL—像軟件調(diào)用方法般例化模塊

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 軟件
    +關(guān)注

    關(guān)注

    69

    文章

    5150

    瀏覽量

    89202
  • Verilog
    +關(guān)注

    關(guān)注

    29

    文章

    1367

    瀏覽量

    112243

原文標題:SpinalHDL—像軟件調(diào)用方法般例化模塊

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    EtherCAT與Profinet協(xié)議轉(zhuǎn)換工業(yè)自動的應(yīng)用:以匯川伺服驅(qū)動器為

    工業(yè)自動領(lǐng)域,實現(xiàn)不同協(xié)議設(shè)備間的無縫通信是提升生產(chǎn)效率的關(guān)鍵。以EtherCAT主站通過Profinet網(wǎng)關(guān)連接匯川伺服驅(qū)動器的場景為,這一技術(shù)組合不僅解決了異構(gòu)網(wǎng)絡(luò)協(xié)同的難題,更通過精準的速度控制為生產(chǎn)線注入了智能
    的頭像 發(fā)表于 07-08 15:49 ?147次閱讀
    EtherCAT與Profinet協(xié)議轉(zhuǎn)換<b class='flag-5'>在</b>工業(yè)自動<b class='flag-5'>化</b><b class='flag-5'>中</b>的應(yīng)用:以匯川伺服驅(qū)動器為<b class='flag-5'>例</b>

    推薦!如何優(yōu)雅地擺好PCB絲???

    很多畫PCB的人,會認為絲印不影響電路的性能,所以,對絲印并不重視。但是,對于一個專業(yè)的硬件工程師來說,必須重視這些細節(jié)。 下面介紹如何優(yōu)雅地弄好PCB絲印。 1 擺放的位置 一般來說,電阻、電容
    發(fā)表于 04-08 14:59

    信號端口濾波器的基本知識

    電路,信號輸入端口是一個非常重要的組成部分。它允許電路接收和處理來自外部環(huán)境的信號,從而實現(xiàn)各種不同的功能。通常情況下,信號輸入端口是指電路
    的頭像 發(fā)表于 02-11 11:42 ?609次閱讀
    信號<b class='flag-5'>端口</b>濾波器的基本知識

    電源技術(shù)工業(yè)自動的應(yīng)用

    電源技術(shù)工業(yè)自動的應(yīng)用至關(guān)重要,它不僅是工業(yè)自動系統(tǒng)穩(wěn)定運行的基礎(chǔ),還直接影響到系統(tǒng)的性能、效率和可靠性。以下是對電源技術(shù)工業(yè)自動
    的頭像 發(fā)表于 01-08 10:12 ?739次閱讀

    Verilog說明

    (或說是調(diào)用)。一個FPGA項目工程,其輸入、輸出端口命名通常在設(shè)計前期就已確定下來,但會存在一些中間變量,一個工程可能會讓不同的
    的頭像 發(fā)表于 12-17 11:29 ?2174次閱讀
    Verilog<b class='flag-5'>例</b><b class='flag-5'>化</b>說明

    如何設(shè)置內(nèi)網(wǎng)IP的端口映射到公網(wǎng)

    現(xiàn)代網(wǎng)絡(luò)環(huán)境端口映射(Port Mapping)是一項非常實用的技術(shù),它允許用戶將內(nèi)網(wǎng)設(shè)備的服務(wù)端口映射到公網(wǎng),使外網(wǎng)用戶可以訪問內(nèi)網(wǎng)
    的頭像 發(fā)表于 11-14 14:23 ?1959次閱讀

    如何測試交換機端口速率

    交換機端口速率是指交換機端口在數(shù)據(jù)傳輸過程的最大傳輸速率。在網(wǎng)絡(luò)環(huán)境,交換機端口速率對于確保網(wǎng)絡(luò)性能和數(shù)據(jù)傳輸效率至關(guān)重要。測試交換機
    的頭像 發(fā)表于 10-18 09:48 ?4221次閱讀

    內(nèi)部端口和外部端口怎么填

    計算機網(wǎng)絡(luò),端口(Port)是用來區(qū)分不同服務(wù)或應(yīng)用程序的數(shù)據(jù)傳輸通道。每個端口號都是一個16位的數(shù)字,范圍從0到65535。端口號被分
    的頭像 發(fā)表于 10-17 10:58 ?2964次閱讀

    外部端口和內(nèi)部端口是什么意思

    計算機網(wǎng)絡(luò)和網(wǎng)絡(luò)安全領(lǐng)域,"外部端口"和"內(nèi)部端口"這兩個術(shù)語通常用來描述網(wǎng)絡(luò)通信中的端口配置和訪問控制。 外部端口(External P
    的頭像 發(fā)表于 10-17 10:50 ?2757次閱讀

    控制端口和數(shù)據(jù)端口怎么區(qū)別

    計算機網(wǎng)絡(luò)端口是用來區(qū)分不同服務(wù)的邏輯概念。每個端口都有一個唯一的編號,范圍從0到65535。端口可以分為控制
    的頭像 發(fā)表于 10-17 10:40 ?1349次閱讀

    ad端口的幾種類型

    Altium Designer(簡稱AD)等電子設(shè)計自動(EDA)軟件,端口(Port)是設(shè)計原理圖時用于連接和表示信號流動的重要元素。除了
    的頭像 發(fā)表于 09-29 10:11 ?5064次閱讀

    adc器件各端口的位置是什么

    端口的功能和位置同類型ADC可能會有所相似。以下是一些常見的ADC端口及其功能的概述: 1. 模擬輸入端口(Analog Input P
    的頭像 發(fā)表于 09-29 10:07 ?1628次閱讀

    以太網(wǎng)端口和千兆端口的區(qū)別

    以太網(wǎng)端口和千兆端口多個方面存在顯著的區(qū)別,這些區(qū)別主要體現(xiàn)在速度、應(yīng)用范圍、技術(shù)規(guī)格以及網(wǎng)絡(luò)性能等方面。
    的頭像 發(fā)表于 08-07 15:42 ?2430次閱讀

    如何優(yōu)雅OpenMV上使用LVGL

    LVGL適配到OpenMV工程menuconfig配置LVGL配置SDK的openmv工程的基礎(chǔ)上進行修改,添加LVGLV8的packages包,使用scons
    的頭像 發(fā)表于 07-31 08:36 ?1857次閱讀
    如何<b class='flag-5'>優(yōu)雅</b>的<b class='flag-5'>在</b>OpenMV上使用LVGL

    求助各位關(guān)于Verilog當中模塊、端口與引腳 的問題

    初學(xué)者。我刷HDLbits的時候做到了這道題 答案: 答案給的是定義了wire型的信號,并借這個來進行端口連接。而我的疑問在于: 1.模塊化時,如果采用按名字的方式進行
    發(fā)表于 07-15 20:38