99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

剖析Zynq-7000系列全局定時(shí)器(GT)

FPGA開(kāi)源工作室 ? 來(lái)源:ZYNQ ? 作者:小默 ? 2021-06-16 16:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

每個(gè) Cortex-A9 處理器都有自己的私有 32 位定時(shí)器和 32 位看門狗定時(shí)器,兩個(gè)處理器共享一個(gè)全局 64 位定時(shí)器,這些定時(shí)器始終以 CPU 頻率 (CPU_3x2x) 的 1/2 計(jì)時(shí)。

在系統(tǒng)層面,有一個(gè) 24 位看門狗定時(shí)器和兩個(gè) 16 位三重定時(shí)器/計(jì)數(shù)器。

系統(tǒng)看門狗定時(shí)器的時(shí)鐘頻率為 CPU 頻率 (CPU_1x) 的 1/4 或 1/6,或者可以由來(lái)自 MIO 引腳或來(lái)自 PL 的外部信號(hào)提供時(shí)鐘。

兩個(gè)三重定時(shí)器/計(jì)數(shù)器始終以 CPU 頻率 (CPU_1x) 的 1/4 或 1/6 計(jì)時(shí),用于計(jì)算來(lái)自 MIO 引腳或來(lái)自 PL 的信號(hào)脈沖的寬度。

下圖顯示了系統(tǒng)定時(shí)器的關(guān)系

本文重點(diǎn)說(shuō)一下全局定時(shí)器。

全局定時(shí)器

全局定時(shí)器是一個(gè) 64 位的具有自動(dòng)遞增功能的遞增計(jì)數(shù)器。

全局定時(shí)器是內(nèi)存映射到與私有定時(shí)器相同的地址空間。

所有 Cortex-A9 處理器都可以訪問(wèn)全局定時(shí)器。

每個(gè) Cortex-A9 處理器都有一個(gè) 64 位比較器,用于在全局定時(shí)器達(dá)到比較器值時(shí)聲明一個(gè)私有中斷。

計(jì)時(shí)

GTC 始終以 CPU 頻率 (CPU_3x2x) 的 1/2 計(jì)時(shí)。

寄存器概述

有關(guān)GTC的注冊(cè)概述如下表

411eb9ec-cac4-11eb-9e57-12bb97331649.png

全局定時(shí)器寄存器概述

怎么使用?

下面兩個(gè)函數(shù)是在bsp standalone中的xtime_l.c中。

void XTime_SetTime(XTime Xtime_Global)

{

/* Disable Global Timer */

Xil_Out32((u32)GLOBAL_TMR_BASEADDR +(u32)GTIMER_CONTROL_OFFSET, (u32)0x0);

/* Updating Global Timer Counter Register */

Xil_Out32((u32)GLOBAL_TMR_BASEADDR +(u32)GTIMER_COUNTER_LOWER_OFFSET, (u32)Xtime_Global);

Xil_Out32((u32)GLOBAL_TMR_BASEADDR +(u32)GTIMER_COUNTER_UPPER_OFFSET,

(u32)((u32)(Xtime_Global》》32U)));

/* Enable Global Timer */

Xil_Out32((u32)GLOBAL_TMR_BASEADDR + (u32)GTIMER_CONTROL_OFFSET, (u32)0x1);

}

void XTime_GetTime(XTime *Xtime_Global)

{

u32 low;

u32 high;

/* Reading Global Timer Counter Register */

do

{

high = Xil_In32(GLOBAL_TMR_BASEADDR + GTIMER_COUNTER_UPPER_OFFSET);

low = Xil_In32(GLOBAL_TMR_BASEADDR + GTIMER_COUNTER_LOWER_OFFSET);

} while(Xil_In32(GLOBAL_TMR_BASEADDR + GTIMER_COUNTER_UPPER_OFFSET) != high);

*Xtime_Global = (((XTime) high) 《《 32U) | (XTime) low;

}

官方已經(jīng)把全局定時(shí)器自動(dòng)初始化好了,其頻率為CPU頻率的一半。

定義全局定時(shí)器的7個(gè)寄存器全部按照地址進(jìn)行了宏定義,采用xil_io.h里的out32和in32兩個(gè)函數(shù)進(jìn)行讀寫操作:

#define Global_Timer_INTR XPAR_GLOBAL_TMR_INTR#define Global_Timer_Counter_Register0 XPAR_GLOBAL_TMR_BASEADDR+0x0U#define Global_Timer_Counter_Register1 XPAR_GLOBAL_TMR_BASEADDR+0x4U#define Global_Timer_Control_Register XPAR_GLOBAL_TMR_BASEADDR+0x8U#define Global_Timer_Interrupt_Status_Register XPAR_GLOBAL_TMR_BASEADDR+0xCU#define Comparator_Value_Register0 XPAR_GLOBAL_TMR_BASEADDR+0x10U#define Comparator_Value_Register1 XPAR_GLOBAL_TMR_BASEADDR+0x14U#define Auto_increment_Register XPAR_GLOBAL_TMR_BASEADDR+0x18U

接下來(lái)進(jìn)行全局定時(shí)器的初始化和中斷函數(shù)綁定:

GT_Write_Reg(Global_Timer_Control_Register,0);//停止全局定時(shí)器

GT_Write_Reg(Global_Timer_Counter_Register0,0);//清空計(jì)數(shù)器低32位

GT_Write_Reg(Global_Timer_Counter_Register1,0);//清空計(jì)數(shù)器高32位

GT_Write_Reg(Global_Timer_Interrupt_Status_Register,1);//清除中斷標(biāo)志位

GT_Write_Reg(Comparator_Value_Register0,TIMER_LOAD_VALUE);//加載比較器低32位

GT_Write_Reg(Comparator_Value_Register1,0);//加載比較器高32位

GT_Write_Reg(Auto_increment_Register,TIMER_LOAD_VALUE);//加載遞增寄存器數(shù)值

Status = XScuGic_Connect(IntcInstancePtr, Global_Timer_INTR,

(Xil_ExceptionHandler)TimerIntrHandler,

0);//綁定全局定時(shí)器中斷服務(wù)函數(shù)

if (Status != XST_SUCCESS)

{

return Status;

}

XScuGic_InterruptMaptoCpu(IntcInstancePtr,1,Global_Timer_INTR);//將27號(hào)全局定時(shí)器中斷映射到CPU1

XScuGic_Enable(IntcInstancePtr, Global_Timer_INTR);//打開(kāi)全局定時(shí)器中斷(27號(hào))

主程序中打開(kāi)全局定時(shí)器開(kāi)始計(jì)時(shí)

GT_Write_Reg(Global_Timer_Control_Register,//啟動(dòng)全局定時(shí)器

Auto_Increment_Bit|IRQ_Enable_Bit|Comp_Enable_Bit|Timer_Enable_Bit);

總結(jié)

全局定時(shí)器一共7個(gè)寄存器,打開(kāi)SDK再想看看對(duì)應(yīng)的BSP文檔時(shí)就會(huì)發(fā)現(xiàn)還是很復(fù)雜的。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19896

    瀏覽量

    235266
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5434

    瀏覽量

    124513
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11080

    瀏覽量

    217108
  • 計(jì)數(shù)器
    +關(guān)注

    關(guān)注

    32

    文章

    2291

    瀏覽量

    96422
  • 定時(shí)器
    +關(guān)注

    關(guān)注

    23

    文章

    3298

    瀏覽量

    118959

原文標(biāo)題:Zynq-7000系列全局定時(shí)器(GT)詳解

文章出處:【微信號(hào):leezym0317,微信公眾號(hào):FPGA開(kāi)源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    MCU定時(shí)器/計(jì)數(shù)

    RISC-V核低功耗MCU通過(guò)靈活的定時(shí)器架構(gòu)、低功耗模式適配及硬件級(jí)中斷優(yōu)化,在工業(yè)控制、智能家居等場(chǎng)景中實(shí)現(xiàn)高精度計(jì)時(shí)與能耗控制的協(xié)同設(shè)計(jì),滿足復(fù)雜任務(wù)調(diào)度與實(shí)時(shí)響應(yīng)的雙重需求?。 一、?硬件
    的頭像 發(fā)表于 04-27 13:54 ?300次閱讀

    詳解CKS32F107xx系列定時(shí)器同步功能

    CKS32F107xx系列部分定時(shí)器在內(nèi)部是相連的,可用于定時(shí)器同步或鏈接,方便用戶配置不同的同步模式,以便在電機(jī)控制、數(shù)據(jù)采集和PWM信號(hào)生成等應(yīng)用中,實(shí)現(xiàn)復(fù)雜的時(shí)間序列和多通道的同步操作。本節(jié)課
    的頭像 發(fā)表于 11-26 17:51 ?1061次閱讀
    詳解CKS32F107xx<b class='flag-5'>系列</b>的<b class='flag-5'>定時(shí)器</b>同步功能

    dac3174與xilinx zynq7000系列連接,fpga的案例參考代碼有沒(méi)有?

    dac3174與xilinx zynq7000系列連接,fpga的案例參考代碼有沒(méi)有? tsw1400_lvds_dac_sample_wise_restored的代碼寫的實(shí)在太難度了,一句注釋都沒(méi)有
    發(fā)表于 11-25 06:04

    當(dāng)ADC3663的LVDS輸出給到ZYNQ-7000的LVDS接收這兩者之間可以直連嗎?

    ADC3663的LVDS差分輸出與xilinx的ZYNQ-7000的LVDS輸入的電平匹配問(wèn)題 ADC3663的供電是1.8V,ADC3663的LVDS輸出給到ZYNQ-7000的BANK12
    發(fā)表于 11-14 07:43

    正點(diǎn)原子fpga開(kāi)發(fā)板不同型號(hào)

    處理和FPGA邏輯單元。ZYNQ-7000系列的開(kāi)發(fā)板通常具備以下特點(diǎn): 低成本 :適合預(yù)算有限的個(gè)人和教育機(jī)構(gòu)。
    的頭像 發(fā)表于 11-13 09:30 ?3717次閱讀

    Xilinx ZYNQ 7000系列SoC的功能特性

    本文介紹下Xilinx ZYNQ 7000系列SoC的功能特性、資源特性、封裝兼容性以及如何訂購(gòu)器件。
    的頭像 發(fā)表于 10-24 15:04 ?2732次閱讀
    Xilinx <b class='flag-5'>ZYNQ</b> <b class='flag-5'>7000</b><b class='flag-5'>系列</b>SoC的功能特性

    禁用Tl系列監(jiān)控的看門狗定時(shí)器

    電子發(fā)燒友網(wǎng)站提供《禁用Tl系列監(jiān)控的看門狗定時(shí)器.pdf》資料免費(fèi)下載
    發(fā)表于 10-12 09:40 ?0次下載
    禁用Tl<b class='flag-5'>系列</b>監(jiān)控<b class='flag-5'>器</b>的看門狗<b class='flag-5'>定時(shí)器</b>

    zynq7000 BSP無(wú)法在u-boot加載運(yùn)行怎么解決?

    1、硬件配置zynq7000 zedboard 2、下載git,回退到支持zynq7000 的bsp包 3、采用xilinx sdk工具可以運(yùn)行thread-zynq7000.elf 4、采用u-boot tftp下載到板子th
    發(fā)表于 09-27 09:26

    定時(shí)器自動(dòng)控制開(kāi)關(guān)怎么設(shè)置

    定時(shí)器自動(dòng)控制開(kāi)關(guān)是一種常見(jiàn)的自動(dòng)化設(shè)備,廣泛應(yīng)用于家庭、工業(yè)、農(nóng)業(yè)等多個(gè)領(lǐng)域。通過(guò)定時(shí)器,用戶可以預(yù)設(shè)時(shí)間,讓設(shè)備在特定時(shí)間自動(dòng)開(kāi)啟或關(guān)閉,從而實(shí)現(xiàn)節(jié)能、提高效率和便利性。 一、定時(shí)器
    的頭像 發(fā)表于 09-19 16:19 ?4097次閱讀

    正點(diǎn)原子ZYNQ7015開(kāi)發(fā)板!ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2,性能強(qiáng)悍,資料豐富!

    本帖最后由 jf_85110202 于 2024-9-14 10:33 編輯 正點(diǎn)原子ZYNQ7015開(kāi)發(fā)板!ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2,性能
    發(fā)表于 09-14 10:12

    zynq7000 BSP無(wú)法在u-boot加載運(yùn)行,為什么?

    1、硬件配置zynq7000 zedboard 2、下載git,回退到支持zynq7000 的bsp包 3、采用xilinx sdk工具可以運(yùn)行thread-zynq7000.elf 4、采用u-boot tftp下載到板子th
    發(fā)表于 09-13 07:06

    [XILINX] 正點(diǎn)原子ZYNQ7035/7045/7100開(kāi)發(fā)板發(fā)布、ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2!

    正點(diǎn)原子FPGA新品ZYNQ7035/7045/7100開(kāi)發(fā)板,ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2! 正點(diǎn)原子Z100
    發(fā)表于 09-02 17:18

    定時(shí)器的基本組成和工作模式

    定時(shí)器是計(jì)算機(jī)或電子設(shè)備中常見(jiàn)的一個(gè)硬件或軟件組件,其主要功能是測(cè)量和控制時(shí)間的流逝。它在各種應(yīng)用中起著至關(guān)重要的作用,如操作系統(tǒng)調(diào)度、多媒體播放、網(wǎng)絡(luò)通信、工業(yè)自動(dòng)化控制以及家電設(shè)備的定時(shí)功能等。定時(shí)器的工作原理基于時(shí)序控制,
    的頭像 發(fā)表于 08-19 18:28 ?2779次閱讀

    AGASTAT 7000系列工業(yè)電空定時(shí)繼電器數(shù)據(jù)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《AGASTAT 7000系列工業(yè)電空定時(shí)繼電器數(shù)據(jù)手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 08-12 14:19 ?0次下載