99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于DSP和FPGA芯片實(shí)現(xiàn)基帶處理單元的設(shè)計(jì)方案

電子設(shè)計(jì) ? 來源:電子設(shè)計(jì)應(yīng)用 ? 作者:張俊輝,陳賢亮 ? 2021-05-25 10:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

TD-SCDMA系統(tǒng)的基帶處理流程如圖1所示。其中,傳輸信道編碼復(fù)用包括以下一些處理步驟:CRC校驗(yàn)、傳輸塊級(jí)聯(lián)/分割、信道編碼、無線幀均衡、第 1次交織、無線幀分割、速率匹配、傳輸信道復(fù)用、比特?cái)_碼、物理信道分割、第2次交織、子幀分割、物理信道映射等,如圖2所示。

圖1 TD-SCDMA基帶處理框圖

圖2 傳輸信道編碼復(fù)用結(jié)構(gòu)

在圖2中,每個(gè)傳輸信道(TrCH)對(duì)應(yīng)一個(gè)業(yè)務(wù),由于各種業(yè)務(wù)對(duì)時(shí)延的要求不同,所以其傳輸時(shí)間間隔(TTI)是不同的,TTI可以是10ms、20ms、40ms或80ms。

實(shí)現(xiàn)方案

本文提出了DSPFPGA線性流水陣列結(jié)構(gòu)的實(shí)現(xiàn)方案:使用DSP與大規(guī)模FPGA協(xié)同處理基帶發(fā)送數(shù)據(jù)。該處理單元以DPS芯片為核心,構(gòu)造一個(gè)小的DSP系統(tǒng)。

在基帶處理單元中,低層的信號(hào)預(yù)處理算法處理的數(shù)據(jù)量大,對(duì)處理速度的要求高,但運(yùn)算結(jié)構(gòu)相對(duì)比較簡單,因而適于用FPGA進(jìn)行硬件實(shí)現(xiàn),這樣能同時(shí)兼顧速度及靈活性。相比之下,高層處理算法的特點(diǎn)是所處理的數(shù)據(jù)量較低層算法少,但算法的控制結(jié)構(gòu)復(fù)雜,適于用運(yùn)算速度高、尋址方式靈活、通信機(jī)制強(qiáng)大的DSP芯片來實(shí)現(xiàn)。

DSP處理器利用其強(qiáng)大的I/O功能實(shí)現(xiàn)單元電路內(nèi)部和各個(gè)單元之間的通信。從DSP的角度來看,F(xiàn)PGA相當(dāng)于它的協(xié)處理器。DSP通過本地總線對(duì) FPGA進(jìn)行配置、參數(shù)設(shè)置及數(shù)據(jù)交互,實(shí)現(xiàn)軟硬件之間的協(xié)同處理。DSP和FPGA各自帶有RAM,用于存放處理過程所需要的數(shù)據(jù)及中間結(jié)果。除了 DSP芯片和FPGA外,硬件設(shè)計(jì)還包括一些外圍的輔助電路,如Flash EEPROM、外部存儲(chǔ)器等。其中,F(xiàn)lash EEPROM中存儲(chǔ)了DSP的執(zhí)行程序;外部存儲(chǔ)器則作為FPGA的外部RAM擴(kuò)展,用于存放數(shù)據(jù)處理過程中所需的映射圖樣。

基帶處理單元的需求估計(jì)

基帶處理單元的需求估計(jì)主要包含以下兩個(gè)方面:

1.各個(gè)業(yè)務(wù)傳輸通道的數(shù)據(jù)處理:以對(duì)稱情況下無線信道承載的最高業(yè)務(wù)速率384kbps為例進(jìn)行分析。傳輸塊大小為336bit,24塊級(jí)聯(lián),加上 CRC,系統(tǒng)在1個(gè)10ms幀內(nèi)所要處理的最大數(shù)據(jù)量為8448bit:根據(jù)3GPP協(xié)議TS 25.222規(guī)定的下行數(shù)據(jù)基帶處理流程(見圖2),并按固定位置復(fù)用的方式進(jìn)行處理,每個(gè)數(shù)據(jù)位必須經(jīng)過最多13個(gè)環(huán)節(jié)的處理過程,估算平均每環(huán)節(jié)上每比特的處理要求為23條指令。則10ms內(nèi)必須完成的處理指令數(shù)是:8448×13×23=2525952條。對(duì)應(yīng)的處理能力要求是252MIPS。

2.消息處理:包含消息的解釋、對(duì)應(yīng)控制參數(shù)的計(jì)算、發(fā)給對(duì)應(yīng)的FPGA。估計(jì)不超過一條承載64kbps業(yè)務(wù)的無線信道的基帶數(shù)據(jù)處理的需求。

綜合考慮上述兩個(gè)方面,則整個(gè)基帶數(shù)據(jù)處理的等效需求是:

以TMS320C5510為例,其主時(shí)鐘能工作在160MHz或200MHz,運(yùn)算速度達(dá)400MIPS?;贑的軟件開發(fā)環(huán)境和匯編級(jí)并行處理的優(yōu)化程序,優(yōu)化后的并行執(zhí)行效率一般為80%,等效的處理能力為320MIPS??梢姡魧⒄麄€(gè)基帶數(shù)據(jù)處理交給該DSP芯片完成,其處理能力無法滿足整個(gè)處理單元的需求,而且,隨著視頻電話、手機(jī)電視等大數(shù)據(jù)量業(yè)務(wù)的應(yīng)用,數(shù)據(jù)處理需求量將更大。因此,在基帶處理的實(shí)現(xiàn)方案中,數(shù)據(jù)量小的業(yè)務(wù),如隨路信令、 AMR語音業(yè)務(wù)可由DSP處理;而數(shù)據(jù)量大的業(yè)務(wù),如64kbps、144kbps和384kbps速率的業(yè)務(wù),大部分處理環(huán)節(jié)由FPGA完成。具體實(shí)現(xiàn)如下:

DSP作為主控單元,完成數(shù)據(jù)提取、消息解析和部分基帶數(shù)據(jù)處理功能,如第二次交織和成幀等;

FPGA則在DSP的調(diào)度下完成基帶數(shù)據(jù)處理環(huán)節(jié)中大部分比較耗時(shí)的處理功能,如:CRC校驗(yàn)、信道編碼、速率匹配等,在接收端可用于Viterbi譯碼、聯(lián)合檢測等。

在384kbps業(yè)務(wù)信道加隨路信令的處理中,384Rbps業(yè)務(wù)數(shù)據(jù)由DSP通過同步高速接口,以DMA方式遞交給FPGA,在FPGA中處理;而隨路信令因其數(shù)據(jù)量小,在FPGA處理384kbps業(yè)務(wù)數(shù)據(jù)時(shí),隨路信令數(shù)據(jù)在DSP中同時(shí)處理。此方法減少了數(shù)據(jù)處理時(shí)間,提高了處理速度。

結(jié)語

本文介紹了一個(gè)軟硬件結(jié)合的設(shè)計(jì)方案。硬件電路的實(shí)際測試表明,該結(jié)構(gòu)不僅在高速率業(yè)務(wù)的處理時(shí)延上符合規(guī)范要求,而且對(duì)不同類型的業(yè)務(wù)處理有較強(qiáng)的適應(yīng)能力,滿足TD-SCDMA系統(tǒng)對(duì)多媒體業(yè)務(wù)傳輸?shù)闹С帧?/p>

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    556

    文章

    8155

    瀏覽量

    357258
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22036

    瀏覽量

    618071
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52471

    瀏覽量

    440394
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA設(shè)計(jì)與DSP設(shè)計(jì)有什么區(qū)別?

    設(shè)計(jì)方案不同,考慮的側(cè)重點(diǎn)不同,有些領(lǐng)域設(shè)計(jì)者也是愛好使用DSP的,諸如算法實(shí)現(xiàn),協(xié)議的處理等等如果換作FPGA
    發(fā)表于 04-10 08:00

    基于FPGADSP的視頻處理系統(tǒng)設(shè)計(jì)

      本系統(tǒng)采用基于FPGADSP協(xié)同工作進(jìn)行視頻處理方案,實(shí)現(xiàn)視頻采集、處理到傳輸?shù)恼麄€(gè)過程
    發(fā)表于 06-19 06:12

    FPGADSP高速通信接口設(shè)計(jì)方案

    DSP芯片的鏈路口進(jìn)行了分析和比較,并給出了FPGA與這兩種DSP芯片進(jìn)行鏈路口通倍的具體方法。在FPG
    發(fā)表于 06-21 05:00

    基于FPGA+DSP架構(gòu)的視頻處理系統(tǒng)設(shè)計(jì)

      本系統(tǒng)采用基于FPGADSP協(xié)同工作進(jìn)行視頻處理方案,實(shí)現(xiàn)視頻采集、處理到傳輸?shù)恼麄€(gè)過程
    發(fā)表于 06-28 08:10

    一種基于FPGA+DSP的視頻處理系統(tǒng)設(shè)計(jì)

    本系統(tǒng)采用基于FPGADSP協(xié)同工作進(jìn)行視頻處理方案,實(shí)現(xiàn)視頻采集、處理到傳輸?shù)恼麄€(gè)過程。實(shí)
    發(fā)表于 07-01 07:38

    一種基于FPGADSP的高速數(shù)據(jù)采集設(shè)計(jì)方案介紹

    DSP和A/D芯片間增加FPGA。FPGA是整個(gè)系統(tǒng)的時(shí)序控制中心和數(shù)據(jù)交換橋梁,而且能夠實(shí)現(xiàn)對(duì)底層的信號(hào)快速預(yù)
    發(fā)表于 07-05 06:41

    【設(shè)計(jì)技巧】FPGA設(shè)計(jì)與DSP設(shè)計(jì)有什么區(qū)別?

    設(shè)計(jì)方案不同,考慮的側(cè)重點(diǎn)不同,有些領(lǐng)域設(shè)計(jì)者也是愛好使用DSP的,諸如算法實(shí)現(xiàn),協(xié)議的處理等等如果換作FPGA
    發(fā)表于 08-11 08:00

    FPGA+DSP導(dǎo)引頭信號(hào)處理中的FPGA技術(shù)該怎么實(shí)現(xiàn)?

    隨著同防工業(yè)對(duì)精確制導(dǎo)武器要求的不斷提高,武器系統(tǒng)總體設(shè)計(jì)方案的日趨復(fù)雜,以及電子元器件水平的飛速發(fā)展。導(dǎo)引頭信號(hào)處理器的功能越來越復(fù)雜,硬件規(guī)模越來越大.處理速度也越來越高.而且產(chǎn)品的更新速度加快
    發(fā)表于 08-30 06:31

    基于C55x DSP芯片實(shí)現(xiàn)基帶信號(hào)處理系統(tǒng)的設(shè)計(jì)方案解析

    基于C55x DSP芯片實(shí)現(xiàn)基帶信號(hào)處理系統(tǒng)的設(shè)計(jì)
    發(fā)表于 12-21 06:19

    求大神分享一種WCDMA系統(tǒng)基帶處理DSP FPGA實(shí)現(xiàn)方案

    本文首先介紹WCDMA系統(tǒng)的無線信道的基帶發(fā)送方案,說明其對(duì)多媒體業(yè)務(wù)的支持以及實(shí)現(xiàn)的復(fù)雜性。然后,從硬件實(shí)現(xiàn)角度,進(jìn)行了DSP
    發(fā)表于 05-06 07:40

    基于DSPFPGA的熱像儀電子處理單元全數(shù)字化設(shè)計(jì)

    針對(duì)基于SPRITE 探測器的中國二類通用組件熱像儀(CTICM - II) 電子處理單元的缺點(diǎn),采用DSPFPGA 設(shè)計(jì)全數(shù)字化熱像儀電子
    發(fā)表于 07-03 09:04 ?10次下載

    WCDMA系統(tǒng)基帶處理DSP+FPGA實(shí)現(xiàn)方案

    摘? 要: 本文在分析WCDMA系統(tǒng)基帶處理方案的基礎(chǔ)上,結(jié)合DSPFPGA性能的比較,提出了一種在性能、靈活性和性價(jià)比上都比較理想的
    發(fā)表于 03-11 13:29 ?897次閱讀
    WCDMA系統(tǒng)<b class='flag-5'>基帶</b><b class='flag-5'>處理</b>的<b class='flag-5'>DSP+FPGA</b><b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>方案</b>

    采用DSP芯片的MELP聲碼器的算法設(shè)計(jì)方案

    采用DSP芯片的MELP聲碼器的算法設(shè)計(jì)方案 摘要:論文對(duì)MELP編解碼算法的原理進(jìn)行了簡要分析,討論了如何在定點(diǎn)DSP芯片MS320VC
    發(fā)表于 03-06 14:20 ?1646次閱讀
    采用<b class='flag-5'>DSP</b><b class='flag-5'>芯片</b>的MELP聲碼器的算法<b class='flag-5'>設(shè)計(jì)方案</b>

    TD-SCDMA系統(tǒng)基帶處理DSP+FPGA實(shí)現(xiàn)方案

    摘要:本文在分析TD-SCDMA系統(tǒng)基帶處理方案的基礎(chǔ)上,提出了一種在性能、靈活性和性價(jià)比方面都比較理想的DSP+FPGA基帶發(fā)送的
    發(fā)表于 03-02 01:38 ?60次下載
    TD-SCDMA系統(tǒng)<b class='flag-5'>基帶</b><b class='flag-5'>處理</b>的<b class='flag-5'>DSP+FPGA</b><b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>方案</b>

    數(shù)字電路設(shè)計(jì)方案DSPFPGA的比較與選擇

    數(shù)字電路設(shè)計(jì)方案DSPFPGA的比較與選擇
    發(fā)表于 01-18 20:39 ?15次下載