99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB的物理結(jié)構(gòu)和常見假設(shè)

FPGA之家 ? 來源:FPGA技術(shù)實(shí)戰(zhàn) ? 作者:FPGA技術(shù)實(shí)戰(zhàn) ? 2021-03-12 15:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言:從本文開始,我們陸續(xù)介紹下有關(guān)7系列FPGA通用PCB設(shè)計指導(dǎo),重點(diǎn)介紹在PCB接口級別做出設(shè)計決策的策略。由于FPGA本身也屬于數(shù)字集成電路,文章中的大部分設(shè)計策略及概念也可為其他數(shù)字IC電路設(shè)計提供參考。文章內(nèi)容主要包括以下五個章節(jié)內(nèi)容:

PCB技術(shù)基礎(chǔ):討論當(dāng)前PCB技術(shù)的基礎(chǔ),重點(diǎn)是物理結(jié)構(gòu)和常見假設(shè)。

配電系統(tǒng)(PDS):涵蓋7系列FPGA的配電系統(tǒng),包括去耦電容選擇、穩(wěn)壓器和PCB幾何結(jié)構(gòu)的使用、仿真和測量的所有細(xì)節(jié)。

SelectIO信號設(shè)計:包含SelectIO 標(biāo)準(zhǔn)、I/O拓?fù)鋱D和端接策略以及有關(guān)仿真和測量技術(shù)的信息。

PCB材料和走線:為獲得最佳性能的高頻應(yīng)用,提供一些關(guān)于管理信號衰減的設(shè)計策略。

高速信號傳輸設(shè)計:闡述了傳輸線的高速設(shè)計。

所提供的分析和實(shí)例可以大大加快具體設(shè)計的速度。

本文我們介紹第一部分內(nèi)容,即PCB技術(shù)基礎(chǔ)。

印刷電路板(PCB)是電氣系統(tǒng),其電氣特性與安裝在其上的分立元件和器件一樣復(fù)雜。PCB設(shè)計者需要對PCB的許多方面都有完全的控制權(quán);然而,當(dāng)前的技術(shù)對其幾何結(jié)構(gòu)和由此產(chǎn)生的電性能施加了限制和限制,本小結(jié)介紹以下內(nèi)容:

PCB結(jié)構(gòu)

輸電線路

回流

1. PCB結(jié)構(gòu)

PCB技術(shù)在過去幾十年中沒有發(fā)生顯著變化。兩面鍍銅的絕緣體基材(通常是FR4,環(huán)氧樹脂/玻璃復(fù)合材料)的一部分銅被腐蝕掉,形成導(dǎo)電路徑。電鍍和蝕刻基板的層與蝕刻基板之間的額外絕緣體基板粘合在一起。在層疊上鉆孔,將導(dǎo)電鍍層應(yīng)用于這些過孔,在不同層的蝕刻銅之間選擇性拓?fù)涑蓪?dǎo)電連接。

圖1、PCB構(gòu)成

雖然PCB技術(shù)有了進(jìn)步,但PCB的基本結(jié)構(gòu)沒有改變,例如材料特性、使用的層疊層數(shù)、幾何結(jié)構(gòu)和鉆孔技術(shù)(允許孔只穿透堆疊的一部分)。通過PCB技術(shù)形成的結(jié)構(gòu)被抽象為一組物理/電氣結(jié)構(gòu):走線、平面(或電源層)、通孔和焊盤。

1.1 走線

走線是一種物理金屬條(通常是銅),在PCB的X-Y坐標(biāo)上的兩個或多個點(diǎn)之間進(jìn)行電氣連接。走線承載了兩點(diǎn)之間信號的傳輸。

1.2 平面(Planes)

平面是覆蓋整個PCB層的不間斷金屬區(qū)域。小平面,一個平面的變體,是一個不間斷的金屬區(qū)域,只覆蓋PCB層的一部分。通常,一個PCB層中存在多個小平面。平面和小平面將能量分配給PCB上的許多點(diǎn)。它們在走線傳輸信號時非常重要,因?yàn)樗鼈兪切盘柣亓鱾鬏斀橘|(zhì)。圖1顯示了完整平面(GND)和小平面(局部鋪銅)。

1.3 過孔

過孔是一塊金屬,在PCB的Z軸空間中的兩個或多個點(diǎn)之間進(jìn)行電氣連接。過孔在PCB層之間傳輸信號或電源。在當(dāng)前的平板穿透孔(PTH)技術(shù)中,通孔是通過在PCB上鉆孔的內(nèi)表面電鍍而成的。在目前的微孔技術(shù)(Microvias,也稱為高密度互連或HDI)中,通孔是用激光燒蝕基底材料并使導(dǎo)電鍍層變形而形成的。這些微孔不能穿透超過一層或兩層,但是,它們可以堆疊或階梯式形成貫穿整個板厚的通孔。

1.4焊盤和反焊盤

因?yàn)镻TH過孔在過孔的整個長度上都是導(dǎo)電的,所以需要一種方法來選擇性地對PCB的各個層的跡線、平面和小平面進(jìn)行電連接。這是焊盤和反焊盤的作用。 焊盤是規(guī)定形狀的小面積銅。反焊盤是規(guī)定形狀的小區(qū)域,在那里銅被去除。焊盤既可與通孔一起使用,也可用作安裝表面貼裝元件的裸露外層銅。反焊盤主要與過孔一起使用。

圖3、焊盤結(jié)構(gòu)

對于走線,焊盤用于在通孔和給定層上的走線或平面形狀之間進(jìn)行電氣連接。要使通孔與PCB層上的走線形成牢固連接,必須有一個焊盤以保證機(jī)械穩(wěn)定性。焊盤的尺寸必須符合鉆孔公差/定位限制。

反焊盤在平面(Planes)層使用。因在為平面和小平面銅是不間斷的,所以任何穿過銅的通孔都會與銅形成電氣連接。在那里過孔并不是用來與通過的平面或小平面進(jìn)行電氣連接的,反焊盤會去除過孔穿透的層區(qū)域中的銅。

1.5 Lands

為了焊接表面貼裝元件,外層上的焊盤通常稱為焊環(huán)(圖3中錫膏層)。與這些焊盤進(jìn)行電氣連接通常需要通孔。由于PTH技術(shù)的制造限制,很少采用可以在Lands區(qū)域內(nèi)放置通孔。取而代之的是,使用一小段連接到表面焊盤的走線。連接走線的最小長度由PCB制造商的最小尺寸規(guī)格確定。微孔技術(shù)不受限制,過孔可以直接放置在焊盤。為了有關(guān)PCB焊盤和BGA封裝的更多信息,請參閱7系列FPGA封裝和引腳產(chǎn)品規(guī)范用戶指南(UG475)附錄“BGA封裝的推薦PCB設(shè)計規(guī)則”。

1.6 尺寸

定義PCB尺寸的主要因素是PCB制造限制、FPGA封裝幾何形狀和系統(tǒng)符合性。其他因素,如面向制造的設(shè)計(DFM)和可靠性施加了進(jìn)一步的限制,但由于這些是特定于應(yīng)用程序的,因此本用戶指南中沒有記錄這些因素。

FPGA封裝的尺寸與PCB制造限制相結(jié)合,直接和間接地定義了本節(jié)中描述的PCB結(jié)構(gòu)(PCB結(jié)構(gòu))的大部分幾何方面。這大大限制了PCB設(shè)計者。封裝球間距(FF封裝為1.0 mm)定義了焊盤布局。當(dāng)前PCB技術(shù)的最小表面特征尺寸定義了器件下區(qū)域的通孔排列。最小通孔直徑和這些通孔周圍的隔離區(qū)域由PCB制造商定義,這些直徑限制了通孔之間的可用空間量與最大走線寬度。PCB制造限制限制了最小走線寬度和最小間距。

圖4、12層PCB層疊設(shè)計案例

容納FPGA所需的PCB層的總數(shù)由信號層的數(shù)量和平面層的數(shù)量定義,大多數(shù)用于大型FPGA的PCB從12層到22層不等。

信號層的數(shù)量由進(jìn)出FPGA封裝的I/O信號通道的數(shù)量定義(通常與封裝中的總用戶I/O數(shù)有關(guān))。

平面層的數(shù)量由向FPGA供電并為信號層提供參考和隔離所需的電源和地平面層的數(shù)量來定義。

系統(tǒng)總體要求通常定義了電路板的總厚度,因此,隨著電路板層數(shù)的增加,信號層與平面層(參考層)、以及信號層與信號之間的層間距會變得越來越小,這會引入信號層間的串?dāng)_以及影響信號阻抗以及電源系統(tǒng)寄生電感等。 信號走線到參考平面層的Z方向間距(由電路板總厚度和電路板層數(shù)定義)是走線中的一個決定性因素,走線寬度(由FPGA封裝球間距和PCB通過制造限制定義)是控制阻抗的另一個因素。設(shè)計者通常很少控制FPGA下的過孔陣列區(qū)域的走線阻抗。當(dāng)走線穿出BGA陣列時,其寬度可以改變?yōu)槟繕?biāo)阻抗的寬度(通常為50Ω單端)。

去耦電容器布局和分立終端電阻布局是其他領(lǐng)域的權(quán)衡優(yōu)化。DFM約束通常在FPGA(器件封裝)周圍定義一個隔離區(qū)域,在該區(qū)域中不能放置分立的組件。禁區(qū)的目的是為裝配和返工留出空間必要的。為了因此,在“禁止入內(nèi)”區(qū)域之外的區(qū)域是一個組件放置位置的區(qū)域。由PCB設(shè)計師決定高優(yōu)先級組件。去偶電容器布置約束在第2部分“配電系統(tǒng)”中進(jìn)行了描述。

2 傳輸線

信號走線和參考平面的組合形成傳輸線。PCB系統(tǒng)中的所有I/O信號都通過傳輸線傳輸。 對于單端I/O接口,信號走線和參考平面都是將信號從PCB上的一個位置傳輸?shù)搅硪粋€位置所必需的。對于差分I/O接口,傳輸線由兩根走線和一個參考面組成。雖然在差分信號的情況下,參考面的存在并不是嚴(yán)格必要的,但對于pcb中差分走線的實(shí)際實(shí)現(xiàn)卻是必要的。

在PCB系統(tǒng)中,良好的信號完整性依賴于具有阻抗受控的傳輸線。阻抗由走線的幾何形狀和信號走線周圍以及信號走線與參考面之間的填充材料的介電常數(shù)決定。

3 回流

傳輸線及其信號完整性的一個經(jīng)常被忽視的方面是回流。假設(shè)一條信號線本身形成一條傳輸線是不正確的。在信號走線中流動的電流在其下方的參考平面中具有相等和相反的互補(bǔ)電流。走線電壓和走線電流與參考面電壓和參考面電流的關(guān)系定義了由走線和參考面形成的傳輸線的特性阻抗。雖然走線下參考平面連續(xù)性的中斷效果不如切斷信號走線那么顯著,但傳輸線和共享參考平面的任何設(shè)備的性能都會受到影響。

圖5、信號回流路徑

重要的是要注意參考平面的連續(xù)性和回流路徑。打斷參考平面的連續(xù)性,如孔、槽或隔離縫隙,在信號傳輸中引起顯著的阻抗不連續(xù)性。它們也可能是串?dāng)_的重要來源,并導(dǎo)致配電系統(tǒng)(PDS)噪聲?;亓髀窂降闹匾圆豢尚∮U。

原文標(biāo)題:Xilinx 7系列FPGA PCB設(shè)計指導(dǎo)(一)

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618548
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409754

原文標(biāo)題:Xilinx 7系列FPGA PCB設(shè)計指導(dǎo)(一)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何為EMC設(shè)計選擇PCB疊層結(jié)構(gòu)

    在設(shè)計電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時,疊層結(jié)構(gòu)的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?1013次閱讀
    如何為EMC設(shè)計選擇<b class='flag-5'>PCB</b>疊層<b class='flag-5'>結(jié)構(gòu)</b>

    原理圖和PCB設(shè)計中的常見錯誤

    在電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程中難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計中的常見錯誤,整理成一份實(shí)用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?385次閱讀

    假設(shè)檢驗(yàn)的功效和樣本數(shù)量

    假設(shè)檢驗(yàn)中,我們會使用樣本中的數(shù)據(jù)來描繪有關(guān)總體的結(jié)論。首先,我們會進(jìn)行假設(shè),這被稱為原假設(shè)(以 H0 表示)。當(dāng)您進(jìn)行原假設(shè)時,您也需要定義備擇
    的頭像 發(fā)表于 01-15 10:50 ?358次閱讀

    電源 PCB 布局中的常見錯誤及避免方式

    電源的物理布局對于電源能否良好工作起著至關(guān)重要的作用,不良的 PCB 布局可能會使原本優(yōu)秀的設(shè)計無法正常工作。以下將介紹 DC/DC 和 AC/DC 電源中一些常見PCB 布局錯誤
    的頭像 發(fā)表于 01-08 15:28 ?1168次閱讀

    PCB 設(shè)計規(guī)則、層疊結(jié)構(gòu)的導(dǎo)入/導(dǎo)出

    物理疊層 首先需要關(guān)注的是“物理層疊”。在這里,你要選擇 PCB 的層數(shù)及層疊結(jié)構(gòu);如果需要做阻抗,還需要關(guān)注 Core 和 Prepreg 的 厚度: ? 最下方會計算出層疊的總
    的頭像 發(fā)表于 12-17 11:20 ?2394次閱讀
    <b class='flag-5'>PCB</b> 設(shè)計規(guī)則、層疊<b class='flag-5'>結(jié)構(gòu)</b>的導(dǎo)入/導(dǎo)出

    五種常見PCB表面處理技術(shù)

    PCB(印刷電路板)的表面處理技術(shù)對于保證電路板的焊接性能、電氣連接可靠性以及耐腐蝕性具有重要意義,不同的表面處理技術(shù)適用于不同的應(yīng)用場景和性能要求。本文將帶您詳細(xì)了解五種常見PCB表面處理技術(shù)。
    的頭像 發(fā)表于 12-11 09:17 ?2535次閱讀

    常見PCB元件封裝類型

    PCB各類封裝介紹 PCB(Printed Circuit Board,印刷電路板)上的元件封裝是指電子元件在PCB設(shè)計中所體現(xiàn)的物理和電氣連接形式。不同的元件由于其形狀、大小、引腳排
    的頭像 發(fā)表于 11-19 10:04 ?2190次閱讀

    PCB線路板常見缺陷原因分析:解鎖電路板制造的隱秘挑戰(zhàn)

    一站式PCBA智造廠家今天為大家講講PCB線路中常見的缺陷有哪些?常見PCB缺陷及其產(chǎn)生原因。在電子設(shè)備制造過程中,PCB(印刷電路板)的質(zhì)
    的頭像 發(fā)表于 11-08 09:45 ?938次閱讀

    pcb板設(shè)計中的常見錯誤

    印刷電路板(PCB)是電子設(shè)備中不可或缺的組成部分,它負(fù)責(zé)連接電子元件并傳輸電信號。一個優(yōu)秀的PCB設(shè)計對于確保電路的性能、可靠性和成本效益至關(guān)重要。然而,在PCB設(shè)計過程中,工程師可能會犯一些
    的頭像 發(fā)表于 11-04 13:58 ?909次閱讀

    了解雙面和多層pcb板的優(yōu)缺點(diǎn)

    ,其中雙面PCB和多層PCB是兩種常見PCB類型。 雙面PCB板 優(yōu)點(diǎn) 成本效益 :雙面PCB
    的頭像 發(fā)表于 11-04 13:57 ?811次閱讀

    PCB設(shè)計中常見的DFM問題

    作為一個PCB設(shè)計師,您需要考慮電氣、結(jié)構(gòu)以及功能的方方面面。除此之外,還得確保PCB在指定的時間內(nèi),以最低的成本且保質(zhì)保量地生產(chǎn)出來。為了滿足以上需求,必須考慮DFM(Designfor Manufacture)的因素,這也是
    的頭像 發(fā)表于 10-25 11:46 ?1524次閱讀
    <b class='flag-5'>PCB</b>設(shè)計中<b class='flag-5'>常見</b>的DFM問題

    PCB電路與結(jié)構(gòu)的EMC協(xié)同仿真技術(shù)研究

    電子發(fā)燒友網(wǎng)站提供《PCB電路與結(jié)構(gòu)的EMC協(xié)同仿真技術(shù)研究.pdf》資料免費(fèi)下載
    發(fā)表于 09-20 11:42 ?0次下載

    Samtec 技術(shù)大咖說 | PCB VS 電纜背板?

    、Brandon Gore和Jonathan Sprigler進(jìn)行了一次討論,旨在回答在決定高速設(shè)計中應(yīng)該使用PCB還是電纜背板時出現(xiàn)的一些最常見的問題? 這兩種方法在成本上比較如何? 像大多數(shù)工程答案一樣......得看情況。它取決于
    發(fā)表于 07-31 11:39 ?975次閱讀
    Samtec 技術(shù)大咖說 | <b class='flag-5'>PCB</b> VS 電纜背板?

    一文詳解九層板PCB結(jié)構(gòu)

    九層板PCB電路板是一種多層電路板,具有復(fù)雜的結(jié)構(gòu)和高性能特點(diǎn)。今天捷多邦就與大家一起拆解九層板PCB,一起了解九成板的結(jié)構(gòu)、設(shè)計要點(diǎn)與優(yōu)點(diǎn)吧~ 九層板
    的頭像 發(fā)表于 07-26 14:49 ?1244次閱讀

    Xilinx 7系列FPGA PCB設(shè)計指導(dǎo)

    IC電路設(shè)計提供參考。文章內(nèi)容主要包括以下五個章節(jié)內(nèi)容: PCB技術(shù)基礎(chǔ): 討論當(dāng)前PCB技術(shù)的基礎(chǔ),重點(diǎn)是物理結(jié)構(gòu)常見
    發(fā)表于 07-19 16:56