99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

xilinx源語(yǔ)中IDDR和ODDR介紹

FPGA開(kāi)源工作室 ? 來(lái)源:FPGA開(kāi)源工作室 ? 作者:FPGA開(kāi)源工作室 ? 2021-03-05 18:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 IDDR

1.1 介紹

該設(shè)計(jì)元素是專用的輸入寄存器,旨在將外部雙數(shù)據(jù)速率(DDR信號(hào)接收到Xilinx FPGA中。IDDR可用的模式可以在捕獲數(shù)據(jù)的時(shí)間和時(shí)鐘沿或在相同的時(shí)鐘沿向FPGA架構(gòu)顯示數(shù)據(jù)。此功能使您可以避免其他時(shí)序復(fù)雜性和資源使用情況。

1)OPPOSITE_EDGE模式-以傳統(tǒng)的DDR方法恢復(fù)數(shù)據(jù)。給定分別在引腳D和C上的DDR數(shù)據(jù)和時(shí)鐘,在時(shí)鐘C的每個(gè)上升沿之后Q1發(fā)生變化,在時(shí)鐘C的每個(gè)下降沿之后Q2發(fā)生變化。

2)SAME_EDGE模式-時(shí)鐘C的相對(duì)邊沿仍然恢復(fù)數(shù)據(jù)。但是,在負(fù)邊沿?cái)?shù)據(jù)寄存器后面放置了一個(gè)額外的寄存器。這個(gè)額外的寄存器由時(shí)鐘信號(hào)C的正時(shí)鐘沿提供時(shí)鐘。結(jié)果,現(xiàn)在DDR數(shù)據(jù)在相同的時(shí)鐘沿提供給FPGA架構(gòu)。但是,由于此功能,數(shù)據(jù)對(duì)似乎是“分離的”。Q1和Q2不再具有對(duì)1和2。相反,出現(xiàn)的第一個(gè)對(duì)是對(duì)1和DONT_CARE,在下一個(gè)時(shí)鐘周期之后是對(duì)2和3。

3)SAME_EDGE_PIPELINED模式-以與SAME_EDGE模式類似的方式恢復(fù)數(shù)據(jù)。為了避免SAME_EDGE模式的“分離”效應(yīng),在上升沿?cái)?shù)據(jù)寄存器的前面放置了一個(gè)額外的寄存器?,F(xiàn)在,數(shù)據(jù)對(duì)同時(shí)出現(xiàn)在Q1和Q2引腳上。但是,使用此模式將使Q1和Q2信號(hào)更改的延遲時(shí)間增加一個(gè)額外的周期。

1.2 Verilog Instantiation Template

// IDDR: Input Double Data Rate Input Register with Set, Reset

// and Clock Enable.

// 7 Series

// Xilinx HDL Libraries Guide, version 14.7

IDDR #(

.DDR_CLK_EDGE(“OPPOSITE_EDGE”), // “OPPOSITE_EDGE”, “SAME_EDGE”

// or “SAME_EDGE_PIPELINED”

.INIT_Q1(1‘b0), // Initial value of Q1: 1’b0 or 1‘b1

.INIT_Q2(1’b0), // Initial value of Q2: 1‘b0 or 1’b1

.SRTYPE(“SYNC”) // Set/Reset type: “SYNC” or “ASYNC”

) IDDR_inst (

.Q1(Q1), // 1-bit output for positive edge of clock

.Q2(Q2), // 1-bit output for negative edge of clock

.C(C), // 1-bit clock input

.CE(CE), // 1-bit clock enable input

.D(D), // 1-bit DDR data input

.R(R), // 1-bit reset

.S(S) // 1-bit set

);

// End of IDDR_inst instantiation

1.3端口描述

b23035d4-7c3b-11eb-8b86-12bb97331649.png

1.4 可用屬性

b26bd9b8-7c3b-11eb-8b86-12bb97331649.png

原文標(biāo)題:xilinx源語(yǔ) IDDR和ODDR

文章出處:【微信公眾號(hào):FPGA開(kāi)源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2185

    瀏覽量

    125356
  • IDDR
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    9629

原文標(biāo)題:xilinx源語(yǔ) IDDR和ODDR

文章出處:【微信號(hào):leezym0317,微信公眾號(hào):FPGA開(kāi)源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于AD9613與Xilinx MPSoC平臺(tái)的高速AD/DA案例分享

    本文主要介紹基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集與高速DA輸出案例
    的頭像 發(fā)表于 06-03 14:22 ?257次閱讀
    基于AD9613與<b class='flag-5'>Xilinx</b> MPSoC平臺(tái)的高速AD/DA案例分享

    ISERDESE2原語(yǔ)端口及參數(shù)介紹

    前面在講解HDMI接口之前,講解過(guò)IDDR、ODDR、OSERDESE2、IBUF等原語(yǔ),之后一直有讀者在問(wèn)什么時(shí)候更新ISERDESE2這個(gè)原語(yǔ)。前文講解過(guò)這些原語(yǔ)都在HDMI或者RGMII中使用過(guò),但是ISERDESE2這個(gè)原語(yǔ)目前我的板子除了HDMI輸入,其余并不會(huì)
    的頭像 發(fā)表于 03-17 10:52 ?1274次閱讀
    ISERDESE2原語(yǔ)端口及參數(shù)<b class='flag-5'>介紹</b>

    中科視語(yǔ)入選甲子光年《2025 中國(guó)AI Agent行業(yè)研究報(bào)告》

    3月12日,備受矚目的《2025國(guó)AIAgent行業(yè)研究報(bào)告》由甲子光年重磅發(fā)布!在這份極具前瞻性的行業(yè)報(bào)告,中科視語(yǔ)憑借卓越的實(shí)力脫穎而出,成功入選為國(guó)內(nèi)重點(diǎn)AIAgent廠商的典型案例。該報(bào)
    的頭像 發(fā)表于 03-13 16:24 ?633次閱讀
    中科視<b class='flag-5'>語(yǔ)</b>入選甲子光年《2025 中國(guó)AI Agent行業(yè)研究報(bào)告》

    解鎖4K,Xilinx MPSoC ARM + FPGA高清視頻采集與顯示方案!

    XCZU7EV高性能平臺(tái)。 方案介紹 4K@60fps視頻經(jīng)過(guò)HDMI IN接口傳輸至TMDS181IRGZR芯片進(jìn)行信號(hào)轉(zhuǎn)換,轉(zhuǎn)換后的高速串行信號(hào)通過(guò)GTH高速收發(fā)器輸入至PL端,利用Xilinx官方的IP核
    的頭像 發(fā)表于 01-24 10:27 ?563次閱讀
    解鎖4K,<b class='flag-5'>Xilinx</b> MPSoC ARM + FPGA高清視頻采集與顯示方案!

    SRIO介紹xilinx的vivado 2017.4生成srio例程代碼解釋

    1. 概述 本文是用于記錄srio的學(xué)習(xí)情況,以及一些對(duì)xilinx的vivado 2017.4生成srio例程代碼的解釋。 2. 參考文件 《pg007_srio_gen2》 3. SRIO協(xié)議
    的頭像 發(fā)表于 12-10 16:24 ?2855次閱讀
    SRIO<b class='flag-5'>介紹</b>及<b class='flag-5'>xilinx</b>的vivado 2017.4<b class='flag-5'>中</b>生成srio例程代碼解釋

    如何申請(qǐng)xilinx IP核的license

    在使用FPGA的時(shí)候,有些IP核是需要申請(qǐng)后才能使用的,本文介紹如何申請(qǐng)xilinx IP核的license。
    的頭像 發(fā)表于 10-25 16:48 ?1408次閱讀
    如何申請(qǐng)<b class='flag-5'>xilinx</b> IP核的license

    Xilinx ZYNQ 7000系列SoC的功能特性

    本文介紹Xilinx ZYNQ 7000系列SoC的功能特性、資源特性、封裝兼容性以及如何訂購(gòu)器件。
    的頭像 發(fā)表于 10-24 15:04 ?2730次閱讀
    <b class='flag-5'>Xilinx</b> ZYNQ 7000系列SoC的功能特性

    芯聚考察團(tuán)到訪“武漢鑫威

    據(jù)悉,10 月 17 日, 芯聚私募基金管理(上海)有限公司 (以下簡(jiǎn)稱“芯聚”)董事長(zhǎng)高永崗、董事總經(jīng)理趙滄波一行參觀考察武漢鑫威
    的頭像 發(fā)表于 10-22 17:28 ?492次閱讀

    Xilinx? Zynq?UltraScale?系列多處理器的VCCINT_VCU軌供電

    電子發(fā)燒友網(wǎng)站提供《為Xilinx? Zynq?UltraScale?系列多處理器的VCCINT_VCU軌供電.pdf》資料免費(fèi)下載
    發(fā)表于 09-25 10:54 ?0次下載
    為<b class='flag-5'>Xilinx</b>? Zynq?UltraScale?系列多處理器<b class='flag-5'>中</b>的VCCINT_VCU軌供電

    如何判斷電流電壓發(fā)出電功率

    電流和電壓是電路中常見(jiàn)的兩種電源類型。它們?cè)陔娐?b class='flag-5'>中的作用和特性有所不同,因此在判斷它們發(fā)出的電功率時(shí),需要采用不同的方法。本文將介紹如何判斷電流
    的頭像 發(fā)表于 08-22 11:22 ?4195次閱讀

    受控電流在電路如何分析出來(lái)

    受控電流是一種特殊的電流,其輸出電流不是固定值,而是受到其他電路參數(shù)的控制。在電路分析,受控電流的分析是一個(gè)重要且復(fù)雜的問(wèn)題。 受控電流
    的頭像 發(fā)表于 08-08 16:58 ?2274次閱讀

    受控電壓在電路怎么處理

    受控電壓是電路中一種特殊的電壓,其輸出電壓取決于電路其他部分的電壓或電流。這種特性使得受控電壓在電路設(shè)計(jì)和分析具有重要的應(yīng)用價(jià)值。
    的頭像 發(fā)表于 08-08 16:30 ?2397次閱讀

    節(jié)點(diǎn)電壓法電壓的處理方法

    節(jié)點(diǎn)電壓法是一種常用的電路分析方法,它通過(guò)求解電路各個(gè)節(jié)點(diǎn)的電壓,來(lái)分析電路的工作狀態(tài)。在節(jié)點(diǎn)電壓法,電壓的處理是一個(gè)關(guān)鍵的步驟。 電壓的分類 電壓
    的頭像 發(fā)表于 08-06 17:20 ?3355次閱讀

    戴維寧等效受控的處理方法

    戴維寧等效電路是電路分析的一種重要方法,它將復(fù)雜的線性雙端網(wǎng)絡(luò)簡(jiǎn)化為一個(gè)等效電路,包括一個(gè)等效電壓和內(nèi)阻。在戴維寧等效電路,受控的處理是一個(gè)關(guān)鍵問(wèn)題。 受控
    的頭像 發(fā)表于 07-29 14:58 ?5198次閱讀

    疊加定理電壓和電流怎么處理

    疊加定理是電路分析的一個(gè)重要定理,它可以幫助我們分析復(fù)雜電路的電壓和電流分布。在疊加定理,電壓和電流的處理方式是不同的。下面我們將
    的頭像 發(fā)表于 07-29 14:44 ?6515次閱讀