99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何有效減少PCB走線之間的串擾

韜略科技EMC ? 來源:韜略科技EMC ? 作者:韜略科技EMC ? 2021-03-03 17:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一理論基礎(chǔ)

當兩個電路彼此靠近時,由于電路之間的電容性(電場)和電感性(磁場)耦合,在一個電路中傳播的信號會在另一電路中感應(yīng)出信號。這種現(xiàn)象稱為串擾?;A(chǔ)模型如圖1所示。

圖1 微帶線PCB示意圖

兩條微帶線彼此之間距離為s,與接地層(信號返回平面)之間的距離為d。第一條走線(發(fā)射端)連接幅值為VS,內(nèi)阻為RS的可變電壓源,并端接阻值為RL的負載電阻。第二條走線(接收端),近端和遠端分別接阻值為RNE和RFE的負載電阻。圖2所示為對上述電路布置的建模。

圖2 微帶線PCB電路模型

發(fā)射端線路上的交變電流IG產(chǎn)生磁場,該磁場引起的磁通量穿透在兩導體的環(huán)路之間,從而在接收電路中感應(yīng)出電壓。我們通過互感LGR對此建模,如圖3所示。

圖3 電感耦合電路模型

類似地,發(fā)射端線路的交變電壓VG在接收端線路上產(chǎn)生電場),從而在接收器電路中感應(yīng)出電流。我們通過互容CGR對此建模,如圖4所示。

圖4 電容耦合電路模型

兩種耦合機制的疊加可用如圖5所示電路等效。

ecc39b42-7a5a-11eb-8b86-12bb97331649.png

圖5 接收器電路模型

通過疊加,近端和遠端電壓由下式給出:

(1a)

ecf8f15c-7a5a-11eb-8b86-12bb97331649.png

(1b)

ed529d7e-7a5a-11eb-8b86-12bb97331649.png

在假設(shè)線路在VS(t)的最高有效頻率分量上短路的情況下,發(fā)射端線路上的電壓和電流基本恒定。從而得出,

(2a)

edc86a7c-7a5a-11eb-8b86-12bb97331649.png

(2b)

ee03c02c-7a5a-11eb-8b86-12bb97331649.png

因此,

(3a)

ee8e0a70-7a5a-11eb-8b86-12bb97331649.png

(3b)

eef43c96-7a5a-11eb-8b86-12bb97331649.png

因此從上述公式我們可知,為了最小化串擾,我們可以減少:1)源信號Vs的變化,2)電感耦合LGR,或3)電容耦合CGR。

二驗證結(jié)果

為了驗證上述結(jié)論,我們做了如下實驗,實驗布置如圖6所示。

圖6 實驗布置

圖7為具有不同電路拓撲的PCB。

圖7 具有不同電路拓撲的PCB

研究三種不同的電路拓撲,如表1所描述。

f1a59962-7a5a-11eb-8b86-12bb97331649.png

表1 電路拓撲

圖8至圖10顯示了發(fā)射端(干擾源)信號,以及在接收端(敏感源)信號線上感應(yīng)到的近端和遠端電壓。

該信號源的開路電壓為1Vpp,1 MHz梯形脈沖信號,其上升時間為100 ns,下降時間為200 ns,占空比為50%。我們在方案1中進行以下觀察,如圖8所示。

圖8 串擾感應(yīng)電壓-方案1

對于近端感應(yīng)電壓,由于上升時間是下降時間的兩倍,根據(jù)公式3a,感應(yīng)電壓的大小應(yīng)相差兩倍,實測與理論相符。我們還注意到,這兩個電壓的極性相反,這也可從公式3a得出。對于遠端感應(yīng)電壓可以進行類似的觀察。此外,由于近端電壓的耦合系數(shù)(參考公式3a)為正,因此在上升期間的感應(yīng)電壓也為正。遠端電壓在上升時間內(nèi)為負,表明電感性耦合相對于容性耦合為主要耦合方式(參見公式3b)。

方案2:使接地層靠近線路,同時保持線路之間的距離不變,主要減少了電感耦合并導致了感應(yīng)電壓幅值的減小,實測如圖9所示。

圖9 串擾感應(yīng)電壓-情況2

方案3描述了與方案2到地平面的距離不變的情況,但是線之間的距離增加了。如圖10所示,這主要減少了電容耦合,并進一步降低了感應(yīng)電壓。

圖10 串擾感應(yīng)電壓-情況3

串擾不僅影響信號完整性,同時增加電磁兼容風險,因此在PCB設(shè)計過程中要時刻注意關(guān)鍵信號走線方式,避免額外的噪聲串擾。

責任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6027

    瀏覽量

    175064
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409716
  • 串擾
    +關(guān)注

    關(guān)注

    4

    文章

    189

    瀏覽量

    27445

原文標題:如何有效減少PCB走線之間的串擾

文章出處:【微信號:TLTECH,微信公眾號:韜略科技EMC】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    NEXT(Near-End Crosstalk,近端

    一、什么是NEXT(近端)? NEXT(Near-End Crosstalk,近端)是指在線纜傳輸信號時,靠近發(fā)射端處,相鄰
    的頭像 發(fā)表于 06-23 17:35 ?241次閱讀

    電子產(chǎn)品更穩(wěn)定?捷多邦的高密度布線如何降低影響?

    、阻抗不匹配、電磁干擾(EMI)成為關(guān)鍵。捷多邦采用高密度互連(HDI)**工藝,通過精密布線設(shè)計,減少信號干擾,提升PCB的電氣性能。 1. 高密度布線(HDI)如何減少
    的頭像 發(fā)表于 03-21 17:33 ?399次閱讀

    PCB Layout中的三種策略

    布線(Layout)是PCB設(shè)計工程師最基本的工作技能之一。的好壞將直接影響到整個系統(tǒng)的性能,大多數(shù)高速的設(shè)計理論也要最終經(jīng)過Layout得以實現(xiàn)并驗證,由此可見,布線在高速PCB
    發(fā)表于 03-13 11:35

    PCB,盲目拉線,拉了也是白拉!

    布置在阻抗控制層上,須避免其信號跨分割。 2、 布線竄擾控制 a) 3W原則釋義 之間的距離保持3倍線寬。是為了減少線間
    發(fā)表于 03-06 13:53

    PCB設(shè)計距離一樣時,你們知道電路板兩對過孔怎么擺最小嗎?

    信號質(zhì)量本身受到很多因素的影響,導致PCB設(shè)計無從下手。不就很簡單嗎?只要拉開距離了,問題不就解決了嗎?說得好,和
    發(fā)表于 02-26 09:40

    ADC電路的怎么解決?

    ,ADC是SAR型 18位單通道全差分輸入的ADC。ADC的后端是MCU,MCU將數(shù)字信號處理之后再畫到顯示屏上顯示實時波形。 調(diào)試發(fā)現(xiàn)顯示的信號有,表現(xiàn)為某一路信號懸空之后,相鄰的那一路信號上就會出現(xiàn)噪聲。將采樣的時間延長也無法消除
    發(fā)表于 01-07 06:15

    PCB與電磁兼容:如何巧妙平衡與協(xié)同

    PCB,本質(zhì)上是在電路板上通過蝕刻銅箔形成的導線,負責在眾多電子元件之間精準無誤地傳導電流與信號。來與捷多邦小編一起了解PCB
    的頭像 發(fā)表于 12-25 11:15 ?494次閱讀

    是否存在有關(guān) PCB 電感的經(jīng)驗法則?

    本文要點PCB具有電感和電容,這兩者共同決定了的阻抗。有時,了解
    的頭像 發(fā)表于 12-13 16:54 ?2859次閱讀
    是否存在有關(guān) <b class='flag-5'>PCB</b> <b class='flag-5'>走</b><b class='flag-5'>線</b>電感的經(jīng)驗法則?

    DAC8568輸出時,各個通道之間問題如何解決?

    DAC8568輸出時,各個通道之間問題,如何解決?
    發(fā)表于 12-13 15:39

    ADS1263通道之間信號出現(xiàn)怎么解決?

    間隔為300us,經(jīng)測試發(fā)現(xiàn),每個通道之間的波形會出現(xiàn)相互,比如通道2,3為一組的差分信號,當幅度稍大時,通道4,5組成的差分輸入中也存在通道2,3一樣的波形,只是幅度比較小,麻煩各位幫我看下是哪里的問題。
    發(fā)表于 11-29 06:32

    博眼球還是真本事?參考平面不完整信號反而好

    的老演員1: 也可以從電磁場的角度來描述,繼續(xù)請出我們的老演員2: 那怎么做好傳輸之間PCB設(shè)計呢,尤其更加敏感的微帶
    發(fā)表于 11-11 17:27

    博眼球還是真本事?參考平面不完整信號反而好

    改善的設(shè)計方法據(jù)說有兩種:很多人知道的方法:信號之間通過“包地”改善……幾乎只有高速先
    的頭像 發(fā)表于 11-11 17:26 ?550次閱讀
    博眼球還是真本事?參考平面不完整信號<b class='flag-5'>串</b><b class='flag-5'>擾</b>反而好

    高頻電路設(shè)計中的問題

    在高頻電路的精密布局中,信號的近距離平行布線往往成為引發(fā)“”現(xiàn)象的潛在因素。,這一術(shù)語描述的是未直接相連的信號線間因電磁耦合而產(chǎn)生
    的頭像 發(fā)表于 09-25 16:04 ?632次閱讀

    信號的介紹

    信號(Crosstalk)是指在信號傳輸過程中,一條信號線上的信號對相鄰信號產(chǎn)生的干擾,這種干擾是由于電磁場耦合或直接電容、電感耦合引起的。根據(jù)耦合類型和位置的不同,信號
    的頭像 發(fā)表于 09-12 08:08 ?3005次閱讀
    信號的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    探索電路板pcb螺旋的特點

    就與大家好好講解pcb螺旋,一起學習吧~ PCB螺旋常用于高頻電路、差分信號傳輸、電源和
    的頭像 發(fā)表于 08-06 17:28 ?936次閱讀