作者:falwat
版權(quán)聲明:本文為博主原創(chuàng)文章,遵循 CC 4.0 BY-SA 版權(quán)協(xié)議,轉(zhuǎn)載請附上原文出處鏈接和本聲明。
本文鏈接:https://blog.csdn.net/falwat/article/details/85918300
本文介紹如何在 vivado 開發(fā)教程(一) 創(chuàng)建新工程 的基礎(chǔ)上, 使用IP集成器, 創(chuàng)建塊設(shè)計(jì)。
創(chuàng)建基本的MicroBlaze系統(tǒng)
點(diǎn)擊Vivado 左側(cè)流程導(dǎo)航器中的"IP INTERGRATOR" 下的 "Create Block Design".
點(diǎn)擊"Diagram"中心的"+", 或者使用快捷鍵"Ctrl+I", 或者右鍵選擇菜單"Add IP", 選擇"MicroBlaze" ,雙擊加入到塊設(shè)計(jì)中.
點(diǎn)擊"Diagram"窗口中的"Run Block Automation", 運(yùn)行塊自動(dòng)化. 在彈出的對話框中,根據(jù)需要修改選項(xiàng), 這里先不做任何修改, 點(diǎn)擊"OK"完成.
繼續(xù)點(diǎn)擊"Diagram"窗口中的"Run Block Automation", 運(yùn)行塊自動(dòng)化, 設(shè)置時(shí)鐘和復(fù)位信號.
在"Diagram"窗口中,右鍵選擇菜單"Regenerate Laout", 重新生成布局, 如下圖所示:
添加外設(shè)
在"Diagram" 窗口中添加"AXI GPIO" IP核, 點(diǎn)擊"Diagram"窗口頂部的"Run Connection Automation", 運(yùn)行連接自動(dòng)化. 按下圖進(jìn)行配置, 配置完成后, 點(diǎn)擊"OK".
在"Diagram"窗口中,右鍵選擇菜單"Regenerate Laout", 重新生成布局, 如下圖所示:
按照上面的步驟,繼續(xù)添加串口IP("AXI Uartlite").
在"Diagram"窗口中,右鍵選擇菜單"Validate Design" 或使用快捷鍵"F6", 驗(yàn)證設(shè)計(jì). 驗(yàn)證通過后, 關(guān)閉"Block Design" 窗口.
生成輸出產(chǎn)品(Generate Output Products)
切回工程管理("PROJECT MANAGER" )視圖, 在 "system(system.bd)"上右鍵選擇菜單"Generate Output Products", 生成輸出產(chǎn)品.
在彈出的對話框中,設(shè)置并行運(yùn)行數(shù)量(Number of jobs), 點(diǎn)擊"Generate" 按鈕, 等待生成完成.生成過程中, 內(nèi)存占用和CPU占用會(huì)急劇飆升.
創(chuàng)建HDL包裝(HDL Wrapper)
在 "system(system.bd)"上右鍵選擇菜單"Create HDL Wrapper". 在彈出的對話框中,點(diǎn)擊"OK"即可, 生成的"system_wrapper"會(huì)自動(dòng)被設(shè)置為頂層.
審核編輯:何安
-
Vivado
+關(guān)注
關(guān)注
19文章
835瀏覽量
68762 -
IP集成器
+關(guān)注
關(guān)注
0文章
4瀏覽量
5854
發(fā)布評論請先 登錄
Vivado無法選中開發(fā)板的常見原因及解決方法

如何在Unified IDE中創(chuàng)建視覺庫HLS組件

使用AMD Vitis Unified IDE創(chuàng)建HLS組件

如何使用AMD Vitis HLS創(chuàng)建HLS IP

瑞薩RA8系列教程 | 基于 e2 studio 創(chuàng)建RA8工程

一文詳解Vivado時(shí)序約束

Vivado FIR IP核實(shí)現(xiàn)

eIQ Time Series Studio工具使用攻略(三)-工程創(chuàng)建

EE-192:使用C語言在Blackfin處理器上創(chuàng)建中斷驅(qū)動(dòng)系統(tǒng)

如何在Linux系統(tǒng)上設(shè)置站群服務(wù)器IP地址
Altium Designer 18~24創(chuàng)建、打開工程閃退
如何在TMS320C6727 DSP上創(chuàng)建基于延遲的音頻效果

Multi-Scaler IP的Linux示例以及Debug(上)

RX23E-A 24bit ΔΣADC 應(yīng)用篇 (2) 創(chuàng)建RX23E-A工程

評論