99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

MOS管及簡單CMOS邏輯電平電路

GReq_mcu168 ? 來源:玩轉(zhuǎn)單片機(jī) ? 作者:玩轉(zhuǎn)單片機(jī) ? 2021-01-20 17:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

現(xiàn)代單片機(jī)主要是采用CMOS工藝制成的。

01 MOS管

MOS管又分為兩種類型:N型和P型。

如下圖所示:

89ed0f66-44b4-11eb-8b86-12bb97331649.jpg

以N型管為例,2端為控制端,稱為“柵極”;3端通常接地,稱為“源極”;源極電壓記作Vss,1端接正電壓,稱為“漏極”,漏極電壓記作VDD。要使1端與3端導(dǎo)通,柵極2上要加高電平。

對(duì)P型管,柵極、源極、漏極分別為5端、4端、6端。要使4端與6端導(dǎo)通,柵極5要加低電平。

在CMOS工藝制成的邏輯器件或單片機(jī)中,N型管與P型管往往是成對(duì)出現(xiàn)的。同時(shí)出現(xiàn)的這兩個(gè)CMOS管,任何時(shí)候,只要一只導(dǎo)通,另一只則不導(dǎo)通(即“截止”或“關(guān)斷”),所以稱為“互補(bǔ)型CMOS管”。

02 CMOS邏輯電平

高速CMOS電路的電源電壓VDD通常為+5V;Vss接地,是0V。 高電平視為邏輯“1”,電平值的范圍為:VDD的65%~VDD(或者VDD-1.5V~VDD) 低電平視作邏輯“0”,要求不超過VDD的35%或0~1.5V。 +1.5V~+3.5V應(yīng)看作不確定電平。在硬件設(shè)計(jì)中要避免出現(xiàn)不確定電平。 近年來,隨著亞微米技術(shù)的發(fā)展,單片機(jī)的電源呈下降趨勢(shì)。低電源電壓有助于降低功耗。VDD為3.3V的CMOS器件已大量使用。在便攜式應(yīng)用中,VDD為2.7V,甚至1.8V的單片機(jī)也已經(jīng)出現(xiàn)。將來電源電壓還會(huì)繼續(xù)下降,降到0.9V,但低于VDD的35%的電平視為邏輯“0”,高于VDD的65%的電平視為邏輯“1”的規(guī)律仍然是適用的。

03 非門

8a35f456-44b4-11eb-8b86-12bb97331649.jpg

非門(反向器)是最簡單的門電路,由一對(duì)CMOS管組成。其工作原理如下:

A端為高電平時(shí),P型管截止,N型管導(dǎo)通,輸出端C的電平與Vss保持一致,輸出低電平;A端為低電平時(shí),P型管導(dǎo)通,N型管截止,輸出端C的電平與VDD一致,輸出高電平。

04 與非門

8a74602e-44b4-11eb-8b86-12bb97331649.jpg

與非門工作原理:

①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時(shí),1、3管導(dǎo)通,2、4管截止,C端電位與1管的漏極保持一致,輸出高電平。

③、A輸入低電平,B輸入高電平時(shí),情況與②類似,亦輸出高電平。

④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。

05 或非門

8ac0705e-44b4-11eb-8b86-12bb97331649.jpg

或非門工作原理:

①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時(shí),1、4管導(dǎo)通,2、3管截止,C端輸出低電平。

③、A輸入低電平,B輸入高電平時(shí),情況與②類似,亦輸出低電平。

④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。

注:

將上述“與非”門、“或非”門邏輯符號(hào)的輸出端的小圓圈去掉,就成了“與”門、“或”門的邏輯符號(hào)。而實(shí)現(xiàn)“與”、“或”功能的電路圖則必須在輸出端加上一個(gè)反向器,即加上一對(duì)CMOS管,因此,“與”門實(shí)際上比“與非”門復(fù)雜,延遲時(shí)間也長些,這一點(diǎn)在電路設(shè)計(jì)中要注意。

06 三態(tài)門

8b843a66-44b4-11eb-8b86-12bb97331649.jpg

三態(tài)門的工作原理:

當(dāng)控制端C為“1”時(shí),N型管3導(dǎo)通,同時(shí),C端電平通過反向器后成為低電平,使P型管4導(dǎo)通,輸入端A的電平狀況可以通過3、4管到達(dá)輸出端B。

當(dāng)控制端C為“0”時(shí),3、4管都截止,輸入端A的電平狀況無法到達(dá)輸出端B,輸出端B呈現(xiàn)高電阻的狀態(tài),稱為“高阻態(tài)”。

這個(gè)器件也稱作“帶控制端的傳輸門”。帶有一定驅(qū)動(dòng)能力的三態(tài)門也稱作“緩沖器”,邏輯符號(hào)是一樣的。

注:

從CMOS等效電路或者真值表、邏輯表達(dá)式上都可以看出,把“0”和“1”換個(gè)位置,“與非”門就變成了“或非”門。對(duì)于“1”有效的信號(hào)是“與非”關(guān)系,對(duì)于“0”有效的信號(hào)是“或非”關(guān)系。

上述圖中畫的邏輯器件符號(hào)均是正邏輯下的輸入、輸出關(guān)系,即對(duì)“1”(高電平)有效而言。而單片機(jī)中的多數(shù)控制信號(hào)是按照負(fù)有效(低電平有效)定義的。例如片選信號(hào)CS(Chip Select),指該信號(hào)為“0”時(shí)具有字符標(biāo)明的意義,即該信號(hào)為“0”表示該芯片被選中。因此,“或非”門的邏輯符號(hào)也可以畫成下圖。

8be8940c-44b4-11eb-8b86-12bb97331649.jpg

07 組合邏輯電路

“與非”門、“或非”門等邏輯電路的不同組合可以得到各種組合邏輯電路,如譯碼器、解碼器、多路開關(guān)等。

組合邏輯電路的實(shí)現(xiàn)可以使用現(xiàn)成的集成電路,也可以使用可編程邏輯器件,如PAL、GAL等實(shí)現(xiàn)。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6025

    瀏覽量

    238879
  • 單片機(jī)
    +關(guān)注

    關(guān)注

    6067

    文章

    44992

    瀏覽量

    650492
  • 高電平
    +關(guān)注

    關(guān)注

    6

    文章

    204

    瀏覽量

    22069

原文標(biāo)題:5分鐘弄懂!MOS管及簡單CMOS邏輯電平電路

文章出處:【微信號(hào):mcu168,微信公眾號(hào):硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    CMOS邏輯門如何應(yīng)用在電路

    電平時(shí),PMOS導(dǎo)通實(shí)現(xiàn)電流上拉;輸入高電平時(shí),NMOS導(dǎo)通完成信號(hào)下拉。兩種晶體管交替工作,構(gòu)成無直流通路的完美配合。合科泰采用的溝槽屏蔽柵工藝優(yōu)化了晶體管性能,讓CMOS互補(bǔ)管在開關(guān)切換的
    的頭像 發(fā)表于 06-19 16:07 ?801次閱讀
    <b class='flag-5'>CMOS</b>的<b class='flag-5'>邏輯</b>門如何應(yīng)用在<b class='flag-5'>電路</b>中

    推挽電路驅(qū)動(dòng)多個(gè)mos

    推挽電路是解決驅(qū)動(dòng)多個(gè)MOS管挑戰(zhàn)的關(guān)鍵技術(shù)。通過互補(bǔ)驅(qū)動(dòng),推挽電路可快速充電和放電,提高開關(guān)速度。在5V邏輯信號(hào)驅(qū)動(dòng)15V MOS管的場景
    的頭像 發(fā)表于 06-18 10:10 ?451次閱讀
    推挽<b class='flag-5'>電路</b>驅(qū)動(dòng)多個(gè)<b class='flag-5'>mos</b>

    ADG3123 8通道CMOS邏輯轉(zhuǎn)高壓電平轉(zhuǎn)換器技術(shù)手冊(cè)

    ADG3123是一款8通道、同相CMOS轉(zhuǎn)高壓電平轉(zhuǎn)換器,采用增強(qiáng)型LC^2^MOS工藝制造,能夠以高電源電壓工作,同時(shí)保持超低功耗。 該器件的內(nèi)部結(jié)構(gòu)可確保與采用2.3 V至5.5 V電源
    的頭像 發(fā)表于 05-16 14:10 ?232次閱讀
    ADG3123 8通道<b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>轉(zhuǎn)高壓<b class='flag-5'>電平</b>轉(zhuǎn)換器技術(shù)手冊(cè)

    浮思特 | CMOS技術(shù)原理與應(yīng)用:從晶體管結(jié)構(gòu)到反相器設(shè)計(jì)

    MOSFET在數(shù)字電路中的常見形式是互補(bǔ)MOS(CMOS)電路。CMOS技術(shù)將n溝道和p溝道MOSFET成對(duì)集成在同一芯片上,成為數(shù)字集成
    的頭像 發(fā)表于 04-16 11:55 ?388次閱讀
    浮思特 | <b class='flag-5'>CMOS</b>技術(shù)原理與應(yīng)用:從晶體管結(jié)構(gòu)到反相器設(shè)計(jì)

    硬件基礎(chǔ)篇——TTL與CMOS電平

    電平TTL集成電路主要由BJT晶體管構(gòu)成,如STC單片機(jī),電平規(guī)范如下:輸出模式:Uoh ≥ 2.4V,Uol≤0.4V;輸入模式:Uih ≥ 2.0V,Uil≤0.8V;3、CMOS
    發(fā)表于 03-22 15:21

    CMOS邏輯IC是如何構(gòu)成的

    電子設(shè)備正常運(yùn)轉(zhuǎn)離不開“邏輯”的精密驅(qū)動(dòng)。例如,當(dāng)我們?cè)谑謾C(jī)上滑動(dòng)屏幕時(shí),背后就有無數(shù)個(gè)CMOS邏輯電路在默默工作,它們通過復(fù)雜的邏輯運(yùn)算,將我們的觸摸信號(hào)轉(zhuǎn)化為手機(jī)能夠理解的指令,從
    的頭像 發(fā)表于 03-10 10:33 ?611次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>IC是如何構(gòu)成的

    使用TTL電平時(shí)的常見問題

    問題 問題描述: 在不同TTL電路或TTL與CMOS電路之間進(jìn)行接口時(shí),可能會(huì)出現(xiàn)電平不兼容的問題。 解決方案: 使用電平轉(zhuǎn)換器或
    的頭像 發(fā)表于 01-16 10:31 ?900次閱讀

    TTL電平CMOS電平的區(qū)別是什么

    在數(shù)字電子領(lǐng)域,邏輯電路的設(shè)計(jì)和實(shí)現(xiàn)是構(gòu)建復(fù)雜電子系統(tǒng)的基礎(chǔ)。TTL和CMOS是兩種廣泛使用的邏輯電路技術(shù),它們各自有著獨(dú)特的優(yōu)勢(shì)和局限性。 1. 電平標(biāo)準(zhǔn) TTL
    的頭像 發(fā)表于 01-16 09:43 ?1604次閱讀

    如何優(yōu)化CMOS邏輯IC的性能

    在上期的芝識(shí)課堂中,我們介紹了一部分CMOS邏輯IC設(shè)計(jì)的常見問題以及處理辦法。本期課堂將繼續(xù)探討如何優(yōu)化CMOS邏輯IC的性能,特別是負(fù)載電容連接技巧和功耗計(jì)算,這些因素對(duì)于
    的頭像 發(fā)表于 12-24 18:12 ?1312次閱讀
    如何優(yōu)化<b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>IC的性能

    什么是TTL邏輯電路 TTL與CMOS的區(qū)別和優(yōu)缺點(diǎn)

    在數(shù)字電子學(xué)中,TTL和CMOS是兩種基本的邏輯電路技術(shù)。它們各自有著獨(dú)特的特點(diǎn)和應(yīng)用場景。 TTL邏輯電路 TTL(晶體管-晶體管邏輯)是一種基于雙極型晶體管(BJT)的數(shù)字
    的頭像 發(fā)表于 11-18 10:26 ?4071次閱讀

    簡單認(rèn)識(shí)邏輯電路的用途

    在數(shù)字電子的世界里,每一個(gè)決策、每一條指令、每一次數(shù)據(jù)處理,都離不開CMOS邏輯IC的掌控。CMOS邏輯IC大致包括兩種邏輯,即組合
    的頭像 發(fā)表于 11-01 15:44 ?710次閱讀

    電平輸入和低電平輸入是什么意思

    在現(xiàn)代電子系統(tǒng)中,數(shù)字電路扮演著至關(guān)重要的角色。這些電路處理的是二進(jìn)制信號(hào),即由邏輯“1”和邏輯“0”組成的信號(hào)。這些邏輯狀態(tài)通常通過電壓水
    的頭像 發(fā)表于 10-17 14:56 ?7749次閱讀

    什么是CMOS電平接口 設(shè)計(jì)時(shí)注意事項(xiàng)有哪些

    CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)電平接口,作為電子電路設(shè)計(jì)中的一種重要接口類型,其獨(dú)特的半導(dǎo)體特性和廣泛的應(yīng)用場景使得我們對(duì)其并不陌生。下面將為大家介紹CMOS
    的頭像 發(fā)表于 09-30 17:03 ?998次閱讀

    邏輯電平輸出是什么意思

    邏輯電平輸出是數(shù)字電路中的一個(gè)重要概念,它涉及到數(shù)字信號(hào)的表示和傳輸。在數(shù)字電路中,邏輯電平通常
    的頭像 發(fā)表于 09-20 17:32 ?1423次閱讀

    TTL門電路CMOS有什么特點(diǎn)及區(qū)別

    TTL(晶體管-晶體管邏輯)和CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)是兩種常見的數(shù)字邏輯電路技術(shù),它們?cè)陔娮釉O(shè)計(jì)和計(jì)算機(jī)科學(xué)領(lǐng)域中具有廣泛的應(yīng)用。 一、TTL門電路的特點(diǎn) 工作原理 TTL門
    的頭像 發(fā)表于 07-30 14:54 ?4853次閱讀