99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA中的時(shí)鐘相關(guān)概念

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2021-01-15 09:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、時(shí)鐘相關(guān)概念

理想的時(shí)鐘模型是一個(gè)占空比為50%且周期固定的方波。Tclk為一個(gè)時(shí)鐘周期,T1為高脈沖寬度,T2為低脈沖寬度,Tclk=T1+T2。占空比定義為高脈沖寬度與周期之比,即T1/Tclk。

25885ee6-507a-11eb-8b86-12bb97331649.png

圖1 理想時(shí)鐘波形

建立時(shí)間(Tsu):是指在時(shí)鐘上升沿到來之前數(shù)據(jù)必須保持穩(wěn)定的時(shí)間;

保持時(shí)間(Th):是指在時(shí)鐘上升沿到來以后數(shù)據(jù)必須保持穩(wěn)定的時(shí)間。如圖2所示。

25a58c82-507a-11eb-8b86-12bb97331649.png

圖2 建立和保持時(shí)間

一個(gè)數(shù)據(jù)需要在時(shí)鐘的上升沿鎖存,那么這個(gè)數(shù)據(jù)就必須在這個(gè)時(shí)鐘上升沿的建立時(shí)間和保持時(shí)間內(nèi)保持穩(wěn)定。

上面列舉的是一個(gè)理想的時(shí)鐘波形,而實(shí)際時(shí)鐘信號(hào)的分析要比這復(fù)雜得多。時(shí)鐘本身也具有一些不確定性,如時(shí)鐘抖動(dòng)(jitter)和時(shí)鐘偏斜(sknew)等。時(shí)鐘的邊沿變化不可能總是理想的瞬變,它會(huì)有一個(gè)從高到低或者從低到高的變化過程,實(shí)際的情況抽象出來就如圖3所示,時(shí)鐘信號(hào)邊沿變化的不確定時(shí)間稱之為時(shí)鐘偏斜(clock skew)。再回到之前定義的建立時(shí)間和保持時(shí)間,嚴(yán)格的說,建立時(shí)間就應(yīng)該是Tsu+T1,而保持時(shí)間就應(yīng)該是Th+T2。

25e67c42-507a-11eb-8b86-12bb97331649.png

圖3 時(shí)鐘抖動(dòng)模型

時(shí)鐘分析的起點(diǎn)是源寄存器(reg1),終點(diǎn)是目的寄存器(reg2)。時(shí)鐘和其他信號(hào)的傳輸一樣都會(huì)有延時(shí)。圖4中,時(shí)鐘信號(hào)從時(shí)鐘源傳輸?shù)皆醇拇嫫鞯难訒r(shí)定義為Tc2s,傳輸?shù)侥康募拇嫫鞯难訒r(shí)定義為Tc2d,時(shí)鐘網(wǎng)絡(luò)延時(shí)就定義為Tc2d與Tc2s之差,即Tskew=Tc2d-Tc2s。

261291b0-507a-11eb-8b86-12bb97331649.png

圖4 時(shí)鐘偏斜的寄存器傳輸模型

圖5是時(shí)鐘偏斜模型的波形表示。

263ddd3e-507a-11eb-8b86-12bb97331649.png

圖5 時(shí)鐘偏斜的波形圖

clk是源時(shí)鐘,可以認(rèn)為是一個(gè)理想的時(shí)鐘模型。clk_1是時(shí)鐘傳輸?shù)皆醇拇嫫鱮eg1的波形(延時(shí)Tc2s),clk_2是時(shí)鐘傳輸?shù)侥康募拇嫫鱮eg2的波形(延時(shí)Tc2d)。data_1是數(shù)據(jù)在源寄存器reg1的傳輸波形,data_2是數(shù)據(jù)在目的寄存器reg2的傳輸波形。

266fcd1c-507a-11eb-8b86-12bb97331649.png

圖6 數(shù)據(jù)與時(shí)鐘關(guān)系

原文標(biāo)題:時(shí)鐘相關(guān)概念

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618534
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7256

    瀏覽量

    91886
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1901

    瀏覽量

    133238

原文標(biāo)題:時(shí)鐘相關(guān)概念

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA的基礎(chǔ)概念和應(yīng)用場(chǎng)景

    在現(xiàn)代電子科技飛速發(fā)展的浪潮,FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)猶如一顆璀璨的明星,在通信、人工智能、汽車電子等眾多領(lǐng)域閃耀著獨(dú)特的光芒。這個(gè)
    的頭像 發(fā)表于 06-30 16:13 ?1001次閱讀
    <b class='flag-5'>FPGA</b>的基礎(chǔ)<b class='flag-5'>概念</b>和應(yīng)用場(chǎng)景

    PLL技術(shù)在FPGA的動(dòng)態(tài)調(diào)頻與展頻功能應(yīng)用

    隨著現(xiàn)代電子系統(tǒng)的不斷發(fā)展,時(shí)鐘管理成為影響系統(tǒng)性能、穩(wěn)定性和電磁兼容性(EMI)的關(guān)鍵因素之一。在FPGA設(shè)計(jì),PLL因其高精度、靈活性和可編程性而得到廣泛應(yīng)用,本文將深入探討PLL技術(shù)在
    的頭像 發(fā)表于 06-20 11:51 ?1170次閱讀
    PLL技術(shù)在<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的動(dòng)態(tài)調(diào)頻與展頻功能應(yīng)用

    TI的ADS129x器件SPI 時(shí)鐘極性CPOL和時(shí)鐘相位 CPHA的正確設(shè)置模式

    TI的ADS129x器件SPI 時(shí)鐘極性CPOL和時(shí)鐘相位 CPHA的正確設(shè)置模式
    的頭像 發(fā)表于 06-18 16:36 ?382次閱讀
    TI的ADS129x器件SPI <b class='flag-5'>時(shí)鐘</b>極性CPOL和<b class='flag-5'>時(shí)鐘相</b>位 CPHA的正確設(shè)置模式

    FPGA時(shí)序約束之設(shè)置時(shí)鐘

    Vivado時(shí)序分析工具默認(rèn)會(huì)分析設(shè)計(jì)中所有時(shí)鐘相關(guān)的時(shí)序路徑,除非時(shí)序約束設(shè)置了時(shí)鐘組或false路徑。使用set_clock_groups命令可以使時(shí)序分析工具不分析
    的頭像 發(fā)表于 04-23 09:50 ?468次閱讀
    <b class='flag-5'>FPGA</b>時(shí)序約束之設(shè)置<b class='flag-5'>時(shí)鐘</b>組

    AD9547雙路/四路輸入網(wǎng)絡(luò)時(shí)鐘發(fā)生器/同步器技術(shù)手冊(cè)

    AD9547針對(duì)許多系統(tǒng)提供同步功能,包括同步光纖網(wǎng)絡(luò)(SONET/SDH)。該器件產(chǎn)生的輸出時(shí)鐘可以與兩路差分或四路單端外部輸入?yún)⒖?b class='flag-5'>時(shí)鐘之一同步。數(shù)字鎖相環(huán)(PLL)可以降低與外部參考時(shí)鐘相關(guān)
    的頭像 發(fā)表于 04-11 09:37 ?312次閱讀
    AD9547雙路/四路輸入網(wǎng)絡(luò)<b class='flag-5'>時(shí)鐘</b>發(fā)生器/同步器技術(shù)手冊(cè)

    AD9559雙路PLL四通道輸入多服務(wù)線路卡自適應(yīng)時(shí)鐘轉(zhuǎn)換器技術(shù)手冊(cè)

    降低與外部參考時(shí)鐘相關(guān)的輸入時(shí)間抖動(dòng)或相位噪聲。借助數(shù)字控制環(huán)路和保持電路,即使所有參考輸入都失效,AD9559也能持續(xù)產(chǎn)生低抖動(dòng)輸出時(shí)鐘。
    的頭像 發(fā)表于 04-10 14:35 ?353次閱讀
    AD9559雙路PLL四通道輸入多服務(wù)線路卡自適應(yīng)<b class='flag-5'>時(shí)鐘</b>轉(zhuǎn)換器技術(shù)手冊(cè)

    AD9554四路PLL、四通道輸入、八通道輸出多服務(wù)線路卡自適應(yīng)時(shí)鐘轉(zhuǎn)換器技術(shù)手冊(cè)

    (DPLL)可以降低與外部參考時(shí)鐘相關(guān)的輸入時(shí)間抖動(dòng)或相位噪聲。 借助數(shù)字控制環(huán)路和保持電路,即使所有參考輸入都失效,AD9554也能持續(xù)產(chǎn)生低抖動(dòng)輸出時(shí)鐘。
    的頭像 發(fā)表于 04-10 11:51 ?379次閱讀
    AD9554四路PLL、四通道輸入、八通道輸出多服務(wù)線路卡自適應(yīng)<b class='flag-5'>時(shí)鐘</b>轉(zhuǎn)換器技術(shù)手冊(cè)

    ADS1298的時(shí)鐘相位和極性是什么?

    ADS1298的時(shí)鐘相位和極性是什么,如果用STM32,它的時(shí)鐘相位和極性應(yīng)該如何配置?
    發(fā)表于 02-08 08:22

    如果用FPGA采集AD1672,如何保障FPGA時(shí)鐘同1672時(shí)鐘一致?

    第一次用這種AD芯片,買了個(gè)開發(fā)板,發(fā)現(xiàn),開發(fā)板母板上沒有晶振。請(qǐng)教幾個(gè)問題。 1。母板上用的時(shí)鐘是SCLK作為源時(shí)鐘嗎? 2、如果用FPGA采集AD1672,如何保障FPGA
    發(fā)表于 12-24 06:17

    ADS58C48的輸出給FPGA時(shí)鐘怎樣產(chǎn)生的,是只要有輸入時(shí)鐘,就有輸出時(shí)鐘嗎?

    : 1,ADS58C48如果想要實(shí)現(xiàn)基本的功能需要怎樣配置寄存器?有沒有相關(guān)FPGA配置程序可以參考一下? 2,ADS58C48的輸出給FPGA時(shí)鐘怎樣產(chǎn)生的,是只要有輸入
    發(fā)表于 12-20 06:32

    請(qǐng)問LMK05318BEVM如何實(shí)現(xiàn)輸入和輸出時(shí)鐘的相位同步?

    我們使用開發(fā)板,想實(shí)現(xiàn)輸入時(shí)鐘和輸出時(shí)鐘相位同步的功能,輸入和輸出時(shí)鐘都是LVCMOS電平,一路輸入時(shí)鐘12.288M,一路輸出時(shí)鐘49.
    發(fā)表于 11-11 08:25

    時(shí)鐘抖動(dòng)和時(shí)鐘偏移的區(qū)別

    時(shí)鐘抖動(dòng)(Jitter)和時(shí)鐘偏移(Skew)是數(shù)字電路設(shè)計(jì)兩個(gè)重要的概念,它們對(duì)電路的時(shí)序性能和穩(wěn)定性有著顯著的影響。下面將從定義、原因、影響以及應(yīng)對(duì)策略等方面詳細(xì)闡述
    的頭像 發(fā)表于 08-19 18:11 ?2155次閱讀

    FPGA如何消除時(shí)鐘抖動(dòng)

    FPGA(現(xiàn)場(chǎng)可編程門陣列)設(shè)計(jì),消除時(shí)鐘抖動(dòng)是一個(gè)關(guān)鍵任務(wù),因?yàn)?b class='flag-5'>時(shí)鐘抖動(dòng)會(huì)直接影響系統(tǒng)的時(shí)序性能、穩(wěn)定性和可靠性。以下將詳細(xì)闡述FPGA
    的頭像 發(fā)表于 08-19 17:58 ?2798次閱讀

    深度解析FPGA的時(shí)序約束

    建立時(shí)間和保持時(shí)間是FPGA時(shí)序約束兩個(gè)最基本的概念,同樣在芯片電路時(shí)序分析也存在。
    的頭像 發(fā)表于 08-06 11:40 ?1406次閱讀
    深度解析<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的時(shí)序約束

    淺談如何克服FPGA I/O引腳分配挑戰(zhàn)

    在運(yùn)行PlanAhead軟件實(shí)施工具前設(shè)計(jì)是無錯(cuò)的。工具的眾多I/O和時(shí)鐘相關(guān)規(guī)則可保證I/O布局是合法的。 可利用PlanAhead的DRC對(duì)話框來選擇相應(yīng)的規(guī)則。如果工具發(fā)現(xiàn)違反規(guī)則的情況,將會(huì)
    發(fā)表于 07-22 00:40