99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在單板的EMC設(shè)計(jì)上,介紹一些重要的EMC知識(shí)及法則

韜略科技EMC ? 來源:韜略科技EMC ? 作者:韜略科技EMC ? 2020-12-02 11:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一引言

廣義的電磁兼容控制技術(shù)包括抑制干擾源的發(fā)射和提高干擾接收器的敏感度,我們都知道干擾源、干擾傳輸途徑和干擾接收器是電磁干擾的三要素,同時(shí)EMC也是圍繞這些問題進(jìn)行研究,而運(yùn)用最為廣泛的抑制方法是屏蔽、濾波和接地,用它們來切斷干擾的傳輸途徑。

本文將著重在單板的EMC設(shè)計(jì)上,介紹一些重要的EMC知識(shí)及法則。在最初電路板的設(shè)計(jì)階段就著手考慮對(duì)電磁兼容的設(shè)計(jì),種類包括公共阻抗耦合、串?dāng)_、高頻載流導(dǎo)線產(chǎn)生的輻射和通過由互連布線和印制線形成的回路噪聲等。

在高速邏輯電路里,這類問題特別脆弱,原因很多:

(1)電源與地線的阻抗隨頻率增加而增加,公共阻抗耦合的發(fā)生比較頻繁;

(2)信號(hào)頻率較高,通過寄生電容耦合到步線較有效,串?dāng)_發(fā)生更容易;

(3)信號(hào)回路尺寸與時(shí)鐘頻率及其諧波的波長(zhǎng)相比擬,輻射更加顯著;

(4)引起信號(hào)線路反射的阻抗不匹配問題。

二總體概念及考慮

1. 五一五規(guī)則,即時(shí)鐘頻率到5MHz或脈沖上升時(shí)間小于5ns,則PCB板須采用多層板。

2. 不同電源平面不能重疊。

3. 公共阻抗耦合問題。

模型:

VN1=I2ZG為電源I2流經(jīng)地平面阻抗ZG而在1號(hào)電路感應(yīng)的噪聲電壓。

由于地平面電流可能由多個(gè)源產(chǎn)生,感應(yīng)噪聲可能高過模電的靈敏度或數(shù)電的抗擾度。

解決辦法:

(1)模擬數(shù)字電路應(yīng)有各自的回路,最后單點(diǎn)接地;

(2)電源線與回線越寬越好;

(3)縮短印制線長(zhǎng)度;

(4)電源分配系統(tǒng)去耦。

4. 減小環(huán)路面積及兩環(huán)路的交鏈面積。

5. 一個(gè)重要思想是:PCB上的EMC主要取決于直流電源線的Z

三布局

下面是電路板布局準(zhǔn)則:

1. 晶振盡可能靠近處理器。 2. 模擬電路與數(shù)字電路占不同的區(qū)域。 3. 高頻放在PCB板的邊緣,并逐層排列。 4. 用地填充空著的區(qū)域。

四布線

1. 電源線與回線盡可能靠近,最好的方法各走一面。

2. 為模擬電路提供一條零伏回線,信號(hào)線與回程線小與5:1。

3. 針對(duì)長(zhǎng)平行走線的串?dāng)_,增加其間距或在走線之間加一根零伏線。

4. 手工時(shí)鐘布線,遠(yuǎn)離I/O電路,可考慮加專用信號(hào)回程線。

5. 關(guān)鍵線路如復(fù)位線等接近地回線;為使串?dāng)_減至最小,采用雙面#字型布線。

6. 高速線避免走直角;強(qiáng)弱信號(hào)線分開。

五屏蔽

1. 屏蔽 > 模型:

屏蔽效能SE(dB)=反射損耗R(dB)+吸收損耗A(dB)

高頻射頻屏蔽的關(guān)鍵是反射,吸收是低頻磁場(chǎng)屏蔽的關(guān)鍵機(jī)理。

2. 工作頻率低于1MHz時(shí),噪聲一般由電場(chǎng)或磁場(chǎng)引起,(磁場(chǎng)引起時(shí)干擾,一般在幾百赫茲以內(nèi)),1MHz以上,考慮電磁干擾。單板上的屏蔽實(shí)體包括變壓器、傳感器、放大器DC/DC模塊等。更大的涉及單板間、子架、機(jī)架的屏蔽。

3. 靜電屏蔽不要求屏蔽體是封閉的,只要求高電導(dǎo)率材料和接地兩點(diǎn)。電磁屏蔽不要求接地,但要求感應(yīng)電流在上有通路,故必須閉合。磁屏蔽要求高磁導(dǎo)率的材料做 封閉的屏蔽體,為了讓渦流產(chǎn)生的磁通和干擾產(chǎn)生的磁通相消達(dá)到吸收的目的,對(duì)材料有厚度的要求。高頻情況下,三者可以統(tǒng)一,即用高電導(dǎo)率材料(如銅)封閉并接地。

4. 對(duì)低頻,高電導(dǎo)率的材料吸收衰減少,對(duì)磁場(chǎng)屏蔽效果不好,需采用高磁導(dǎo)率的材料(如鍍鋅鐵)。

5. 磁場(chǎng)屏蔽還取決于厚度、幾何形狀、孔洞的最大線性尺寸。

6. 磁耦合感應(yīng)的噪聲電壓UN=j(luò)wB.A.coso=j(luò)wM.I1,(A為電路2閉合環(huán)路時(shí)面積;B為磁通密度;M為互感;I1為干擾電路的電流。降低噪聲電壓,有兩個(gè)途徑,對(duì)接收電路而言,B、A和COS0必須減小;對(duì)干擾源而言,M和I1必須減小。雙絞線是個(gè)很好例子。它大大減小電路的環(huán)路面積,并同時(shí)在絞合的另一根芯線上產(chǎn)生相反的電動(dòng)勢(shì)。

7. 防止電磁泄露的經(jīng)驗(yàn)公式:縫隙尺寸

六接地

1. 300KHz以下一般單點(diǎn)接地,以上多點(diǎn)接地,混合接地頻率范圍50KHz~10MHz。另一種分法是:

2. 接地方式:樹形接地

信號(hào)電路屏蔽罩的接地(接地點(diǎn)選在放大器等輸出端的地線上)

3. 對(duì)于射頻電路接地,要求接地線盡量要短或者根本不用接線而實(shí)現(xiàn)接地。最好的接地線是扁平銅編織帶。當(dāng)?shù)鼐€長(zhǎng)度是λ/4波長(zhǎng)的奇數(shù)倍時(shí),阻抗會(huì)很高,同時(shí)相當(dāng)λ/4天線,向外輻射干擾信號(hào)。

4. 單板內(nèi)數(shù)字地、模擬地有多個(gè),只允許提供一個(gè)共地點(diǎn),接地還包括用導(dǎo)線做電源回線和搭接等。

七濾波

1. 選擇EMI信號(hào)濾波器濾除導(dǎo)線上工作不需要的高頻干擾成份,解決高頻電磁輻射與接收干擾。它要保證良好接地。分線路板安裝濾波器、貫通濾波器、連接器濾波器。從電路形式分,有單電容型、單電感型、L型、π型。π型濾波器通帶到阻帶的過渡性能最好,最能保證工作信號(hào)質(zhì)量。

一個(gè)典型信號(hào)的頻譜:

2. 選擇交直流電源濾波器抑制內(nèi)外電源線上的傳導(dǎo)和輻射干擾,既防止EMI進(jìn)入電網(wǎng),危害其它電路,又保護(hù)設(shè)備自身。它不衰減工頻功率。DM(差摸)干擾在頻率 < 1mhz時(shí)占主導(dǎo)地位。cm在=""> 1MHz時(shí),占主導(dǎo)地位。

3. 使用鐵氧體磁珠安裝在元件的引線上,用作高頻電路的去耦,濾波以及寄生振蕩的抑制。

4. 盡可能對(duì)芯片的電源去耦(1-100nF),對(duì)進(jìn)入板極的直流電源及穩(wěn)壓器和DC/DC轉(zhuǎn)換器的輸出進(jìn)行濾波(uF)

注意減小電容引線電感,提高諧振頻率,高頻應(yīng)用時(shí)甚至可以采取四芯電容。電容的選取是非常講究的問題,也是單板EMC控制的手段。

八其他

從傳輸線的阻抗匹配到元器件的EMC控制,從生產(chǎn)工藝到扎線方法,從編碼技術(shù)到軟件抗干擾等都是屬于單板的干擾抑制。一個(gè)機(jī)器的孕育及誕生實(shí)際上是EMC工程,最重要的是需要工程師們?cè)谠O(shè)計(jì)中提高和加強(qiáng)EMC意識(shí)。

責(zé)任編輯:xj

原文標(biāo)題:工程師必備:硬件EMC設(shè)計(jì)規(guī)范

文章出處:【微信公眾號(hào):韜略科技EMC】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • emc
    emc
    +關(guān)注

    關(guān)注

    172

    文章

    4165

    瀏覽量

    186920
  • 硬件設(shè)計(jì)
    +關(guān)注

    關(guān)注

    18

    文章

    433

    瀏覽量

    45197
  • 單板
    +關(guān)注

    關(guān)注

    0

    文章

    32

    瀏覽量

    11085

原文標(biāo)題:工程師必備:硬件EMC設(shè)計(jì)規(guī)范

文章出處:【微信號(hào):TLTECH,微信公眾號(hào):韜略科技EMC】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    EMC設(shè)計(jì)—PCB高級(jí)EMC設(shè)計(jì)

    目錄 EMC理論基礎(chǔ) EMC測(cè)試實(shí)質(zhì) PCB的接地設(shè)計(jì) PCB內(nèi)部EMC設(shè)計(jì) EMC去耦分析 獲取完整文檔資料可下載附件哦?。。?!如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評(píng)論支持
    發(fā)表于 05-28 16:54

    EMC器件速覽(Ⅱ) #EMC #電磁兼容EMC #電子元器件 #硬件工程師 #PPTC #ESD

    emc
    深圳市韜略科技有限公司
    發(fā)布于 :2025年05月23日 17:37:26

    EMC電路基礎(chǔ)知識(shí)

    本課程分三個(gè)章節(jié),分別從概念,基本理論和系統(tǒng)方面簡(jiǎn)單介紹EMC 的基 本概念、標(biāo)準(zhǔn)、測(cè)試內(nèi)容,產(chǎn)品認(rèn)證和電磁兼容的基本理論,最后介紹了系統(tǒng) 安裝和維護(hù)中的 EMC 問題。 學(xué)完本課
    發(fā)表于 05-19 16:13

    PCB的EMC設(shè)計(jì)():層的設(shè)置與排布原則

    PCB的電磁兼容性(EMC)設(shè)計(jì)首先要考慮層的設(shè)置,這是因?yàn)?b class='flag-5'>單板層數(shù)的組成、電源層和地層的分布位置以及平面的分割方式對(duì)EMC性能有著決定性的影響。為昕MarsPCBlayerstack層數(shù)的合理規(guī)劃
    的頭像 發(fā)表于 05-17 16:17 ?449次閱讀
    PCB的<b class='flag-5'>EMC</b>設(shè)計(jì)(<b class='flag-5'>一</b>):層的設(shè)置與排布原則

    設(shè)計(jì)早期對(duì)EMC的考慮

    這些經(jīng)驗(yàn)法則。結(jié)果,70%~90%的新設(shè)計(jì)都沒有通過第EMC 測(cè)試,從而使后期重設(shè)計(jì)成本很高,如果制造商延誤產(chǎn)品發(fā)貨日期,損失的銷售費(fèi)用就更大。為了以低得多的成本確定并解決問題,設(shè)計(jì)師應(yīng)該考慮
    發(fā)表于 03-04 14:21

    電容EMC設(shè)計(jì)中的應(yīng)用技巧

    設(shè)計(jì)中的一些不恰當(dāng)?shù)恼J(rèn)識(shí)與做法,討論了電容 EMC 設(shè)計(jì)中的應(yīng)用技巧。對(duì)EMC設(shè)計(jì)具有指導(dǎo)作用。 濾波器結(jié)構(gòu)的選擇 EMC設(shè)計(jì)中的濾波器
    發(fā)表于 03-03 16:17

    探秘 EMC 本質(zhì):比創(chuàng)達(dá)為你解析 EMC 設(shè)計(jì)整改核心原理與解決方案

    摘要 :本文深入探討 EMC 本質(zhì),詳細(xì)闡述 EMC 設(shè)計(jì)整改的核心原理,并提供全面的解決方案。同時(shí)介紹比創(chuàng)達(dá)電子科技有限公司 EMC 領(lǐng)
    發(fā)表于 02-06 14:03

    華為PCB的EMC設(shè)計(jì)指南

    轉(zhuǎn)載篇華為《PCB的EMC設(shè)計(jì)指南》,合計(jì)94頁P(yáng)DF,對(duì)PCB的EMC設(shè)計(jì)從布局、布線、背板的EMC設(shè)計(jì)、射頻PCB的EMC設(shè)計(jì)等方面做
    的頭像 發(fā)表于 01-15 10:09 ?1416次閱讀
    華為PCB的<b class='flag-5'>EMC</b>設(shè)計(jì)指南

    EMC基礎(chǔ)知識(shí)-華為

    EMC基礎(chǔ)知識(shí)-華為
    發(fā)表于 01-06 14:09 ?4次下載

    硬核干貨 - 講EMC說接地

    EMC接地解析與設(shè)計(jì)要點(diǎn)數(shù)字信號(hào)對(duì)模擬信號(hào)干擾問題通常我們認(rèn)為是“地”沒有設(shè)計(jì)好。整個(gè)控制單板容易遭受靜電干擾我們通常認(rèn)為“地”設(shè)計(jì)有問題。屏蔽電纜的設(shè)計(jì)重要環(huán)是屏蔽層接“地”問題
    的頭像 發(fā)表于 11-24 01:02 ?990次閱讀
    硬核干貨 - 講<b class='flag-5'>EMC</b>說接地

    直播預(yù)告 I 講EMC說接地

    SES2024.11.28EMC接地解析與設(shè)計(jì)要點(diǎn)數(shù)字信號(hào)對(duì)模擬信號(hào)干擾問題通常我們認(rèn)為是“地”沒有設(shè)計(jì)好。整個(gè)控制單板容易遭受靜電干擾我們通常認(rèn)為“地”設(shè)計(jì)有問題。屏蔽電纜的設(shè)計(jì)重要
    的頭像 發(fā)表于 11-23 01:04 ?328次閱讀
    直播預(yù)告 I 講<b class='flag-5'>EMC</b>說接地

    開關(guān)電源的EMI/EMC測(cè)試標(biāo)準(zhǔn)

    開關(guān)電源的EMI(電磁干擾)和EMC(電磁兼容)測(cè)試標(biāo)準(zhǔn)是確保開關(guān)電源產(chǎn)品符合電磁兼容性要求的重要依據(jù)。以下是一些常見的開關(guān)電源EMI/EMC測(cè)試標(biāo)準(zhǔn):
    的頭像 發(fā)表于 11-20 10:43 ?3779次閱讀

    EMC設(shè)計(jì)新視野來襲

    SES-2024.12.18賽盛技術(shù)第九期《EMC設(shè)計(jì)線上特訓(xùn)營(yíng)》,為您開啟電磁兼容設(shè)計(jì)的新篇章!特訓(xùn)營(yíng)章節(jié)要點(diǎn)01第章—EMC基礎(chǔ)EMC重要
    的頭像 發(fā)表于 10-30 10:00 ?590次閱讀
    <b class='flag-5'>EMC</b>設(shè)計(jì)新視野來襲

    EMC的三大規(guī)律解讀

    現(xiàn)代電子設(shè)備的設(shè)計(jì)中,EMC已成為個(gè)不可忽視的重要議題。它關(guān)乎設(shè)備能否復(fù)雜的電磁環(huán)境中正常運(yùn)行,以及是否會(huì)影響其他設(shè)備的正常工作。為了
    的頭像 發(fā)表于 09-30 16:45 ?735次閱讀

    單板設(shè)計(jì)中的EMC優(yōu)化策略

    和成本。為解決這問題,賽盛技術(shù)開設(shè)課程,幫助研發(fā)人員從單板設(shè)計(jì)初期就避免EMI和EMS問題,包括PCB布局、EMC元器件使用、地的隔離與分割,以及時(shí)鐘、電源和接口
    的頭像 發(fā)表于 08-30 12:30 ?674次閱讀
    <b class='flag-5'>單板</b>設(shè)計(jì)中的<b class='flag-5'>EMC</b>優(yōu)化策略