99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SPI編程時(shí),如何理解時(shí)鐘相位和時(shí)鐘極性

Q4MP_gh_c472c21 ? 來源:嵌入式ARM ? 作者:劉小舒 ? 2020-11-12 18:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

SPI是單片機(jī)外設(shè)電路中常用的一種通訊方式,適用于近距離通信,通常用于芯片間的通訊,有四根線。在SPI通訊中總線時(shí)鐘和總線相位也兩個(gè)比較重要的概念,一般在使用SPI通信時(shí)都使用默認(rèn)設(shè)置,所以容易把這兩個(gè)參數(shù)忽略。和大家分享一下SPI通訊、時(shí)鐘極性以及時(shí)鐘相位的基礎(chǔ)知識(shí)。 什么是SPI通訊總線 SPI總線的英文全稱為S“Serial Periphral Interface”,意思是串行外設(shè)接口,由于通訊距離比較短,適用于芯片級(jí)別的短距離通訊。SPI的通訊分為主機(jī)和從機(jī),屬于高速全雙工的總線通訊方式,SPI有四根線,分別為:

MISO:主設(shè)備輸入與從設(shè)備輸出線;

MOSI:主設(shè)備輸出與從設(shè)備輸入線;

SCK:串行同步時(shí)鐘信號(hào)線;

SS:從機(jī)片選信號(hào)線,也用CS來表示。

SPI總線的主機(jī)和從機(jī)的系統(tǒng)連接圖如下圖所示。

SPI總線時(shí)鐘的極性含義解釋 SPI的時(shí)鐘極性用CPOL來表示。SPI總線通訊的時(shí)基基準(zhǔn)是時(shí)鐘信號(hào)線SCK,SCK既有高電平,又有低電平,SPI的時(shí)鐘極性用來表示時(shí)鐘信號(hào)在空閑時(shí)是高電平還是低電平。情況說明如下:

當(dāng)CPOL=0:SCK信號(hào)線在空閑時(shí)為低電平;

當(dāng)CPOL=1:SCK信號(hào)線在空閑時(shí)為高電平;

SPI總線時(shí)鐘的相位含義解釋

時(shí)鐘的相位用CPHA來表示,用來決定何時(shí)進(jìn)行信號(hào)采樣,在第一個(gè)跳變沿還是第二個(gè)跳變沿,至于是上升沿還是下降沿則由CPOL相位極性來表示。下面分兩種情況來介紹。如下圖所示。

上圖表示CPHA=1時(shí)的情形,即在SCK時(shí)鐘的第二個(gè)邊沿進(jìn)行數(shù)據(jù)的采樣,至于是上升沿采樣還是下降沿采樣取決于時(shí)鐘極性CPOL的值。如果CPHA=1,CPOL=1,則在SCK時(shí)鐘的第二個(gè)邊沿為上升沿時(shí)進(jìn)行數(shù)據(jù)采樣。如果CPHA=1,CPOL=0,則在SCK時(shí)鐘的第二個(gè)邊沿為下降沿時(shí)進(jìn)行數(shù)據(jù)采樣。 CPHA=0時(shí)的情形如下圖所示。

上圖表示CPHA=0時(shí)的情形,即在SCK時(shí)鐘的第一個(gè)邊沿進(jìn)行數(shù)據(jù)的采樣,至于是上升沿采樣還是下降沿采樣取決于時(shí)鐘極性CPOL的值。如果CPHA=0,CPOL=1,則在SCK時(shí)鐘的第一個(gè)邊沿為下降沿時(shí)進(jìn)行數(shù)據(jù)采樣。如果CPHA=0,CPOL=0,則在SCK時(shí)鐘的第一個(gè)邊沿為上升沿時(shí)進(jìn)行數(shù)據(jù)采樣。 總結(jié)一下,SPI的時(shí)鐘極性決定了SCK在空閑時(shí)是低電平還是高電平;而相位極性則決定了在第一個(gè)邊沿還是第二個(gè)邊沿進(jìn)行數(shù)據(jù)采樣。SPI的時(shí)鐘極性CPOL和相位極性CPHA是相互影響相互決定的,以上概念可能很繞口難以理解,但是對(duì)SPI進(jìn)行一次編程之后,所有的內(nèi)容都好理解了。

責(zé)任編輯:xj

原文標(biāo)題:SPI編程時(shí),時(shí)鐘相位(CPHA)和時(shí)鐘極性(CPOL)怎么理解?

文章出處:【微信公眾號(hào):嵌入式ARM】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1901

    瀏覽量

    133204
  • SPI
    SPI
    +關(guān)注

    關(guān)注

    17

    文章

    1804

    瀏覽量

    95921
  • 編程
    +關(guān)注

    關(guān)注

    88

    文章

    3689

    瀏覽量

    95238

原文標(biāo)題:SPI編程時(shí),時(shí)鐘相位(CPHA)和時(shí)鐘極性(CPOL)怎么理解?

文章出處:【微信號(hào):gh_c472c2199c88,微信公眾號(hào):嵌入式微處理器】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    TI的ADS129x器件SPI 時(shí)鐘極性CPOL和時(shí)鐘相位 CPHA的正確設(shè)置模式

    TI的ADS129x器件SPI 時(shí)鐘極性CPOL和時(shí)鐘相位 CPHA的正確設(shè)置模式
    的頭像 發(fā)表于 06-18 16:36 ?375次閱讀
    TI的ADS129x器件<b class='flag-5'>SPI</b> <b class='flag-5'>時(shí)鐘</b><b class='flag-5'>極性</b>CPOL和<b class='flag-5'>時(shí)鐘相位</b> CPHA的正確設(shè)置模式

    第十七章 SPI

    本篇文章介紹了W55MH32的SPI接口,可工作于SPI或I2S模式,支持半 / 全雙工、主從操作,具可編程時(shí)鐘極性/
    的頭像 發(fā)表于 05-28 17:29 ?437次閱讀
    第十七章 <b class='flag-5'>SPI</b>

    FPGA時(shí)序約束之設(shè)置時(shí)鐘

    Vivado中時(shí)序分析工具默認(rèn)會(huì)分析設(shè)計(jì)中所有時(shí)鐘相關(guān)的時(shí)序路徑,除非時(shí)序約束中設(shè)置了時(shí)鐘組或false路徑。使用set_clock_groups命令可以使時(shí)序分析工具不分析時(shí)鐘組中時(shí)鐘
    的頭像 發(fā)表于 04-23 09:50 ?460次閱讀
    FPGA時(shí)序約束之設(shè)置<b class='flag-5'>時(shí)鐘</b>組

    AD9547雙路/四路輸入網(wǎng)絡(luò)時(shí)鐘發(fā)生器/同步器技術(shù)手冊(cè)

    AD9547針對(duì)許多系統(tǒng)提供同步功能,包括同步光纖網(wǎng)絡(luò)(SONET/SDH)。該器件產(chǎn)生的輸出時(shí)鐘可以與兩路差分或四路單端外部輸入?yún)⒖?b class='flag-5'>時(shí)鐘之一同步。數(shù)字鎖相環(huán)(PLL)可以降低與外部參考時(shí)鐘相
    的頭像 發(fā)表于 04-11 09:37 ?305次閱讀
    AD9547雙路/四路輸入網(wǎng)絡(luò)<b class='flag-5'>時(shí)鐘</b>發(fā)生器/同步器技術(shù)手冊(cè)

    AD9559雙路PLL四通道輸入多服務(wù)線路卡自適應(yīng)時(shí)鐘轉(zhuǎn)換器技術(shù)手冊(cè)

    降低與外部參考時(shí)鐘相關(guān)的輸入時(shí)間抖動(dòng)或相位噪聲。借助數(shù)字控制環(huán)路和保持電路,即使所有參考輸入都失效,AD9559也能持續(xù)產(chǎn)生低抖動(dòng)輸出時(shí)鐘
    的頭像 發(fā)表于 04-10 14:35 ?348次閱讀
    AD9559雙路PLL四通道輸入多服務(wù)線路卡自適應(yīng)<b class='flag-5'>時(shí)鐘</b>轉(zhuǎn)換器技術(shù)手冊(cè)

    AD9554四路PLL、四通道輸入、八通道輸出多服務(wù)線路卡自適應(yīng)時(shí)鐘轉(zhuǎn)換器技術(shù)手冊(cè)

    (DPLL)可以降低與外部參考時(shí)鐘相關(guān)的輸入時(shí)間抖動(dòng)或相位噪聲。 借助數(shù)字控制環(huán)路和保持電路,即使所有參考輸入都失效,AD9554也能持續(xù)產(chǎn)生低抖動(dòng)輸出時(shí)鐘。
    的頭像 發(fā)表于 04-10 11:51 ?375次閱讀
    AD9554四路PLL、四通道輸入、八通道輸出多服務(wù)線路卡自適應(yīng)<b class='flag-5'>時(shí)鐘</b>轉(zhuǎn)換器技術(shù)手冊(cè)

    白話理解RCC時(shí)鐘樹(可下載)

    時(shí)鐘就像是單片機(jī)的“心臟”,單片機(jī)正常工作離不開時(shí)鐘的支持,下圖是我們單片機(jī)的時(shí)鐘樹 ,它反映了單片機(jī)的時(shí)鐘關(guān)系。我們來詳細(xì)描述一下時(shí)鐘樹的
    發(fā)表于 03-27 13:50 ?0次下載

    ADS1298的時(shí)鐘相位極性是什么?

    ADS1298的時(shí)鐘相位極性是什么,如果用STM32,它的時(shí)鐘相位極性應(yīng)該如何配置?
    發(fā)表于 02-08 08:22

    1.5GHz低相位噪聲時(shí)鐘評(píng)估板

    電子發(fā)燒友網(wǎng)站提供《1.5GHz低相位噪聲時(shí)鐘評(píng)估板.pdf》資料免費(fèi)下載
    發(fā)表于 12-19 14:46 ?0次下載
    1.5GHz低<b class='flag-5'>相位</b>噪聲<b class='flag-5'>時(shí)鐘</b>評(píng)估板

    通信協(xié)議之SPI總線硬件篇

    SPI:Serial Peripheral Interface,串行外圍設(shè)備接口。 是由摩托羅拉在20世紀(jì)80年代中期開發(fā)的同步串行總線接口規(guī)范(帶有時(shí)鐘信號(hào),通過時(shí)鐘極性
    的頭像 發(fā)表于 11-25 17:56 ?2321次閱讀
    通信協(xié)議之<b class='flag-5'>SPI</b>總線硬件篇

    請(qǐng)問LMK05318BEVM如何實(shí)現(xiàn)輸入和輸出時(shí)鐘相位同步?

    我們使用開發(fā)板,想實(shí)現(xiàn)輸入時(shí)鐘和輸出時(shí)鐘相位同步的功能,輸入和輸出時(shí)鐘都是LVCMOS電平,一路輸入時(shí)鐘12.288M,一路輸出時(shí)鐘49.
    發(fā)表于 11-11 08:25

    飛凌嵌入式ElfBoard ELF 1板卡-spi編程示例之spi硬件原理

    ,時(shí)鐘極性(CPOL)和相位(CPHA)共同決定讀取數(shù)據(jù)的方式: CPOL用來決定SCLK空閑時(shí)的電平:CPOL=0,空閑時(shí)為低電平;CPOL=1,空閑時(shí)為高電平。 CPHA用來決定采樣時(shí)刻:CPHA=0,每個(gè)周期的第一個(gè)
    發(fā)表于 11-05 08:44

    時(shí)鐘產(chǎn)品參數(shù)解讀

    引言:時(shí)鐘是現(xiàn)代通信和數(shù)字系統(tǒng)中的核心組成部分,對(duì)于數(shù)據(jù)傳輸和系統(tǒng)同步至關(guān)重要。為了評(píng)估時(shí)鐘的性能和穩(wěn)定性,人們通常關(guān)注一些主要參數(shù)指標(biāo)。本文將介紹時(shí)鐘的主要參數(shù)指標(biāo),包括穩(wěn)定度、頻率精度和
    的頭像 發(fā)表于 10-21 15:51 ?1655次閱讀
    <b class='flag-5'>時(shí)鐘</b>產(chǎn)品參數(shù)解讀

    CDCF5801A具有延遲控制和相位對(duì)準(zhǔn)的時(shí)鐘乘法器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCF5801A具有延遲控制和相位對(duì)準(zhǔn)的時(shí)鐘乘法器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-22 10:56 ?0次下載
    CDCF5801A具有延遲控制和<b class='flag-5'>相位</b>對(duì)準(zhǔn)的<b class='flag-5'>時(shí)鐘</b>乘法器數(shù)據(jù)表

    時(shí)鐘抖動(dòng)與相位噪聲的關(guān)系

    時(shí)鐘抖動(dòng)和相位噪聲是數(shù)字系統(tǒng)和通信系統(tǒng)中兩個(gè)至關(guān)重要的概念,它們之間存在著緊密而復(fù)雜的關(guān)系。以下是對(duì)時(shí)鐘抖動(dòng)和相位噪聲關(guān)系的詳細(xì)探討,旨在全面解析兩者之間的相互作用和影響。
    的頭像 發(fā)表于 08-19 18:01 ?1677次閱讀