99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CrowdSupply項目:便攜式、開源RISC-V SoC開發(fā)套件Precursor

電子森林 ? 來源:FPGA入門到精通 ? 作者:FPGA入門到精通 ? 2020-11-03 09:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

CrowdSupply剛上線一個眾籌項目 - 稱之為Precursor的便攜式、開源RISC-V SoC開發(fā)套件,使用了分別來自Xilinx和Lattice的兩顆流行的FPGA。

從外觀上看,它像極了一個智能手機,它號稱,通過編程,你確實可以把它當(dāng)成一個智能手機或平板電腦使用,且你可以對它有完全的控制,因為你可以編程它的每一個bit,沉到硬件的最底層!

套件的正面照片

背面照片

拆開了由以下一些部分組成:

一塊電路板

一個單色的LCD屏

一個鍵盤

看看鍵盤的電路板:

內(nèi)部的結(jié)構(gòu):

高度安全、完全可信任

從下面的對比圖中可以看到其主要的功能:

再跟其它的FPGA開發(fā)板比較一下:

價格高是有原因的。

下面是其結(jié)構(gòu)框圖:

功能特性:

Made for developers

No adhesives holding the bezels in place – just one screw driver is all it takes

Want to add hardware? Maybe a cellular modem? No problem!

Battery compartment is a blank check for your peripherals

Install a smaller battery for more space

Flex PCB breakout for 8x FPGA GPIO into the battery compartment

Bezel is made out of FR-4, and can be user-customized to hold additional components

Inspect, modify and compile your SoC and embedded controller from source

All source fileshosted on GitHubfor convenient fork, pull request, and issue tracking

Open source PCB and case design

Easy-access developer's cable (included)

Low-level debugging (GDB + Chipscope) and firmware flashing via developer's cable plugged into a custom Raspberry Pi HAT (included)

Middleware debugging via USB cable via wishbone tunnel

Open source to the core

Extendable and modifiable

Slim and light mobile form factor

6063 alloy aluminum case -– 3D files provided, so you can mill your own case!

FR-4 front bezel -– PCB source provided

ABS + PC polymer antenna radome -– 3D printable

69 mm x 138 mm x 7.2 mm

96 grams reference weight

Compare to iPhone X at 70.9 mm x 143.6 mm x 7.7 mm and 174 grams

Accessible mechanical design

User-customizable CPUs

Manages power, standby, and charging functions

Tested with 18 MHz VexRISC-V, RV32I, no cache

-L1 speed grade for longer battery life

Tested with 100 MHz VexRISC-V, RV32IMAC + MMU, 4k L1 I/D cache

Xilinx XC7S50 primary System on Chip (SoC) FPGA

iCE40UP5K secondary Embedded Controller (EC) FPGA

16 MB external SRAM

128 MB Flash

100 MHz DDR 8-bit wide bus for fast XIP code performance

Dual hardware TRNG

External discrete noise generator

In-SoC ring oscillator based TRNG

Inspectable I/O

Physical keyboard with changeable layout overlays

200 ppi black and white LCD (336 x 536 resolution), 100% inspectable with standard optical microscope

Both keyboard and LCD are backlit for night-time use

Modular keyboard PCB -- customize layouts, add sensors, or swap in a touch surface

Audio with safe defaults

Integrated 0.7 W speaker for notifications

Vibration motor

3.5 mm headset jack

No integrated microphone -- audio surveillance is not possible when headset is unplugged

Integrated Wi-Fi

Sandboxed in a hardware-delineated untrusted domain

Silicon Labs WF200C chipset

USB Type-C port

Supports charging at 5 V; over-voltage protection tolerant to 20 V

Power negotiation to 5 V @ 1.5 A (source and sink)

Supports legacy USB 2.0 full-speed PHY

Basic DRP negotiation hardware support

1100 mAh Li-Ion battery

Approx. 100 hours standby with Wi-Fi + embedded controller + static display enabled

Approx. 700 mW "on-state" (most features enabled and active, backlight off) power draw, or 5.5 hours continuous use

Integrated gas gauge for more accurate battery life estimate

Full charge in about three hours

Runtime depends on user application

Anti-tamper features

User-sealable metal can for trusted components

Dedicated real-time clock (RTC) with basic clock integrity monitoring

Power monitors trip reset in case of power glitches

Always-on accelerometer/gyro to detect movement in standby

Support for instant secure erase via battery-backed AES key and self-destruct circuit

責(zé)任編輯:xj

原文標(biāo)題:便攜、安全、開源RISC-V SoC開發(fā)套件

文章出處:【微信公眾號:FPGA入門到精通】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22049

    瀏覽量

    618374
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4387

    瀏覽量

    222743
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2185

    瀏覽量

    125322
  • RISC-V
    +關(guān)注

    關(guān)注

    46

    文章

    2568

    瀏覽量

    48804

原文標(biāo)題:便攜、安全、開源RISC-V SoC開發(fā)套件

文章出處:【微信號:xiaojiaoyafpga,微信公眾號:電子森林】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    矽速科技正式入駐 RuyiSDK 開發(fā)者社區(qū),共建 RISC-V 開發(fā)者生態(tài)!

    開發(fā)開源套件,致力于為RISC-V開發(fā)者提供完整、全棧、功能強大的開發(fā)工具鏈,涵蓋編譯、調(diào)試、
    的頭像 發(fā)表于 07-10 11:00 ?291次閱讀
    矽速科技正式入駐 RuyiSDK <b class='flag-5'>開發(fā)</b>者社區(qū),共建 <b class='flag-5'>RISC-V</b> <b class='flag-5'>開發(fā)</b>者生態(tài)!

    大象機器人攜手進迭時空推出 RISC-V 全棧開源六軸機械臂產(chǎn)品

    全球80多個國家和地區(qū)。 近日,大象機器人聯(lián)合進迭時空推出全球首款RISC-V全棧開源六軸機器臂“myCobot 280 RISC-V”,為開發(fā)者打造全新的機器人
    發(fā)表于 04-25 17:59

    FPGA與RISC-V淺談

    RISC-V處理器的SoC數(shù)量在2024年約為20億顆,到2031年有望突破200億顆。 RISC-V的概念與優(yōu)勢 RISC-V是一種全新的開源
    發(fā)表于 04-11 13:53 ?356次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    SOPHGO RISC-V SoC Linux Kernel 社區(qū)郵件列表建立,歡迎加入開源社區(qū)為RISC-V生態(tài)完善添磚加瓦

    SOPHGO RISC-V SoC Linux Kernel 社區(qū)郵件列表建立,歡迎加入開源社區(qū)為RISC-V生態(tài)完善添磚加瓦
    的頭像 發(fā)表于 02-14 08:34 ?405次閱讀
    SOPHGO <b class='flag-5'>RISC-V</b> <b class='flag-5'>SoC</b> Linux Kernel 社區(qū)郵件列表建立,歡迎加入<b class='flag-5'>開源</b>社區(qū)為<b class='flag-5'>RISC-V</b>生態(tài)完善添磚加瓦

    關(guān)于RISC-V芯片的應(yīng)用學(xué)習(xí)總結(jié)

    電子、醫(yī)療設(shè)備等領(lǐng)域,對處理器的可靠性、實時性和低功耗有較高要求。RISC-V芯片通過提供豐富的外設(shè)接口和高效的指令集,滿足了嵌入系統(tǒng)的多樣化需求。同時,其開源特性降低了開發(fā)成本,加
    發(fā)表于 01-29 08:38

    RISC-V在MCU中有哪些知名的開源項目?

    RISC-V在MCU中有哪些知名的開源項目?
    發(fā)表于 12-30 19:48

    如何使用 RISC-V 進行嵌入式開發(fā)

    RISC-V是一種開源的指令集架構(gòu)(ISA),它允許任何人設(shè)計、制造和銷售基于RISC-V的處理器,這為嵌入式開發(fā)提供了極大的靈活性和創(chuàng)新空間。以下是使用
    的頭像 發(fā)表于 12-11 17:32 ?1940次閱讀

    關(guān)于RISC-V學(xué)習(xí)路線圖推薦

    向量指令集、密碼指令集等)進行硬件加速和優(yōu)化。 嵌入系統(tǒng)開發(fā) : 掌握RISC-V在嵌入系統(tǒng)中的應(yīng)用,如物聯(lián)網(wǎng)設(shè)備、智能家居等。目前AI、大模型也是個熱點,建議跟隨主流。既可以學(xué)習(xí)
    發(fā)表于 11-30 15:21

    RISC-V能否復(fù)制Linux 的成功?》

    接受筆者采訪時說:“圍繞Linux內(nèi)核,其他開源軟件項目和計劃如雨后春筍般涌現(xiàn)。RISC-V ISA一開始也Linux內(nèi)核一樣,如果說Linux內(nèi)核是20年前的軟件種子,那么RISC-V
    發(fā)表于 11-26 20:20

    risc-v的發(fā)展歷史

    了基于RISC-V指令集的服務(wù)器處理器,安謀科技也推出了RISC-V MCU等產(chǎn)品。 學(xué)術(shù)界與開源社區(qū):RISC-V架構(gòu)在學(xué)術(shù)界和開源社區(qū)中
    發(fā)表于 07-29 17:20

    rIsc-v的缺的是什么?

    態(tài)系統(tǒng)還不夠豐富。這可能導(dǎo)致軟件和工具的可用性受限,特別是在一些特定的應(yīng)用領(lǐng)域或開發(fā)環(huán)境中。開發(fā)者可能需要投入更多的時間和精力來尋找或開發(fā)適合RISC-V架構(gòu)的軟件和工具鏈。 碎片化風(fēng)
    發(fā)表于 07-29 17:18

    RISC-V在中國的發(fā)展機遇有哪些場景?

    低成本與靈活性:RISC-V開源和模塊化設(shè)計使得嵌入系統(tǒng)可以快速、低成本地進行定制化開發(fā),滿足不同應(yīng)用場景的需求。 廣泛應(yīng)用:嵌入
    發(fā)表于 07-29 17:14

    建設(shè)進展 | 全球首家 RISC-V 開源創(chuàng)新中心落地深圳

    創(chuàng)新中心】應(yīng)運而生,即將落地!【RISC-V開源創(chuàng)新中心】是全球首家RISC-V線下載體,致力于打造全球領(lǐng)先的開源芯片產(chǎn)業(yè)高地。中心以項目
    的頭像 發(fā)表于 07-25 08:36 ?920次閱讀
    建設(shè)進展 | 全球首家 <b class='flag-5'>RISC-V</b> <b class='flag-5'>開源</b>創(chuàng)新中心落地深圳

    專家力薦|《嵌入系統(tǒng)原理與開發(fā)——基于RISC-V和Linux系統(tǒng)》新書發(fā)售

    當(dāng)前,嵌入系統(tǒng)已成為智能設(shè)備的核心之一,RISC-V+Linux的開源力量為嵌入系統(tǒng)注入強大的創(chuàng)新動力。作為中國RISC-V軟硬件生態(tài)領(lǐng)
    的頭像 發(fā)表于 07-24 08:20 ?1100次閱讀
    專家力薦|《嵌入<b class='flag-5'>式</b>系統(tǒng)原理與<b class='flag-5'>開發(fā)</b>——基于<b class='flag-5'>RISC-V</b>和Linux系統(tǒng)》新書發(fā)售

    迅龍軟件加入甲辰計劃“開源實習(xí)生聯(lián)合招聘培養(yǎng)”項目,共建RISC-V?開源生態(tài)

    近日,迅龍軟件宣布加入甲辰計劃“開源實習(xí)生聯(lián)合招聘培養(yǎng)項目”。該項目致力于RISC-V相關(guān)人才的培養(yǎng),同時推動企業(yè)加速RISC-V生態(tài)建設(shè)目
    的頭像 發(fā)表于 07-22 16:23 ?808次閱讀
    迅龍軟件加入甲辰計劃“<b class='flag-5'>開源</b>實習(xí)生聯(lián)合招聘培養(yǎng)”<b class='flag-5'>項目</b>,共建<b class='flag-5'>RISC-V</b>?<b class='flag-5'>開源</b>生態(tài)