99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì):DDR的調(diào)試案例

PCB線路板打樣 ? 來(lái)源:一博科技 ? 作者:黃剛 ? 2021-03-17 15:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

DDR的調(diào)試無(wú)非以下三種結(jié)果:調(diào)試fail、調(diào)試pass和調(diào)試很久才pass。你可能永遠(yuǎn)也想象不到PCB工程師花幾天設(shè)計(jì)出來(lái)的DDR模塊在加工出來(lái)后調(diào)試就多久才pass,一天?一周?一個(gè)月?甚至……

高速先生近幾年來(lái)在DDR設(shè)計(jì)仿真取得了長(zhǎng)足的進(jìn)步,這要得益于AI人工智能)的熱潮,作為該領(lǐng)域的核心產(chǎn)品,AI算力卡成為近年來(lái)各大通訊公司和芯片公司爭(zhēng)相研發(fā)的產(chǎn)品。而其中DDR模塊則是AI算力卡里最核心的模塊,支撐著算力卡大容量、快速的運(yùn)算能力。

高速先生在和各大公司合作的情況下,也有機(jī)會(huì)接觸到了形形色色的AI算力卡,它里面的DDR模塊雖然實(shí)現(xiàn)的功能類似,但是具體的結(jié)構(gòu)卻有著很多的變化。例如容量的不一樣導(dǎo)致顆粒數(shù)量的不同;板子的大小不一樣導(dǎo)致采用的拓?fù)洳煌?;PCB層數(shù)的不一樣導(dǎo)致DDR模塊的布局和密度也不相同;有的由于功耗電流大小不一樣導(dǎo)致DDR走線參考層也不相同,有的需要參考電源層,有的需要相鄰層走線;當(dāng)然還有的就是需要跑到的目標(biāo)速率不同,我們?cè)谠O(shè)計(jì)上的設(shè)計(jì)裕量也會(huì)有所差異等等。因此對(duì)于我們高速先生來(lái)說(shuō),每一塊算力卡的DDR設(shè)計(jì)都是不同的,當(dāng)然設(shè)計(jì)加工出來(lái)之后,我們和客戶配合著去調(diào)試的難度也是不一樣的。這一塊高速先生在近幾年的研討會(huì)上也和大家分享過(guò)一些經(jīng)典的案例,讓大家對(duì)DDR的設(shè)計(jì)和調(diào)試難度都有了新的認(rèn)識(shí),AI產(chǎn)品的一些特點(diǎn)關(guān)于它的設(shè)計(jì)使得比以往任何產(chǎn)品的DDR難度都要大一點(diǎn),當(dāng)然我們也就會(huì)有很多測(cè)試和仿真的案例了。這里關(guān)于DDR調(diào)試的案例,我們?cè)俳o大家分享一個(gè)從fail到pass的經(jīng)歷哈。

在一個(gè)安靜祥和的午后,高速先生剛剛還略帶點(diǎn)午睡的困意開(kāi)始下午的工作,就突然收到了客戶一份很“提神”的郵件,讓大家立馬精神了起來(lái)。

原來(lái)是客戶在我們公司設(shè)計(jì)加工的一款主力的AI算力卡出現(xiàn)了調(diào)試fail的問(wèn)題,客戶本身是一家很有研發(fā)能力而且很嚴(yán)謹(jǐn)?shù)墓荆鼈儗?duì)硬件原理和調(diào)試都是具有豐富的經(jīng)驗(yàn),然而這款產(chǎn)品的DDR模塊他們調(diào)試了幾周都依然沒(méi)辦法成功。由于是我司PCB工程師設(shè)計(jì)的板子,因此高速先生肯定是臨危受命,去負(fù)責(zé)介入到他們的調(diào)試中去。

高速先生打開(kāi)PCB文件,看到了FPGA和C1這個(gè)DDR通道的連接,這個(gè)通道是由9個(gè)DDR顆粒組成,也就是我們所說(shuō)的1拖9的DDR拓?fù)?。由于板子的密度很大,因此只能采取正反貼的形式進(jìn)行布局布線,如下圖所示。

由于FPGA芯片是有關(guān)于DDR的設(shè)計(jì)指導(dǎo)文檔,我司的PCB工程師和客戶在投板前也反復(fù)確認(rèn)了該DDR模塊的設(shè)計(jì)是完全按照文檔上面每一條細(xì)致的指導(dǎo)去布線的。例如下圖的L0,L1,L2等每段長(zhǎng)度文檔上都是有要求。

客戶就是因?yàn)橛X(jué)得都按照了上面的設(shè)計(jì)指導(dǎo)進(jìn)行布局布線,認(rèn)為設(shè)計(jì)其實(shí)是達(dá)到了要求,因此才堅(jiān)持著花費(fèi)了近一個(gè)月的時(shí)間進(jìn)行調(diào)試,希望能從調(diào)試中去解決問(wèn)題。高速先生介入后,發(fā)現(xiàn)客戶的調(diào)試其實(shí)已經(jīng)做了很多內(nèi)容,包括驅(qū)動(dòng)內(nèi)阻的變化,ODT電阻的變化,電源電壓的微調(diào),VTT電阻的改變,飛線等等,但是仍然無(wú)法達(dá)到額定的2400Mbps的速率。由于這個(gè)項(xiàng)目當(dāng)時(shí)是沒(méi)有進(jìn)行過(guò)我們高速先生仿真的,因此我們首先建議做一個(gè)debug形式的仿真,也就是在基于調(diào)試結(jié)果的仿真,看看仿真的測(cè)試的擬合度到底高不高,從中找出問(wèn)題。

由于我們對(duì)xilinx的FPGA仿真模型和DDR顆粒的仿真模型都比較有信心,之前也做過(guò)很多仿真測(cè)試的對(duì)比,發(fā)現(xiàn)仿真和測(cè)試波形的擬合度是比較高的,再加上高速先生看到這個(gè)拓?fù)溥€是非常的復(fù)雜,因此有信心在客戶調(diào)試的配置參數(shù)下得出一個(gè)“差”的仿真結(jié)果!你沒(méi)聽(tīng)錯(cuò),我們這種debug的仿真就是希望得到一個(gè)差的仿真結(jié)果,這樣才能和實(shí)際上調(diào)試fail的情況吻合上。

果然,高速先生希望的事情發(fā)生了,我們對(duì)地址控制信號(hào)進(jìn)行仿真的時(shí)候,發(fā)現(xiàn)了距離FPGA最近的DDR顆粒的信號(hào)質(zhì)量是不滿足要求的,為什么要看距離主芯片最近的顆粒,這個(gè)高速先生已經(jīng)說(shuō)過(guò)很多次了哈,這里就不再重復(fù)了。

同樣,根據(jù)客戶調(diào)試的情況,我們?cè)诜抡嬷羞x擇不同的驅(qū)動(dòng)內(nèi)阻和VTT電阻的阻值,的確也和調(diào)試的情況類似,都不能得到一個(gè)很好的信號(hào)質(zhì)量。到這里,我們開(kāi)了一個(gè)好頭,至少能在仿真中得到了和測(cè)試結(jié)果相對(duì)應(yīng)的結(jié)論。

但是高速先生在仿真中還能做些什么呢?我們雖然通過(guò)仿真找到了差的波形,但是這對(duì)于調(diào)試卻起不了太多指導(dǎo)的作用。因此我們繼續(xù)去通過(guò)仿真模型來(lái)看看,到底會(huì)不會(huì)還有什么驅(qū)動(dòng)的配置我們可以嘗試過(guò)。我們打開(kāi)FPGA的ibs模型,看到可選擇的以下驅(qū)動(dòng)配置中,其實(shí)我們和客戶只用到了左邊的這種配置,上面有40到60歐姆內(nèi)阻的選擇,我們仿真和客戶調(diào)試都試過(guò)了,沒(méi)有明顯的改善。

但是我們驚訝的發(fā)現(xiàn),原來(lái)模型上還有綠色的兩列基本和之前紅色列的配置幾乎一樣的驅(qū)動(dòng)內(nèi)阻可以選擇,但是唯一不同的是F,M和S的區(qū)別,因此高速先生再花點(diǎn)時(shí)間去掃描一下同樣是40歐姆驅(qū)動(dòng)內(nèi)阻的情況下,F(xiàn),M和S下面這三種buffer到底會(huì)不會(huì)有差異呢?

結(jié)果讓高速先生感到驚訝的同時(shí)又感到興奮,原來(lái)在FAST,MEDIUM和SLOW模式下,對(duì)于同一個(gè)驅(qū)動(dòng)內(nèi)阻的波形是有著明顯的差異。我們看到MEDIUM和SLOW模式下,信號(hào)的上升沿slew會(huì)變緩,這樣反而避免了部分的反射,使得信號(hào)的ringback減小,眼高的裕量變高。

根據(jù)上面的掃描結(jié)果,我們選用MEDIUM的模式進(jìn)行全通道的仿真,看看和之前fast模式的結(jié)果相比到底有沒(méi)有改善。

結(jié)果給高速先生帶來(lái)了喜悅,我們用MEDIUM模式去仿真的結(jié)果能夠得到明顯的改善,同樣的顆粒信號(hào)質(zhì)量變得可以接受了。

高速先生從FPGA模型的選擇上解決了問(wèn)題,選取上升沿slew比較緩的驅(qū)動(dòng)反而能夠獲得比較好的信號(hào)質(zhì)量。

到這里,我們就只剩下最后一個(gè)問(wèn)題了,那就是到底我們能不能讓客戶在調(diào)試的參數(shù)配置中選擇MEDIUM的模式呢?客戶把他們調(diào)試的軟件界面發(fā)過(guò)來(lái)給我們,我們從下拉菜單中看到了的確有這種模式可以選擇,然后就讓客戶從默認(rèn)的FAST模式自動(dòng)換成MEDIUM的模式,看看效果有什么改善。

在大概等待了一天之后,客戶的一封報(bào)喜的郵件讓我們大家都輕松了下來(lái),客戶調(diào)試了一個(gè)月之后,終于通過(guò)這個(gè)手動(dòng)調(diào)試的buffer切換快速解決了問(wèn)題。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22046

    瀏覽量

    618272
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    732

    瀏覽量

    66805
  • AI
    AI
    +關(guān)注

    關(guān)注

    88

    文章

    35109

    瀏覽量

    279581
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    DDR模塊的PCB設(shè)計(jì)要點(diǎn)

    在高速PCB設(shè)計(jì)中,DDR模塊是絕對(duì)繞不過(guò)去的一關(guān)。無(wú)論你用的是DDR、DDR2還是DDR3,只要設(shè)計(jì)不規(guī)范,后果就是——信號(hào)反射、時(shí)序混亂
    的頭像 發(fā)表于 04-29 13:51 ?1133次閱讀
    <b class='flag-5'>DDR</b>模塊的<b class='flag-5'>PCB設(shè)計(jì)</b>要點(diǎn)

    DDR布線在PCB設(shè)計(jì)應(yīng)用,你怎么看?

    DDR布線在PCB設(shè)計(jì)中占有舉足輕重的地位,設(shè)計(jì)成功的關(guān)鍵就是要保證系統(tǒng)有充足的時(shí)序裕量。要保證系統(tǒng)的時(shí)序,
    的頭像 發(fā)表于 09-26 11:39 ?6901次閱讀
    <b class='flag-5'>DDR</b>布線在<b class='flag-5'>PCB設(shè)計(jì)</b>應(yīng)用,你怎么看?

    PCB設(shè)計(jì)經(jīng)驗(yàn)分享

    EMC的難點(diǎn)問(wèn)題,PCB設(shè)計(jì)也算一個(gè),雖不算太難,但如果設(shè)計(jì)不好,則可能會(huì)導(dǎo)致無(wú)論怎么調(diào)試參數(shù)都調(diào)試不出來(lái)的情況,這么說(shuō)并非危言聳聽(tīng),原因是PCB設(shè)計(jì)時(shí)考慮的因素確實(shí)有很多。
    發(fā)表于 07-27 08:49 ?2130次閱讀

    DDR電路PCB布局布線技巧

    上期和大家聊的電源PCB設(shè)計(jì)的重要性,那本篇內(nèi)容小編則給大家講講存儲(chǔ)器的PCB設(shè)計(jì)建議,同樣還是以大家最為熟悉的RK3588為例,詳細(xì)介紹一下DDR模塊電路的PCB設(shè)計(jì)要如何布局布線。
    的頭像 發(fā)表于 08-16 15:20 ?3185次閱讀
    <b class='flag-5'>DDR</b>電路<b class='flag-5'>PCB</b>布局布線技巧

    【華秋干貨鋪】DDR電路的PCB布局布線要求

    由于RK3588 DDR接口速率最高達(dá)4266Mbps,PCB設(shè)計(jì)難度大,所以強(qiáng)烈建議使用瑞芯微原廠提供的DDR模板和對(duì)應(yīng)的DDR固件,DDR
    的頭像 發(fā)表于 08-18 10:55 ?1335次閱讀
    【華秋干貨鋪】<b class='flag-5'>DDR</b>電路的<b class='flag-5'>PCB</b>布局布線要求

    DDR電路的PCB布局布線要求

    上期和大家聊的電源PCB設(shè)計(jì)的重要性,那本篇內(nèi)容小編則給大家講講存儲(chǔ)器的PCB設(shè)計(jì)建議,同樣還是以大家最為熟悉的RK3588為例,詳細(xì)介紹一下DDR模塊電路的PCB設(shè)計(jì)要如何布局布線。
    的頭像 發(fā)表于 08-21 17:16 ?1329次閱讀
    <b class='flag-5'>DDR</b>電路的<b class='flag-5'>PCB</b>布局布線要求

    PCB設(shè)計(jì)干貨】DDR電路的PCB布局布線要求

    上期和大家聊的電源PCB設(shè)計(jì)的重要性,那本篇內(nèi)容小編則給大家講講存儲(chǔ)器的PCB設(shè)計(jì)建議,同樣還是以大家最為熟悉的RK3588為例,詳細(xì)介紹一下DDR模塊電路的PCB設(shè)計(jì)要如何布局布線。
    的頭像 發(fā)表于 08-24 08:40 ?2257次閱讀
    【<b class='flag-5'>PCB設(shè)計(jì)</b>干貨】<b class='flag-5'>DDR</b>電路的<b class='flag-5'>PCB</b>布局布線要求

    飛思卡爾DDR3硬件+PCB設(shè)計(jì)參考

    飛思卡爾DDR3硬件+PCB設(shè)計(jì)參考
    發(fā)表于 10-24 13:52

    飛思卡爾DDR3硬件+PCB設(shè)計(jì)參考

    飛思卡爾DDR3硬件+PCB設(shè)計(jì)參考
    發(fā)表于 08-30 16:32

    PCB設(shè)計(jì)規(guī)范—設(shè)計(jì)要點(diǎn)

    DDR4 PCB設(shè)計(jì)規(guī)范&設(shè)計(jì)要點(diǎn),DDR4 PCB設(shè)計(jì)規(guī)范&設(shè)計(jì)要點(diǎn)
    發(fā)表于 07-26 14:09 ?0次下載

    如何進(jìn)行DDR2高速PCB設(shè)計(jì)和信號(hào)完整性分析的詳細(xì)資料分析

    隨著現(xiàn)代高速電路設(shè)計(jì)的發(fā)展,DDI腔.因其內(nèi)存強(qiáng)大的預(yù)讀取能力成為許多嵌入式系統(tǒng)的選擇。然而, DDR2的仿真工作不僅繁瑣耗時(shí)量大,對(duì)EMI的仿真也比較困難,給PCB設(shè)計(jì)也帶來(lái)了大量的工作難點(diǎn)。文中
    發(fā)表于 03-04 08:00 ?0次下載
    如何進(jìn)行<b class='flag-5'>DDR</b>2高速<b class='flag-5'>PCB設(shè)計(jì)</b>和信號(hào)完整性分析的詳細(xì)資料分析

    DDR布線在PCB設(shè)計(jì)中的應(yīng)用解析

    DDR布線在pcb設(shè)計(jì)中占有舉足輕重的地位,設(shè)計(jì)成功的關(guān)鍵就是要保證系統(tǒng)有充足的裕量。要保證系統(tǒng)的時(shí)序,線長(zhǎng)又是一個(gè)重要的環(huán)節(jié)。
    發(fā)表于 01-14 14:46 ?1686次閱讀

    淺談PCB設(shè)計(jì)DDR線寬和阻抗

    點(diǎn)擊上面藍(lán)色字體,關(guān)注我們! PCB設(shè)計(jì)時(shí)DDR線寬和阻抗是如何確定下來(lái)的呢? 讓我們通一個(gè)具體的項(xiàng)目來(lái)學(xué)習(xí)一下。
    的頭像 發(fā)表于 12-07 12:23 ?1.1w次閱讀

    【華秋干貨鋪】DDR電路的PCB布局布線要求

    上期和大家聊的電源PCB設(shè)計(jì)的重要性,那本篇內(nèi)容小編則給大家講講存儲(chǔ)器的PCB設(shè)計(jì)建議,同樣還是以大家最為熟悉的RK3588為例,詳細(xì)介紹一下DDR模塊電路的PCB設(shè)計(jì)要如何布局布線。
    的頭像 發(fā)表于 08-17 18:15 ?962次閱讀
    【華秋干貨鋪】<b class='flag-5'>DDR</b>電路的<b class='flag-5'>PCB</b>布局布線要求

    DDR電路的PCB布局布線要求

    上期和大家聊的電源PCB設(shè)計(jì)的重要性,那本篇內(nèi)容小編則給大家講講存儲(chǔ)器的PCB設(shè)計(jì)建議,同樣還是以大家最為熟悉的RK3588為例,詳細(xì)介紹一下DDR模塊電路的PCB設(shè)計(jì)要如何布局布線。
    的頭像 發(fā)表于 08-18 08:09 ?1046次閱讀
    <b class='flag-5'>DDR</b>電路的<b class='flag-5'>PCB</b>布局布線要求