99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談fpga設(shè)計(jì)

454398 ? 來源:alpha007 ? 作者:alpha007 ? 2022-12-09 15:48 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA 的用處比我們平時(shí)想象的用處更廣泛,原因在于其中集成的模塊種類更多,而不僅僅是原來的簡(jiǎn)單邏輯單元(LE)。

早期的 FPGA 相對(duì)比較簡(jiǎn)單,所有的功能單元僅僅由管腳、內(nèi)部 buffer、LE、RAM 構(gòu)建而成,LE 由 LUT(查找表)和 D 觸發(fā)器構(gòu)成,RAM 也往往容量非常小。

現(xiàn)在的 FPGA 不僅包含以前的 LE,RAM 也更大更快更靈活,管教 IOB 也更加的復(fù)雜,支持的 IO 類型也更多,而且內(nèi)部還集成了一些特殊功能單元,包括:

DSP:實(shí)際上就是乘加器,F(xiàn)PGA 內(nèi)部可以集成多個(gè)乘加器,而一般的 DSP 芯片往往每個(gè) core 只有一個(gè)。換言之,F(xiàn)PGA 可以更容易實(shí)現(xiàn)多個(gè) DSP core 功能。在某些需要大量乘加計(jì)算的場(chǎng)合,往往多個(gè)乘加器并行工作的速度可以遠(yuǎn)遠(yuǎn)超過一個(gè)高速乘加器。

SERDES:高速串行接口。將來 PCI-E、XAUI、HT、S-ATA 等高速串行接口會(huì)越來越多。有了 SERDES 模塊,F(xiàn)PGA 可以很容易將這些高速串行接口集成進(jìn)來,無需再購(gòu)買專門的接口芯片。

CPU core:分為 2 種,軟 core 和硬 core. 軟 core 是用邏輯代碼寫的 CPU 模塊,可以在任何資源足夠的 FPGA 中實(shí)現(xiàn),使用非常靈活。而且在大容量的 FPGA 中還可以集成多個(gè)軟 core,實(shí)現(xiàn)多核并行處理。硬 core 是在特定的 FPGA 內(nèi)部做好的 CPU core,優(yōu)點(diǎn)是速度快、性能好,缺點(diǎn)是不夠靈活。

不過,F(xiàn)PGA 還是有缺點(diǎn)。對(duì)于某些高主頻的應(yīng)用,F(xiàn)PGA 就無能為力了。現(xiàn)在雖然理論上 FPGA 可以支持的 500MHz,但在實(shí)際設(shè)計(jì)中,往往 200MHz 以上工作頻率就很難實(shí)現(xiàn)了。

FPGA 設(shè)計(jì)要點(diǎn)之一:時(shí)鐘
對(duì)于 FPGA 來說,要盡可能避免異步設(shè)計(jì),盡可能采用同步設(shè)計(jì)。

同步設(shè)計(jì)的第一個(gè)關(guān)鍵,也是關(guān)鍵中的關(guān)鍵,就是時(shí)鐘樹。

一個(gè)糟糕的時(shí)鐘樹,對(duì) FPGA 設(shè)計(jì)來說,是一場(chǎng)無法彌補(bǔ)的災(zāi)難,是一個(gè)沒有打好地基的大樓,崩潰是必然的。

具體一些的設(shè)計(jì)細(xì)則:

1)盡可能采用單一時(shí)鐘;

2)如果有多個(gè)時(shí)鐘域,一定要仔細(xì)劃分,千萬小心;

3)跨時(shí)鐘域的信號(hào)一定要做同步處理。對(duì)于控制信號(hào),可以采用雙采樣;對(duì)于數(shù)據(jù)信號(hào),可以采用異步 fifo. 需要注意的是,異步 fifo 不是萬能的,一個(gè)異步 fifo 也只能解決一定范圍內(nèi)的頻差問題。

4)盡可能將 FPGA 內(nèi)部的 PLL、DLL 利用起來,這會(huì)給你的設(shè)計(jì)帶來大量的好處。

5)對(duì)于特殊的 IO 接口,需要仔細(xì)計(jì)算 Tsu、Tco、Th,并利用 PLL、DLL、DDIO、管腳可設(shè)置的 delay 等多種工具來實(shí)現(xiàn)。簡(jiǎn)單對(duì)管腳進(jìn)行 Tsu、Tco、Th 的約束往往是不行的。

可能說的不是很確切。這里的時(shí)鐘樹實(shí)際上泛指時(shí)鐘方案,主要是時(shí)鐘域和 PLL 等的規(guī)劃,一般情況下不牽扯到走線時(shí)延的詳細(xì)計(jì)算(一般都走全局時(shí)鐘網(wǎng)絡(luò)和局部時(shí)鐘網(wǎng)絡(luò),時(shí)延固定),和 ASIC 中的時(shí)鐘樹不一樣。對(duì)于 ASIC,就必須對(duì)時(shí)鐘網(wǎng)絡(luò)的設(shè)計(jì)、布線、時(shí)延計(jì)算進(jìn)行仔細(xì)的分析計(jì)算才行。

FPGA 設(shè)計(jì)要點(diǎn)之二:FSM
FSM:有限狀態(tài)機(jī)。這個(gè)可以說是邏輯設(shè)計(jì)的基礎(chǔ)。幾乎稍微大一點(diǎn)的邏輯設(shè)計(jì),幾乎都能看得到 FSM.

FSM 分為 moore 型和 merly 型,moore 型的狀態(tài)遷移和變量無關(guān),merly 型則有關(guān)。實(shí)際使用中大部分都采用 merly 型。

FSM 通常有 2 種寫法:?jiǎn)芜M(jìn)程、雙進(jìn)程。

初學(xué)者往往喜歡單進(jìn)程寫法,格式如下:

always @( posedge clk or posedge rst )

begin

if ( rst == 1'b1 )

FSM_status <= ……;

else

case( FSM_status )

……;

endcase

end

簡(jiǎn)單的說,單進(jìn)程 FSM 就是把所有的同步、異步處理都放入一個(gè) always 中。

優(yōu)點(diǎn):

1)看起來比較簡(jiǎn)單明了,寫起來也不用在每個(gè) case 分支或者 if 分支中寫全對(duì)各個(gè)信號(hào)和狀態(tài)信號(hào)的處理。也可以簡(jiǎn)單在其中加入一些計(jì)數(shù)器進(jìn)行計(jì)數(shù)處理。

2)所有的輸出信號(hào)都已經(jīng)是經(jīng)過 D 觸發(fā)器鎖存了。

缺點(diǎn):

1)優(yōu)化效果不佳。由于同步、異步放在一起,編譯器一般對(duì)異步邏輯的優(yōu)化效果最好。單進(jìn)程 FSM 把同步、異步混雜在一起的結(jié)果就是導(dǎo)致編譯器優(yōu)化效果差,往往導(dǎo)致邏輯速度慢、資源消耗多。

2)某些時(shí)候需要更快的信號(hào)輸出,不必經(jīng)過 D 觸發(fā)器鎖存,這時(shí)單進(jìn)程 FSM 的處理就比較麻煩了。

雙進(jìn)程 FSM,格式如下:

always @( posedge clk or posedge rst )

begin

if ( rst == 1'b1 )

FSM_status_current <= …;

else

FSM_status_current <= FSM_status_next;

always @(*)

begin

case ( FSM_status_current )

FSM_status_next = ……;

endcase

end

從上面可以看到,同步處理和異步處理分別放到 2 個(gè) always 中。其中 FSM 狀態(tài)變量也采用 2 個(gè)來進(jìn)行控制。雙進(jìn)程 FSM 的原理我這里就不多說了,在很多邏輯設(shè)計(jì)書中都有介紹。這里描述起來太費(fèi)勁。

優(yōu)點(diǎn):

1)編譯器優(yōu)化效果明顯,可以得到很理想的速度和資源占用率。

2)所有的輸出信號(hào)(除了 FSM_status_current)都是組合輸出的,比單進(jìn)程 FSM 快。

缺點(diǎn):

1)所有的輸出信號(hào)(除了 FSM_status_current)都是組合輸出的,在某些場(chǎng)合需要額外寫代碼來進(jìn)行鎖存。

2)在異步處理的 always 中,所有的 if、case 分支必須把所有的輸出信號(hào)都賦值,而且不能出現(xiàn)在 FSM 中的輸出信號(hào)回送賦值給本 FSM 中的其他信號(hào)的情況,否則會(huì)出現(xiàn) latch.

latch 會(huì)導(dǎo)致如下問題:

1)功能仿真結(jié)果和后仿不符;

2)出現(xiàn)無法測(cè)試的邏輯;

3)邏輯工作不穩(wěn)定,特別是 latch 部分對(duì)毛刺異常敏感;

4)某些及其特殊的情況下,如果出現(xiàn)正反饋,可能會(huì)導(dǎo)致災(zāi)難性的后果。

這不是恐嚇也不是開玩笑,我就親眼見過一個(gè)小伙把他做的邏輯加載上去后,整個(gè) FPGA 給炸飛了。后來懷疑可能是出現(xiàn)正反饋導(dǎo)致高頻振蕩,最后導(dǎo)致芯片過熱炸掉(這個(gè) FPGA 芯片沒有安裝散熱片)。

FPGA 設(shè)計(jì)要點(diǎn)之三:latch
首先回答一下:

1)stateCAD 沒有用過,不過我感覺用這個(gè)東東在構(gòu)建大的系統(tǒng)的時(shí)候似乎不是很方便。也許用 systemC 或者 system Verilog 更好一些。

2)同步、異步的叫法是我所在公司的習(xí)慣叫法,不太對(duì),不過已經(jīng)習(xí)慣了,呵呵。


這次講一下 latch.


latch 的危害已經(jīng)說過了,這里不再多說,關(guān)鍵講一下如何避免。

1)在組合邏輯進(jìn)程中,if 語句一定要有 else!并且所有的信號(hào)都要在 if 的所有分支中被賦值。

always @( * ) begin


if ( sig_a == 1'b1 ) sig_b = sig_c;


end


這個(gè)是絕對(duì)會(huì)產(chǎn)生 latch 的。


正確的應(yīng)該是


always @( * ) begin


if ( sig_a == 1'b1 ) sig_b = sig_c;


else sig_b = sig_d;

end

另外需要注意,下面也會(huì)產(chǎn)生 latch. 也就是說在組合邏輯進(jìn)程中不能出現(xiàn)自己賦值給自己或者間接出現(xiàn)自己賦值給自己的情況。

always @( * ) begin

if ( rst == 1'b1 ) counter = 32'h00000000;

else counter = counter + 1;

end

但如果是時(shí)序邏輯進(jìn)程,則不存在該問題。

2)case 語句的 default 一定不能少!

原因和 if 語句相同,這里不再多說了。

需要提醒的是,在時(shí)序邏輯進(jìn)程中,default 語句也一定要加上,這是一個(gè)很好的習(xí)慣。

3)組合邏輯進(jìn)程敏感變量不能少也不能多。

這個(gè)問題倒不是太大,verilog2001 語法中可以直接用 * 搞定了。

順便提一句,latch 有弊就一定有利。在 FPGA 的 LE 中,總存在一個(gè) latch 和一個(gè) D 觸發(fā)器,在支持 DDR 的 IOE(IOB)中也存在著一個(gè) latch 來實(shí)現(xiàn) DDIO. 不過在我們平時(shí)的設(shè)計(jì)中,對(duì) latch 還是要盡可能的敬而遠(yuǎn)之。

FPGA 設(shè)計(jì)要點(diǎn)之四:邏輯仿真
仿真是 FPGA 設(shè)計(jì)中必不可少的一步。沒有仿真,就沒有一切。

仿真是一個(gè)單調(diào)而繁瑣的工作,很容易讓人產(chǎn)生放棄或者偷工減料的念頭。這時(shí)一定要挺住!

仿真分為單元仿真、集成仿真、系統(tǒng)仿真。

單元仿真:針對(duì)每一個(gè)最小基本模塊的仿真。單元仿真要求代碼行覆蓋率、條件分支覆蓋率、表達(dá)式覆蓋率必須達(dá)到 100%!這三種覆蓋率都可以通過 MODELSIM 來查看,不過需要在編譯該模塊時(shí)要在 Compile option 中設(shè)置好。

集成仿真:將多個(gè)大模塊合在一起進(jìn)行仿真。覆蓋率要求盡量高。

系統(tǒng)仿真:將整個(gè)硬件系統(tǒng)合在一起進(jìn)行仿真。此時(shí)整個(gè)仿真平臺(tái)包含了邏輯周邊芯片接口的仿真模型,以及 BFM、Testbench 等。系統(tǒng)仿真需要根據(jù)被仿真邏輯的功能、性能需求仔細(xì)設(shè)計(jì)仿真測(cè)試?yán)头抡鏈y(cè)試平臺(tái)。系統(tǒng)仿真是邏輯設(shè)計(jì)的一個(gè)大分支,是一門需要專門學(xué)習(xí)的學(xué)科。

審核編輯黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618531
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA與高速ADC接口簡(jiǎn)介

    本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?1685次閱讀
    <b class='flag-5'>FPGA</b>與高速ADC接口簡(jiǎn)介

    智多晶FPGA設(shè)計(jì)工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設(shè)計(jì)的時(shí)代浪潮中,智多晶率先邁出關(guān)鍵一步——智多晶正式宣布旗下 FPGA 設(shè)計(jì)工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設(shè)計(jì)專屬 AI 助手——晶小助!這是
    的頭像 發(fā)表于 06-06 17:06 ?523次閱讀

    國(guó)產(chǎn)FPGA往事

    首先,這篇文章的后半部分,會(huì)有一個(gè)廣告:我去年和紫光同創(chuàng)原廠的技術(shù)專家寫了一本書——《國(guó)產(chǎn)FPGA權(quán)威開發(fā)指南》,我想送一些書給到熟悉的、曾經(jīng)熟悉的、或者還未熟悉的FPGA開發(fā)者同行,請(qǐng)各位開發(fā)者
    的頭像 發(fā)表于 04-14 09:53 ?286次閱讀
    國(guó)產(chǎn)<b class='flag-5'>FPGA</b>往事

    淺談直流有刷電機(jī)驅(qū)動(dòng)及調(diào)速技術(shù)

    ,圖1 為 H 橋電機(jī)驅(qū)動(dòng) 電路示意圖 : 圖1 H橋電機(jī)驅(qū)動(dòng)電路示意圖 點(diǎn)擊下方附件查看全文*附件:20250307_淺談直流有刷電機(jī)驅(qū)動(dòng)及調(diào)速技術(shù).docx
    發(fā)表于 03-07 15:24

    大多數(shù)FPGA的程序存儲(chǔ)器(FLASH)為什么都放在外面呢?FPGA的主要應(yīng)用

    FPGA的主要應(yīng)用:? FPGA由于其較高的價(jià)格和成本,決定了FPGA不能像單片機(jī)那樣被廣泛的使用,FPGA的針對(duì)于高端處理市場(chǎng)(類如:手機(jī)處理器,平板,工業(yè)控制系統(tǒng))或許你會(huì)有些疑問
    的頭像 發(fā)表于 12-24 11:04 ?1278次閱讀
    大多數(shù)<b class='flag-5'>FPGA</b>的程序存儲(chǔ)器(FLASH)為什么都放在外面呢?<b class='flag-5'>FPGA</b>的主要應(yīng)用

    FPGA與ASIC的區(qū)別 FPGA性能優(yōu)化技巧

    FPGA與ASIC的區(qū)別 FPGA(現(xiàn)場(chǎng)可編程門陣列)和ASIC(專用集成電路)是兩種不同的集成電路技術(shù),它們?cè)诙鄠€(gè)方面存在顯著的區(qū)別: FPGA ASIC 基本定義 由通用的邏輯單元組成,可以通過
    的頭像 發(fā)表于 12-02 09:51 ?1056次閱讀

    玩轉(zhuǎn)FPGA必備的基礎(chǔ)知識(shí)

    FPGA已成為現(xiàn)今的技術(shù)熱點(diǎn)之一,無論學(xué)生還是工程師都希望跨進(jìn)FPGA的大門。那么我們要玩轉(zhuǎn)FPGA必須具備哪些基礎(chǔ)知識(shí)呢?下面我們慢慢道來。 (一) 要了解什么是FPGA 既 然要玩
    的頭像 發(fā)表于 11-28 10:24 ?847次閱讀

    FPGA復(fù)位的8種技巧

    FPGA 設(shè)計(jì)中,復(fù)位起到的是同步信號(hào)的作用,能夠?qū)⑺械拇鎯?chǔ)元件設(shè)置成已知狀態(tài)。在數(shù)字電路設(shè)計(jì)中,設(shè)計(jì)人員一般把全局復(fù)位作為一個(gè)外部引腳來實(shí)現(xiàn),在加電的時(shí)候初始化設(shè)計(jì)。全局復(fù)位引腳與任何
    的頭像 發(fā)表于 11-16 10:18 ?1183次閱讀
    <b class='flag-5'>FPGA</b>復(fù)位的8種技巧

    Achronix Speedcore eFPGA的特性和功能

    Speedcore嵌入式FPGA(embedded FPGA,eFPGA)知識(shí)產(chǎn)權(quán)(IP)產(chǎn)品是Achronix公司于2016年推出的顛覆性技術(shù),并于當(dāng)年開始向最終客戶交付,目前出貨量已經(jīng)超過2500萬。
    的頭像 發(fā)表于 11-15 14:28 ?1053次閱讀
    Achronix Speedcore e<b class='flag-5'>FPGA</b>的特性和功能

    FPGA基礎(chǔ)知識(shí)及設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具

    本文將首先介紹FPGA的基礎(chǔ)知識(shí),包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具。
    的頭像 發(fā)表于 11-11 11:29 ?1818次閱讀
    <b class='flag-5'>FPGA</b>基礎(chǔ)知識(shí)及設(shè)計(jì)和執(zhí)行<b class='flag-5'>FPGA</b>應(yīng)用所需的工具

    詳解FPGA的基本結(jié)構(gòu)

    ZYNQ PL 部分等價(jià)于 Xilinx 7 系列 FPGA,因此我們將首先介紹 FPGA 的架構(gòu)。簡(jiǎn)化的 FPGA 基本結(jié)構(gòu)由 6 部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層
    的頭像 發(fā)表于 10-25 16:50 ?3333次閱讀
    詳解<b class='flag-5'>FPGA</b>的基本結(jié)構(gòu)

    FPGA與ASIC的優(yōu)缺點(diǎn)比較

    FPGA(現(xiàn)場(chǎng)可編程門陣列)與ASIC(專用集成電路)是兩種不同的硬件實(shí)現(xiàn)方式,各自具有獨(dú)特的優(yōu)缺點(diǎn)。以下是對(duì)兩者優(yōu)缺點(diǎn)的比較: FPGA的優(yōu)點(diǎn) 可編程性強(qiáng) :FPGA具有高度的可編程性,可以靈活
    的頭像 發(fā)表于 10-25 09:24 ?1714次閱讀

    淺談基于物聯(lián)網(wǎng)的智能路燈系統(tǒng)-盾華電子智慧路燈解決方案

    淺談基于物聯(lián)網(wǎng)的智能路燈系統(tǒng)-盾華電子智慧路燈解決方案
    的頭像 發(fā)表于 10-11 10:08 ?896次閱讀
    <b class='flag-5'>淺談</b>基于物聯(lián)網(wǎng)的智能路燈系統(tǒng)-盾華電子智慧路燈解決方案

    淺談國(guó)產(chǎn)異構(gòu)雙核RISC-V+FPGA處理器AG32VF407的優(yōu)勢(shì)和應(yīng)用場(chǎng)景

    關(guān)于國(guó)產(chǎn)異構(gòu)雙核RISC-V+FPGA處理器AG32VF407的具體優(yōu)勢(shì)和應(yīng)用場(chǎng)景淺談如下: 優(yōu)勢(shì) 異構(gòu)計(jì)算能力 : 異構(gòu)雙核設(shè)計(jì)結(jié)合了RISC-V的高效指令集和FPGA的靈活可編程性,能夠針對(duì)特定
    發(fā)表于 08-31 08:32

    淺談如何克服FPGA I/O引腳分配挑戰(zhàn)

    前言 對(duì)于需要在PCB板上使用大規(guī)模FPGA器件的設(shè)計(jì)人員來說,I/O 引腳分配是必須面對(duì)的眾多挑戰(zhàn)之一。由于眾多原因,許多設(shè)計(jì)人員發(fā)表為大型FPGA 器件和高級(jí)BGA封裝確定I/O引腳配置或布局
    發(fā)表于 07-22 00:40