99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

成功的電路設計技巧

PCB打樣 ? 2020-10-13 20:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電路設計技巧

在電子設計中, 為電子產(chǎn)品的成功開發(fā)正確的電路設計原理圖很重要 。工程師必須使用常規(guī)方法或使用電子設計自動化工具,為特定目的繪制所需電路的整潔干凈的布局。由于用手繪制原理圖可能會導致錯誤,因此通常最好使用某些EDA工具以提高電路的性能和效率。下面列出的是設計電路布局時要考慮的重要技巧。

標題欄和方框圖的使用

在電子設計中,框圖被認為是反映電路原理圖的體系結構和概述的最佳指南。它有助于用戶輕松理解電路功能并總結設計系統(tǒng)。

另一個至關重要的方面是為原理圖提供標題,并在電路的標題欄上附加設計者的姓名,因為它可以為原理圖提供更熟練和專業(yè)的外觀。原理圖包含必要的注釋和細節(jié),以構造PCB或面包板上的電路布局。

I / O信號的放置

電子設計中的電路布局應包含從左到右繪制的電信號流。為了提高可讀性,通常遵循電路設計布局底部和底部電源線的常規(guī)做法。

布局設計被視為一種藝術程序,因為每個設計師都需要通過在相同和單個方向上將相似的組件(主要是極化的組件放置在單個列或行中)收集在一起,從而在組件放置期間提供適當?shù)恼疹櫤完P注。

最好的大多數(shù)ECAD都提供了更簡單的引腳和組件放置選項,以允許在布局編輯器中編輯網(wǎng)格。

明確連接

在電路設計中,必須顯示和區(qū)分網(wǎng)絡,以識別這些網(wǎng)絡是交叉還是連接。為解決此問題,設計人員應利用點約定方法來清楚了解電路連接。在處理符號引腳連接時,建議在更改方向之前至少再移動一個網(wǎng)格點。此措施可確保在創(chuàng)建PCB設計的布局時,布局中的每個網(wǎng)絡都應在其列表中可見。

要創(chuàng)建更簡潔的示意圖以提高用戶的可讀性,請使用總線對信號進行聚類。大多數(shù)優(yōu)秀的ECAD工具都支持此分組信號功能。為了在不同的電線之間進行各種連接,設計人員可以添加全局符號或連接器以顯示常規(guī)信號和不可見的電源引腳(如電源和地)。

利用網(wǎng)標簽和簡要的參考標記

必須在電路設計原理圖中標記所有網(wǎng)絡以獲取必要的信號 。此步驟主要在調(diào)試過程中或在運行某些仿真時提供幫助。盡管不必對網(wǎng)絡貼標簽,但是,它可以節(jié)省設計人員的更多時間,尤其是在PCB布局設計中。此外,標簽網(wǎng)還可以連接遠距離的端子,而這些端子甚至沒有通過電線物理連接,因此提高了用戶的可讀性。

要記住的另一個重要方面是使用提到的參考標記在電路設計中正確顯示和確認組件 。這些參考資料可幫助設計人員輕松定位組件。根據(jù)設計人員為整個設計選擇的圖案類型,必須在原理圖的組件附近提及這些參考。

使用耦合/去耦電容器

在電子設備中,電源供應不穩(wěn)定,并且會產(chǎn)生波動的輸出電壓,該波動會影響電路。為此,設計人員使用不同類型的電容器對輸入和輸出信號進行濾波。

在電路設計 過程中,去耦電容器并聯(lián)連接在電源附近, 以提供純直流電源。這些去耦電容器用于將輸入的交流信號與直流信號去耦。該電容器從源極開始充電過程,當達到Vcc的電壓電平時,由于該去耦電容器保持并保持該流動電荷,直到任何Vcc電壓電平下降的發(fā)生,電流都不再流過該電容器。從源頭上

當與各種放大器電路一起工作時,主要使用耦合電容器。這些電容器可以限制和平滑直流元件和放大器電路產(chǎn)生的輸出信號中的低頻噪聲。因此,耦合電容器主要用于輸出信號。

旁路電容器的使用通過將噪聲轉移到地面,特別是在揚聲器和放大器電路中獲得清晰的音頻,有助于消除系統(tǒng)中的內(nèi)部和內(nèi)部噪聲。因此,這些旁路電容器用于消除直流信號中的交流噪聲,以接收純直流信號。

利用下拉/上拉電阻

每個設計人員在使用數(shù)字IC微控制器電路時都應考慮使用上拉和下拉電阻。這個基本原理有助于忽略和解決浮動狀態(tài)的發(fā)生。

所有數(shù)字IC的邏輯電平都與輸入電壓直接相關。讓我們通過一個示例來闡明這個主題:假設數(shù)字IC的輸入電壓介于+2.8伏特至5伏特之間,因此將其視為邏輯1或高電平狀態(tài),并且電壓范圍為+ 0V+ 0.8V將被視為邏輯0或低電平狀態(tài)。另一方面,+ 0.9V+ 2.7V的輸入電壓將被視為不確定狀態(tài)的浮動狀態(tài),而邏輯狀態(tài)將被視為高(1)或低(0)。為了繞過這種情況,設計人員使用上拉和下拉電阻來增強IC芯片輸入引腳所需的合適電壓,以使電路準確地運行。

基于微控制器的電路設計

微控制器的使用將幫助設計人員節(jié)省大量時間,并通過移除模數(shù)轉換中涉及的各種組件來最大程度地減小布局尺寸。由于微控制器芯片包含各種功能,可以根據(jù)電路設計的要求進行編程

如今,來自各種品牌的現(xiàn)代微控制器以合理的價格提供了某些先進的功能,以完成不同的任務,例如A / D轉換,串行/ SPI / I2C通信計時器以及更多其他功能,這些功能都累積在這些小封裝中,從而提高了性能和性能。電路設計 效率高, 占用空間少。

使用PWM信號以降低功耗

重要的是設計一種電路,該電路消耗的能量較少,無法更換電池單元或無法充電。由于這個原因,設計人員應始終在可靠的微控制器或NE555 IC的幫助下使用脈寬調(diào)制(PWM)方案,這可以增強應用程序的能效??梢岳眠@種方法從電動機或LED電路消耗更少的能量。

選擇適當?shù)臉藴蕘碓O計組件符號

要啟動電路設計原理圖,重要的是要考慮布局圖中使用的組件的符號。盡管這些符號已在國際上使用,但是,在世界其他地區(qū),這些符號可能會有不同的表示形式。為解決此問題,電氣電子工程師協(xié)會(IEEE)創(chuàng)建了一些標準,供設計人員用于最常用的組件,例如用于邏輯電路圖的IEEE標準991,包含名稱和圖形的IEEE標準315。電氣和電子學領域的各種圖形的符號以及IEEE標準91,其中包含各種邏輯功能的多個圖形符號。

選擇合適的CAD工具

即使設計人員不是專業(yè)人士,也可以借助雙手輕松進行電路設計,以進行簡單的原理圖設計。但是,在構造復雜的電路設計時,必須使用適當?shù)碾娮佑嬎銠C輔助設計(ECAD)軟件??蛻敉ǔT谄渎殑照f明中提到該ECAD軟件,或者由公司自己選擇。否則,通常建議使用知名開發(fā)商的專業(yè)CAD工具,該工具可以在最終產(chǎn)品生產(chǎn)時以3D視圖,圖稿,物料清單和Gerber文件創(chuàng)建PCB的原理圖和布局設計。 。

一些EDA公司和開發(fā)人員提供免費的ECAD工具,例如KiCAD,而一些公司提供付費的ECAD工具,例如Altium Designer,OrCAD等。這取決于設計者,哪種軟件適合電路設計 過程。

最后,最好掌握對設計者來說效果很好的ECAD工具。盡管對操縱EDA軟件有所了解,但是最好學習繪制和構建電路的設計技術。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 印制電路板
    +關注

    關注

    14

    文章

    965

    瀏覽量

    41835
  • PCB設計
    +關注

    關注

    396

    文章

    4800

    瀏覽量

    90340
  • PCB打樣
    +關注

    關注

    17

    文章

    2977

    瀏覽量

    22556
  • 華秋DFM
    +關注

    關注

    20

    文章

    3503

    瀏覽量

    5463
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    IGBT驅(qū)動與保護電路設計及 應用電路實例

    本書結合國內(nèi)外IGBT的發(fā)展和最新應用技術,以從事IGBT應用電路設計人員為本書的讀者對象,系統(tǒng)、全面地講解了IGBT應用電路設計必備的基礎知識,并選取和總結了IGBT的典型應用電路設計實例,以供
    發(fā)表于 07-14 17:32

    高速過電流檢測電路設計

    高速過電流檢測電路設計
    的頭像 發(fā)表于 06-06 18:16 ?284次閱讀
    高速過電流檢測<b class='flag-5'>電路設計</b>

    如何學好電路設計?(文末分享電路設計資料合集)

    學好電路設計是硬件工程師的核心能力之一,需要系統(tǒng)的理論學習、實踐積累和持續(xù)迭代。通過以下路徑,結合至少3-5個完整項目經(jīng)驗,高效掌握電路設計技能;一、夯實基礎理論電路分析基礎掌握基爾霍夫定律、戴維南
    的頭像 發(fā)表于 05-22 11:40 ?405次閱讀
    如何學好<b class='flag-5'>電路設計</b>?(文末分享<b class='flag-5'>電路設計</b>資料合集)

    跟著華為學硬件電路設計,華為全套硬件電路設計學習資料都在這里了!

    硬件設計,三分經(jīng)驗,七分勤奮,要想要搞硬件設計,不能閉門造車,需要站在巨人的肩膀上才行,要想做好一名硬件工程師,就需學習大牛工程師的電路設計經(jīng)驗,因為這些經(jīng)驗都是從無數(shù)的失敗開發(fā)經(jīng)歷中獲得的,成功
    發(fā)表于 03-25 13:59

    《典型電子電路設計與測試》閱讀體驗

    過程中,作者分享了如何快速排查電路故障、如何避免常見的設計誤區(qū)等實用技巧,這些技巧能夠幫助讀者少走彎路,提高電路設計的效率和成功率。 此外,本書緊跟電子技術發(fā)展的前沿趨勢,在介紹經(jīng)典電路
    發(fā)表于 02-18 15:28

    數(shù)字電路設計中:前端與后端的差異解析

    本文介紹了數(shù)字電路設計中“前端”和“后端”的區(qū)別。 數(shù)字電路設計中“前端”和“后端”整個過程可類比蓋一棟大樓:前端好比建筑師在圖紙上進行功能和布局的抽象設計,后端則是工程隊把圖紙變成實體建筑的過程
    的頭像 發(fā)表于 02-12 10:09 ?554次閱讀

    模擬電路設計的注意事項

    在現(xiàn)代電子技術中,模擬電路設計扮演著至關重要的角色。無論是在通信、音頻處理還是傳感器應用中,模擬電路都是不可或缺的。然而,模擬電路設計也面臨著許多挑戰(zhàn),包括信號完整性、噪聲抑制、電源管理等。 1.
    的頭像 發(fā)表于 01-24 09:28 ?603次閱讀

    電子工程師的電路設計經(jīng)驗分享

    本文分享了電子工程師在電路設計方面的豐富經(jīng)驗,包括項目開發(fā)步驟、電路設計核心思想、元器件選擇與優(yōu)化等內(nèi)容,旨在幫助初學者快速提升電路設計能力。
    的頭像 發(fā)表于 01-21 15:13 ?690次閱讀

    如何使用 Verilog 進行數(shù)字電路設計

    使用Verilog進行數(shù)字電路設計是一個復雜但有序的過程,它涉及從概念設計到實現(xiàn)、驗證和優(yōu)化的多個階段。以下是一個基本的步驟指南,幫助你理解如何使用Verilog來設計數(shù)字電路: 1. 明確設計需求
    的頭像 發(fā)表于 12-17 09:47 ?1295次閱讀

    RS485典型電路設計

    RS485常用的典型電路設計
    發(fā)表于 11-24 14:09 ?2次下載

    基于PWM控制的buck電路設計

    基于PWM(脈沖寬度調(diào)制)控制的Buck電路設計是一個綜合性的項目,涉及電路原理、控制策略、元件選擇等多個方面。以下是一個基于PWM控制的Buck電路設計的指南: 一、電路原理 Buc
    的頭像 發(fā)表于 11-21 10:12 ?3458次閱讀

    電路設計常見問題解答

    電路設計充滿挑戰(zhàn),即便是最富經(jīng)驗的工程師也難免遭遇困惑與阻礙?!?b class='flag-5'>電路設計常見問題解答》是ADI精心籌備的一份實用指南,力求為您鋪設一條清晰的學習與實踐之路。
    的頭像 發(fā)表于 11-05 17:02 ?1079次閱讀
    <b class='flag-5'>電路設計</b>常見問題解答

    Hot Swap外置軟啟電路設計

    電子發(fā)燒友網(wǎng)站提供《Hot Swap外置軟啟電路設計.pdf》資料免費下載
    發(fā)表于 09-27 09:41 ?0次下載
    Hot Swap外置軟啟<b class='flag-5'>電路設計</b>

    寫 Verilog 如何做到心中有電路?

    助于形成直觀的印象。 分析已有電路實例:研究現(xiàn)有的成功電路設計案例,包括其 Verilog 代碼和對應的電路原理圖,從中學習和借鑒。 模擬和仿真:使用工具進行
    發(fā)表于 09-26 20:30

    降本筋膜槍電路設計

    降本筋膜槍電路設計
    發(fā)表于 09-25 14:34 ?2次下載