99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

基于Hyperlynx仿真工具和IBIS驅動模型實現(xiàn)系統(tǒng)設計

電子設計 ? 來源:微型機與應用 ? 作者:李國亮 ? 2020-10-12 10:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

現(xiàn)代電子設計和芯片制造技術正在飛速發(fā)展,電路的復雜度、元器件布局以及布線密度、開關速度、時鐘和總線頻率等各項指標參數(shù)都呈快速上升趨勢。當上升時間超過傳輸延時的1/6時,反射、串擾、振蕩以及傳輸線效應等涉及到的時序、信號完整性(SI)、EMI等一系列問題決定著產(chǎn)品設計的成敗。特別是DDR2系統(tǒng),可支持高達9.6 GB/s的帶寬(FB-DIMMs),時鐘頻率高達0.9 GHz,高速DDR2系統(tǒng)的信號完整性和時序問題,己經(jīng)成為設計能否成功的關鍵因素之一。因此,在印制電路板(PCB)設計完成之前,運用仿真工具對PCB進行板級的信號完整性仿真和時序分析,進行分析和設計的優(yōu)化,可以發(fā)現(xiàn)調(diào)試過程中可能產(chǎn)生的問題,從而可節(jié)約成本、縮短產(chǎn)品的設計周期。

1 模型的選取

在基于計算機分析信號完整性和時序分析的過程中,建立實際驅動IC的模型十分關鍵。目前主要有三種可以用于PCB板級信號完整性分析的模型:SPICE模型、IBIS模型和AMS模型。

IBIS模型由于采用IN和V/T表的形式來描述I/O單元和引腳的特性,不但方便易得,而且不依賴于不同的仿真工具,計算量較小。

SPICE模型需要IC廠商提供詳細、準確描述I/O單元的內(nèi)部設計和晶體管制造參數(shù)這些涉及到知識產(chǎn)權的機密數(shù)據(jù),所以SPICE模型不易獲取。其分析精度主要取決于模型參數(shù)的來源(即數(shù)據(jù)的精確性)以及模型方程式的適用范圍。使用不同仿真工具進行SPICE模型仿真時,會產(chǎn)生不同的分析精度。

AMS建模語言與IBIS模型同樣也是數(shù)據(jù)形式來描述IC的特性,可以應用在多種不同類型的仿真工具中。AMS模型在PCB板級信號完整性分析中的可行性和計算精度毫不遜色于SPICE和IBIS模型,但目前支持的仿真工具還不是很多。

綜合比較上述三種模型,由于IBIS模型的方便、快捷、具有必要的精確度以及精度不依賴于仿真工具的優(yōu)點,本文選取IBIS模型進行仿真。

2 仿真工具的選取

Mentor公司推出的仿真工具其功能十分強大,Hyperlynx可進行多電路板分析,包括趨膚效應、電介質損耗效應、損耗傳輸線效應的精確模擬,具有數(shù)千兆位信號的內(nèi)部符號干擾圖表分析功能;可為多位激勵源、抖動、眼圖和眼罩定義區(qū)域;可以建立隨頻率變化的過孔模型而進行分析;進行差分信號模擬和分析來對包括差分阻抗和不同終端負載的優(yōu)化;Terminator Wizard能夠分析并計算出使用包括串聯(lián)終端、并聯(lián)、并聯(lián)交流電和差分最佳的終端方案;通過輻射法和傳輸線電流分析來發(fā)現(xiàn)EMC故障問題;支持所有的PCB布線和布局程序。

Hyperlynx還可方便地采用IBIS或HSPICE模型進行仿真,自帶7 000個通用IC模型庫,或根據(jù)數(shù)據(jù)簿信息運用可視化IBIS編輯器允許測試和編輯IBIS模式來創(chuàng)建用戶的模型。Hyperlynx還具有界面友好、方便易用的優(yōu)點。綜合Hyperlynx的優(yōu)點,本文選取Hyperlynx進行仿真分析。

3 設計實例

下面給出應用Hyperlynx7.7前仿真工具Linesim和級仿真工具Boardsim利用IBIS模型對基于MIPS架構的XLS606 CPU的信號線進行分析。

CPU的最大外頻為1 GHz,內(nèi)存選用Micron公司的DDR2-800,信號線走中間層,參考上下兩層地,因為信號工作頻率達到400 MHz,故布線密度大,很容易出現(xiàn)信號完整性問題。

布線前仿真可以根據(jù)PCB對信號完整性的要求,幫助設計者合理布置元器件、規(guī)劃系統(tǒng)時鐘網(wǎng)絡以及確定關鍵線網(wǎng)的端接策略。在布線過程中跟蹤設計,隨時反饋布線效果,確定PCB布線的約束規(guī)則,如參數(shù)設置和布線約束等(這里不詳細敘述)。

在運用CAD設計工具設計得出具有關鍵元件布局和關鍵網(wǎng)絡的走線的基本元素的PCB后,綜合考慮如電氣、電磁兼容性(EMC)等因素對信號完整性(SI)的影響以及這些因素之間的相互作用,從而進行Boardsim布線后的仿真分析與驗證。下面選取一些重要的DQ、DQS、MA網(wǎng)絡進行分析。在進行完整PCB的布線后,可以通過Boardsim導入PCB文件。圖1為地址/控制線在Boardsim中的顯示圖,圖2為差分對DQS在Boardsim中的顯示圖。

基于Hyperlynx仿真工具和IBIS驅動模型實現(xiàn)系統(tǒng)設計

在相關網(wǎng)站上下載該處理器和該型號內(nèi)存的IBIS模型。根據(jù)JESD79-2C DDR2 SDRAM SPECIFICATION的說明要求,可以知道地址/命令/控制信號以及DQS差分對或時鐘信號的DCAC工作標準對DDR2-800要求如表1所示。根據(jù)上述指標可以得出眼圖的數(shù)據(jù),然后設置疊層編輯器來設置特性阻抗值,導入CPU以及存儲器的IBIS模型,根據(jù)實際設計設置網(wǎng)絡中上拉電阻以及濾波電容的實際值,可以讀出有效特性阻抗值Z0=54.3 Ω,以及每位周期的值。因為信號頻率為400 MHz,所以每位周期設置為1.25 ns。

從圖3眼圖可以看出,信號在不同DIMM內(nèi)部和外部的信號質量是不同的,在沒有端接電阻以及布線、阻抗調(diào)整的情況下,運行400 MHz的頻率信號十分差,眼圖的寬度、高度、上升斜率等關鍵指標都不符合JEDEC對DDR2-800的DC/AC規(guī)范。

圖4為修改Layout布線和端接電阻以及阻抗值等設計后的仿真眼圖,從圖4可以明顯直觀地看到,修改之后信號狀況大大改觀,而且可以直接讀出眼寬、高電平值、低電平值、采樣眼寬等信號眼圖的重要數(shù)據(jù),以便于確定硬件和PCB設計。

同理,可以對重要的差分信號和時鐘信號進行仿真。而DDR2中新增加的ODT(On Die Termintation)功能在仿真中可以得到體現(xiàn)。通過不設置以及設置ODT的值,可以直觀地在眼圖以及客觀地在仿真結果數(shù)據(jù)一欄中得出合成差分信號的質量。圖5為差分信號的仿真結果眼圖。

通過眼圖和數(shù)據(jù),可以確定最優(yōu)差分阻抗和ODT值的設置。

高速信號的PCB優(yōu)化設計,可以在PCB的設計階段,運用Hyperlyxn仿真工具和IBIS驅動模型,對高速信號設計中的關鍵信號進行完整性仿真和時序分析、EMI仿真、分析和優(yōu)化,可以發(fā)現(xiàn)PCB制好后調(diào)試中可能出現(xiàn)的問題,從而可以節(jié)約成本、縮短產(chǎn)品的設計時間。

責任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4366

    文章

    23484

    瀏覽量

    409491
  • 元器件
    +關注

    關注

    113

    文章

    4834

    瀏覽量

    95089
  • 仿真
    +關注

    關注

    52

    文章

    4281

    瀏覽量

    135784
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    基于HyperLynx VX.2.4的IBIS-AMI仿真測試臺構建方案

    本答復記錄涵蓋在 HyperLynx 中創(chuàng)建 IBIS-AMI 仿真測試平臺的步驟。 以 UltraScale+ GTY IBIS-AMI 模型
    的頭像 發(fā)表于 09-30 11:01 ?6716次閱讀
    基于<b class='flag-5'>HyperLynx</b> VX.2.4的<b class='flag-5'>IBIS</b>-AMI<b class='flag-5'>仿真</b>測試臺構建方案

    阻抗匹配中的Hyperlynx應用

    網(wǎng)站下載各器件IBIS模型。然后打開Hyperlynx,新建LineSim File(線路仿真—主要用于PCB前仿真驗證)新建好的線路
    發(fā)表于 07-17 13:47

    IBIS 模型

    ),通過使用IBIS 模型,從而得出interconnect 對于電路的影響。在目前一些使用ibis model 仿真的軟件中,在Cadence 里面,
    發(fā)表于 07-30 23:07

    HYPERLYNX 仿真工具使用指南

    HYPERLYNX 仿真工具使用指南第四部分:HYPERLYNX 仿真工具使用指南
    發(fā)表于 08-05 11:47

    請問有人知道IBIS模型怎么使用嗎?

    請問有人知道IBIS模型怎么使用嗎?想用MULTISIM仿真AD7683,結果庫里面沒有,官網(wǎng)只有IBIS模型,但不知道怎么用。有人知道嗎?
    發(fā)表于 02-13 22:15

    AM3892什么時候能提供IBIS仿真模型

    AM3892什么時候能提供IBIS仿真模型?
    發(fā)表于 05-14 04:34

    高速互連IBIS仿真模型概述

    —種文件格式,它說明在標準的IBIS文件中如何記錄一個芯片的驅動器和接收器的不同參數(shù),但并不說明這些參數(shù)如何使用,這些參數(shù)需要由支持IBIS模型仿
    發(fā)表于 09-03 11:18

    Hyperlynx仿真:Xilinx官網(wǎng)下的Ibis模型里面怎么沒有引腳的編號

    `Xilinx官網(wǎng)下的Ibis模型里面怎么沒有引腳的編號,沒有編號就沒辦法仿真,請大神給指導下怎么辦`
    發(fā)表于 10-15 14:26

    Hyperlynx中使用Xilinx Artix IBIS模型時,IO模型不可選是怎么回事

    Hyperlynx中使用Xilinx Artix IBIS模型時。 IO模型不可選。
    發(fā)表于 05-26 12:38

    hyperlynx問題討論

    專門在PADS區(qū)找各位前輩同學請教個問題:hyperlynx的后仿真過程中,無法獲取芯片和連接器的IBIS模型,有何方法可以把仿真流程推進下
    發(fā)表于 10-15 10:54

    CH569/565能提供仿真文件IBIS模型嗎?

    CH569/565能提供仿真文件IBIS模型嗎?
    發(fā)表于 06-15 06:50

    求助,請發(fā)送在Hyperlynx軟件中進行SI分析所需的IBIS模型

    我們正在為我們的項目使用 T2080NXE8TTB QorIQ 處理器。 請發(fā)送在Hyperlynx軟件中進行SI分析所需的IBIS模型。
    發(fā)表于 04-03 08:47

    AN4803 在STM32微控制器上使用IBIS高速SI仿真和使用HyperLynx-SI進行板級仿真

    AN4803 在STM32微控制器上使用IBIS高速SI仿真和使用HyperLynx-SI進行板級仿真
    發(fā)表于 11-21 17:07 ?2次下載
    AN4803 在STM32微控制器上使用<b class='flag-5'>IBIS</b>高速SI<b class='flag-5'>仿真</b>和使用<b class='flag-5'>HyperLynx</b>-SI進行板級<b class='flag-5'>仿真</b>

    能否利用器件的IBIS模型對器件的邏輯功能進行仿真

    Buffer Information Specification)模型是一種用于描述數(shù)字和模擬器件輸入/輸出電路行為的標準。IBIS模型包含了輸入輸出特性、電氣特性和時序特性等信息,可以被使用不同
    的頭像 發(fā)表于 11-24 14:50 ?825次閱讀

    巧用SPICE與IBIS,為您的電路仿真選擇更合適的模型

    介紹SPICE與IBIS建模系統(tǒng)的區(qū)別,以及在制造電路板之前進行測試的重要意義。將討論如何根據(jù)電路設計選擇合適的模型。此外還將分析一些示例使用場景和常用的仿真
    的頭像 發(fā)表于 12-08 18:20 ?4020次閱讀
    巧用SPICE與<b class='flag-5'>IBIS</b>,為您的電路<b class='flag-5'>仿真</b>選擇更合適的<b class='flag-5'>模型</b>