99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是PCB原型并行設(shè)計(jì)?

PCB打樣 ? 2020-10-09 21:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

幾年前,我參加了關(guān)于并行編程的研討會(huì)。當(dāng)時(shí),將多個(gè)處理器用于執(zhí)行程序的使用僅限于處于起步階段的超級(jí)計(jì)算機(jī)或小型神經(jīng)計(jì)算機(jī)。從那時(shí)起,在多個(gè)處理器之間分配軟件任務(wù)以提高速度的概念已變得有些普遍。實(shí)際上,當(dāng)今許多個(gè)人計(jì)算機(jī)都具有雙核或四核,其中每個(gè)核都是獨(dú)立的處理單元。

這種多重過程不限于將較大的過程劃分為較小的過程。它也可以用于將線性過程轉(zhuǎn)換為較短的并行過程。對(duì)于單向和循環(huán)的PCB原型制造,這種并行化可以有效地與原型迭代速度提高開發(fā)板效率。這可能不會(huì)立即顯現(xiàn)。但是,在回顧了什么是PCB原型之后,應(yīng)該可以更清楚地利用并行原型的方式。

典型的PCB原型

開發(fā)電子電路板等產(chǎn)品的兩個(gè)基本階段是:仿真和原型制作。模擬; 盡管有時(shí)會(huì)被忽略,但它是通過軟件完成的,其目的是驗(yàn)證電路設(shè)計(jì)是否符合其性能和功能設(shè)計(jì)標(biāo)準(zhǔn)。電子電路仿真是一種寶貴的工具,因?yàn)樗藰?gòu)建不必要的電路板的需要,而這些電路板幾乎沒有機(jī)會(huì)達(dá)到設(shè)計(jì)目標(biāo)。通過仿真測試只是電子設(shè)計(jì)的第一步,因?yàn)橛布O(shè)備或PCB也必須經(jīng)過測試??梢酝ㄟ^目的,過程和結(jié)果來定義這種稱為原型的測試,如下所示。

l目的

PCB原型制作的目的是構(gòu)建和測試功能,操作和設(shè)計(jì)的物理實(shí)施方案。 結(jié)構(gòu)完整性。結(jié)構(gòu)的完整性代表著電路板的質(zhì)量和可靠性,通常根據(jù)PCB的預(yù)期用途來進(jìn)行調(diào)節(jié)。

l處理

PCB原型制作通常分為三個(gè)階段。正如通常在確定最終參數(shù)并滿足要求之前需要進(jìn)行多次仿真一樣,原型設(shè)計(jì)是循環(huán)的,通常在最終之前需要多次迭代PCB構(gòu)造 已完成。

l結(jié)果

對(duì)于每個(gè)原型迭代,都會(huì)創(chuàng)建并測試一個(gè)組裝好的PCB。測試結(jié)果確定是否需要其他迭代。通常,額外的迭代意味著重新設(shè)計(jì)或設(shè)計(jì)變更,需要構(gòu)建和測試新板。PCB原型的最終結(jié)果是可用于電路板的設(shè)計(jì)小聲 要么 高音量 生產(chǎn),取決于電路板的預(yù)期應(yīng)用。

既然我們已經(jīng)回答了PCB原型通常需要做什么,那么讓我們看看是否可以使用并行化來改善開發(fā)。

并行PCB原型設(shè)計(jì)

如上所述,PCB原型制作通常是一個(gè)迭代過程,需要進(jìn)行多次設(shè)計(jì)更改并在最終設(shè)計(jì)完成之前進(jìn)行重建。實(shí)際上,設(shè)計(jì)質(zhì)量和迭代次數(shù)是成比例的,因?yàn)槊看蔚紩?huì)產(chǎn)生更好或更優(yōu)質(zhì)的設(shè)計(jì)。盡管可以預(yù)料到這些周期,但通常也希望將其數(shù)量減到最少。迭代次數(shù)越多,開發(fā)所需的時(shí)間和成本就越多。在大多數(shù)情況下,時(shí)間和成本都是有限的。例如,大多數(shù)開發(fā)人員都有一個(gè)交付時(shí)間表,根據(jù)客戶的不同,交付時(shí)間表可能不會(huì)有所變化。

毫不奇怪,有各種策略可以減少準(zhǔn)備時(shí)間。其中之一是采用并行原型設(shè)計(jì)策略??梢詫⒉⑿性投x為集體地而不是順序地物理測試不同的電路板實(shí)施例,就像對(duì)典型原型所做的那樣。并行化允許對(duì)設(shè)計(jì)的各個(gè)方面進(jìn)行測試或分析,以期比順序迭代所允許的更快地改善總體設(shè)計(jì)。在實(shí)施并行原型制作時(shí),可以采取許多步驟來提高其有效性。這些措施包括使用更便宜的組件,更大的電路板或以其他方式放寬電路板參數(shù)。

這些方法可能有效,也可以在典型的原型設(shè)計(jì)中應(yīng)用;但是,每個(gè)人都需要單獨(dú)確定并順序確定以提供準(zhǔn)確的比較。這實(shí)際上將擴(kuò)展原型制作過程。但是,如果這些替代設(shè)計(jì)以同時(shí)或并行的方式制造和測試,則可以利用它們來使原型制作過程更有效。在這些情況下,并行PCB原型設(shè)計(jì)具有明顯的優(yōu)勢,如下表所示。

如上表所示,并行原型設(shè)計(jì)允許開發(fā)滿足設(shè)計(jì)目標(biāo)的單個(gè)獲獎(jiǎng)設(shè)計(jì)或多個(gè)競爭設(shè)計(jì)。實(shí)際上,由于必須停止電路板制造,直到完成測試和重新設(shè)計(jì),典型的過程才能像并行處理那樣快。對(duì)于并行原型,可以在此停機(jī)期間制造替代設(shè)計(jì),這將大大提高效率。

顯然,從軟件開發(fā)中汲取經(jīng)驗(yàn)并建立并行原型設(shè)計(jì)策略對(duì)改善PCB開發(fā)非常有益。但是,要充分利用這種方法,您的合同制造商(CM)應(yīng)該具有敏捷的制造過程,并且能夠快速響應(yīng)電路板設(shè)計(jì)的變化。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4803

    瀏覽量

    90513
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2977

    瀏覽量

    22583
  • 電路板打樣
    +關(guān)注

    關(guān)注

    3

    文章

    375

    瀏覽量

    4900
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3504

    瀏覽量

    5500
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    多節(jié)點(diǎn)并行處理架構(gòu)

    多節(jié)點(diǎn)并行處理架構(gòu)(如MPP架構(gòu))通過分布式計(jì)算和存儲(chǔ)實(shí)現(xiàn)高性能數(shù)據(jù)處理,其核心設(shè)計(jì)及典型應(yīng)用如下: 一、核心架構(gòu)特征 非共享架構(gòu)(Share Nothing)? 每個(gè)節(jié)點(diǎn)擁有獨(dú)立的計(jì)算資源(CPU
    的頭像 發(fā)表于 06-12 08:18 ?130次閱讀
    多節(jié)點(diǎn)<b class='flag-5'>并行</b>處理架構(gòu)

    并行CRC實(shí)現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《并行CRC實(shí)現(xiàn).pdf》資料免費(fèi)下載
    發(fā)表于 05-20 17:26 ?0次下載

    讀懂極易并行計(jì)算:定義、挑戰(zhàn)與解決方案

    GPU經(jīng)常與人工智能同時(shí)提及,其中一個(gè)重要原因在于AI與3D圖形處理本質(zhì)上屬于同一類問題——它們都適用極易并行計(jì)算。什么是極易并行計(jì)算?極易并行計(jì)算指的是符合以下特征的計(jì)算任務(wù):任務(wù)獨(dú)立性:子任務(wù)
    的頭像 發(fā)表于 04-17 09:11 ?401次閱讀
    讀懂極易<b class='flag-5'>并行</b>計(jì)算:定義、挑戰(zhàn)與解決方案

    如何使用FPGA驅(qū)動(dòng)并行ADC和DAC芯片,使用不同編碼方式的ADC與DAC時(shí)的注意事項(xiàng)

    ADC和DAC是FPGA與外部信號(hào)的接口,從數(shù)據(jù)接口類型的角度劃分,有低速的串行接口和高速的并行接口。FPGA經(jīng)常用來采集中高頻信號(hào),因此使用并行ADC和DAC居多。本文將介紹如何使用FPGA驅(qū)動(dòng)并行ADC和
    的頭像 發(fā)表于 03-14 13:54 ?1189次閱讀
    如何使用FPGA驅(qū)動(dòng)<b class='flag-5'>并行</b>ADC和DAC芯片,使用不同編碼方式的ADC與DAC時(shí)的注意事項(xiàng)

    新思科技推出基于AMD芯片的新一代原型驗(yàn)證系統(tǒng)

    近日,新思科技宣布推出全新基于AMD Versal? Premium VP1902自適應(yīng)系統(tǒng)級(jí)芯片(SoC)的HAPS?原型驗(yàn)證系統(tǒng),以此進(jìn)一步升級(jí)其硬件輔助驗(yàn)證(HAV)產(chǎn)品組合。 此次推出的全新
    的頭像 發(fā)表于 02-19 17:12 ?688次閱讀

    解析DeepSeek MoE并行計(jì)算優(yōu)化策略

    本期Kiwi Talks將從集群Scale Up互聯(lián)的需求出發(fā),解析DeepSeek在張量并行及MoE專家并行方面采用的優(yōu)化策略。DeepSeek大模型的工程優(yōu)化以及國產(chǎn)AI 產(chǎn)業(yè)鏈的開源與快速部署預(yù)示著國產(chǎn)AI網(wǎng)絡(luò)自主自控將大有可為。
    的頭像 發(fā)表于 02-07 09:20 ?1782次閱讀
    解析DeepSeek MoE<b class='flag-5'>并行</b>計(jì)算優(yōu)化策略

    深入了解 PCB 制造技術(shù):銑削

    作者:Jake Hertz 印刷電路板 (PCB) 是現(xiàn)代電子產(chǎn)品的支柱,幾乎是所有電子設(shè)備的基礎(chǔ)。在用于生產(chǎn) PCB 的各種方法中,銑削是一種流行的技術(shù),特別是用于原型制作和小規(guī)模生產(chǎn)。本博客探討
    的頭像 發(fā)表于 01-26 21:25 ?637次閱讀
    深入了解 <b class='flag-5'>PCB</b> 制造技術(shù):銑削

    xgboost的并行計(jì)算原理

    在大數(shù)據(jù)時(shí)代,機(jī)器學(xué)習(xí)算法需要處理的數(shù)據(jù)量日益增長。為了提高數(shù)據(jù)處理的效率,許多算法都開始支持并行計(jì)算。XGBoost作為一種高效的梯度提升樹算法,其并行計(jì)算能力是其受歡迎的原因
    的頭像 發(fā)表于 01-19 11:17 ?1006次閱讀

    Nordic推出最新物聯(lián)網(wǎng)原型驗(yàn)證平臺(tái)Thingy:91 X

    近日,全球低功耗無線連接解決方案的領(lǐng)軍企業(yè)Nordic Semiconductor正式推出了其最新的物聯(lián)網(wǎng)原型驗(yàn)證平臺(tái)——Thingy:91 X。該平臺(tái)專為LTE-M、NB-IoT、Wi-Fi
    的頭像 發(fā)表于 12-11 10:13 ?1545次閱讀

    為何PCB原型設(shè)計(jì)至關(guān)重要

    PCB原型設(shè)計(jì)是將設(shè)計(jì)理念轉(zhuǎn)化為高效、高性能最終產(chǎn)品的基礎(chǔ)過程。從概念到可投放市場的電子設(shè)備是一個(gè)復(fù)雜的過程,而PCB原型制作則是直接影響最終產(chǎn)品成功與效率的關(guān)鍵階段。
    的頭像 發(fā)表于 12-05 15:53 ?909次閱讀

    使用內(nèi)部PLL同步多個(gè)并行器件

    電子發(fā)燒友網(wǎng)站提供《使用內(nèi)部PLL同步多個(gè)并行器件.pdf》資料免費(fèi)下載
    發(fā)表于 10-18 10:29 ?0次下載
    使用內(nèi)部PLL同步多個(gè)<b class='flag-5'>并行</b>器件

    高速并行總線的工作原理是什么 高速并行總線有哪些

    高速并行總線的工作原理及其具體類型是一個(gè)涉及硬件技術(shù)和數(shù)據(jù)傳輸?shù)膹?fù)雜話題。以下是對(duì)高速并行總線工作原理的概述以及幾種常見的高速并行總線的介紹。 高速并行總線的工作原理 高速
    的頭像 發(fā)表于 10-06 15:17 ?1547次閱讀
    高速<b class='flag-5'>并行</b>總線的工作原理是什么 高速<b class='flag-5'>并行</b>總線有哪些

    快速部署原型驗(yàn)證:從子卡到調(diào)試的全方位優(yōu)化

    引言原型驗(yàn)證是一種在FPGA平臺(tái)上驗(yàn)證芯片設(shè)計(jì)的過程,通過在FPGA上實(shí)現(xiàn)芯片的設(shè)計(jì)原型,使得開發(fā)人員可以在硬件完成之前提前開始軟件開發(fā)和系統(tǒng)驗(yàn)證。然而,如何快速確保在原型驗(yàn)證平臺(tái)上開發(fā)的軟件能
    的頭像 發(fā)表于 09-30 08:04 ?1119次閱讀
    快速部署<b class='flag-5'>原型</b>驗(yàn)證:從子卡到調(diào)試的全方位優(yōu)化

    TPS2663 eFuses的并行操作

    電子發(fā)燒友網(wǎng)站提供《TPS2663 eFuses的并行操作.pdf》資料免費(fèi)下載
    發(fā)表于 09-24 09:16 ?0次下載
    TPS2663 eFuses的<b class='flag-5'>并行</b>操作

    能否使用PSoC6 Pioneer套件上的KitProg2對(duì)安裝在獨(dú)立PCB上的PSoC6 uC進(jìn)行編程?

    我有一個(gè)使用 PSoC6 Pioneer Kit 制作原型的項(xiàng)目。 從原型中我創(chuàng)建了一個(gè)安裝了 CY8C6347BZI-BLD53 的獨(dú)立 PCB。 我能否使用 PSoC6 Pioneer 套件上的 KitProg2 對(duì)安裝在獨(dú)
    發(fā)表于 08-01 06:23