99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談pcb設(shè)計中MEI產(chǎn)生和MEC兼容性

PCB線路板打樣 ? 來源:上海韜放電子 ? 作者:上海韜放電子 ? 2021-02-09 10:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

EMI指的是電子系統(tǒng)對外界所產(chǎn)生電磁輻射或干擾的強度。

EMC指的是對電子產(chǎn)品在電磁場方面干擾大?。‥MI)和抗干擾能力(EMS)。

電磁干擾、噪聲產(chǎn)生和信號傳輸不良是造成電子線路故障的主要原因。據(jù)估計,由原型PCB電路的電磁干擾(EMI)引起的故障率高達50%。較差的電路設(shè)計是導(dǎo)致不必要電磁輻射或易感性的最終原因。5G的到來將進一步推動未來幾年對無EMI PCB的需求。

下面我們探討PCB設(shè)計中如何避免MEI的產(chǎn)生和MEC兼容性問題:

一、 電源線布局

1、根據(jù)電源電流大小,計算出布線寬度,并盡可能加寬。

2、電源線和地線的方向應(yīng)與數(shù)據(jù)傳輸方向一致。

3、在電源的輸入端加上解耦電容,一般設(shè)置為10~100uF。

二、地線布局

1、數(shù)字地和模擬地進行分離

數(shù)字地和模擬地最終要連接在一起,有四種方法解決此問題:① 用磁珠連接;②用電容連接;③用電感連接;④用0歐姆電阻連接。

磁珠,等效電路相當(dāng)于帶阻限波器,只對某個頻點的噪聲有抑制作用,使用時需要預(yù)先估計噪聲頻率,以便選用適當(dāng)型號。對于頻率不確定或無法預(yù)知的情況,用磁珠連接不合理。

電容,隔直通交,造成浮地,沒效果。

電感,體積較大,雜散參數(shù)多,不穩(wěn)定。

0歐電阻,相當(dāng)于很窄的電流通路,能夠有效地限制環(huán)路電流,使噪聲得到抑制。電阻在所有頻帶上都有衰減作用(0歐電阻也有阻抗),這點比磁珠強。

2、接地線盡量加寬或加厚,使其能通過計算出電流的3倍,一般我2~3mm。

3、地線應(yīng)盡量形成死循環(huán)回路,減小地線壓差。

三、解耦電容

1、為每個IC的VCC和GND都并聯(lián)一個0.01uF~0.1uF陶瓷電容。

2、抗噪聲能力弱、關(guān)斷電流變化大的器件,及ROMRAM,在VCC和GND間并聯(lián)電容,進行解耦。

3、單片機的Reset引腳加0.01uF解耦電容。

4、解耦電容的走線不能太長,特別是高頻旁路電容的走線。

5、電源的輸入端加上解耦電容,一般設(shè)置為10~100uF。

電源與集成電路之間的解耦電容有兩方面作用:①集成電路儲能電容;②繞過器件的高頻噪聲。

一般情況下,解耦電容的大小為C=1/F,F(xiàn)為數(shù)據(jù)傳輸頻率,0.1uF對應(yīng)10Mhz,0.01對應(yīng)100Mhz。典型的解耦電容是0.1uF,其分布電感典型值是5uH,并聯(lián)共振頻率是7Mhz。也就是說對10Mhz一下的噪聲有良好解耦效果,對于40Mhz以上的噪聲幾乎沒有什么作用。解耦電容的管教盡量短,長引腳會引起解耦電容自諧振。例如:當(dāng)1nF陶瓷貼片電容引腳長6.3mm時,其自諧振頻率是35Mhz,當(dāng)引腳長度我12.6mm時,自諧振頻率約為32Mhz。

四、器件布置

1、晶振、時鐘CPU時鐘輸入端等盡量遠離其他低頻器件;

2、大電流走線和信號走線盡量遠離邏輯電路器件;

3、pcb電路板在機箱中運行時,發(fā)熱器件盡量放在機箱的頂部。

五、PCB抗干擾設(shè)計

1、IO驅(qū)動線采用串聯(lián)電阻法,降低控制電路電位上下跳變速度,減少信號反射;

2、時鐘線的周圍用地線包裹,以及時鐘線盡量的短;

3、I/O驅(qū)動電路盡可能的靠近PCB板的邊緣,對進入PCB板的信號進行濾波,對來自高噪聲區(qū)的信號進行濾波;

4、對未使用的門電路輸出端不應(yīng)掛起。未使用的運放電路的正輸入接地,負輸入接在輸出端上;

5、盡量使用45度折線代替90度折線,減少高頻信號的外部傳輸和耦合

6、采用垂直布線,垂直于I/O線的時鐘線小于平行于IO線的時鐘干擾;

7、元器件的引腳引線盡可能的短,降低耦合或干擾;

8、不要在石英晶振或易受干擾的器件下面布線;

9、不要在弱信號或低頻信號的周圍形成電流回路。

六、其它

1、總線加上10K上拉或下拉電阻,抗干擾比較好;

2、每個地址線的線長盡可能的短,抗干擾比較好;

3、對于2層PCB板,兩側(cè)的布線盡量垂直;

4、未使用的引腳通過上拉電阻(約10K)連接到GND或VCC引腳上;

5、發(fā)熱的元件盡量離開IC、晶振、電解電容等容易受到影響的器件;

6、抑制大功率器件對單片機等數(shù)字器件的干擾及數(shù)字電路對模擬電路的干擾,用高頻扼流線圈連接模擬地和數(shù)字地。

7、電源線、交流線、信號線要做到分離開。電源線和交流線盡量另布一個PCB板。

8、一個過孔引起大約0.6pF的電容,一個集成電路的封裝材料引起2-10pF的分布電容,一個接插件引起約有520uF的分布電感,一個雙列直插24引腳的集成電路插座引起4-18uF的分布電感。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23489

    瀏覽量

    409629
  • 晶振
    +關(guān)注

    關(guān)注

    35

    文章

    3267

    瀏覽量

    70118
  • 電磁干擾
    +關(guān)注

    關(guān)注

    36

    文章

    2392

    瀏覽量

    106568
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    如何在PCB板設(shè)計,增強電磁兼容性?

    如何在PCB板設(shè)計,增強電磁兼容性
    的頭像 發(fā)表于 10-17 14:45 ?1706次閱讀
    如何在<b class='flag-5'>PCB</b>板設(shè)計<b class='flag-5'>中</b>,增強電磁<b class='flag-5'>兼容性</b>?

    PCB設(shè)計與電磁兼容

    ,PCB設(shè)計的好壞對電路的干擾及抗干擾能力影響很大。要使電子電路獲得最佳性能,除了元器件的選擇和電路設(shè)計之外,良好的PCB布線在電磁兼容性也是一個非常重要的因素。既然
    發(fā)表于 06-11 08:28

    PCB設(shè)計的EMC、EMI電磁兼容性考慮!

    和裝置在設(shè)定的電磁環(huán)境,在規(guī)定的安全界限內(nèi)以設(shè)計的等級或性能運行,而不會由于電磁干擾引起損壞或不可接受到性能惡化的能力。這里所說的電磁環(huán)境是指存在于給定場所的所有電磁現(xiàn)象的總和。這表明電磁兼容性一方面
    發(fā)表于 11-05 13:30

    電磁兼容性PCB設(shè)計約束

    電磁兼容性PCB設(shè)計約束 PCB布線對PCB的電磁兼容性影響很大,為了使PCB上的電路正常工
    發(fā)表于 05-12 16:56

    PCB電磁兼容性設(shè)計

    ,PCB設(shè)計的好壞對電路的干擾及抗干擾能力影響很大。要使電子電路獲得最佳性能,除了元器件的選擇和電路設(shè)計之外,良好的PCB的設(shè)計在電磁兼容性也是一個非常重要的因素。  1.1 合理
    發(fā)表于 09-06 21:32

    淺談射頻PCB設(shè)計

    淺談射頻PCB設(shè)計
    發(fā)表于 03-20 15:07

    PCB布線對電磁兼容性的影響

    請問PCB布線對電磁兼容性的影響有哪些?
    發(fā)表于 04-13 15:43

    提升電路板電磁兼容性的方法

    來源:互聯(lián)網(wǎng)電磁兼容一般是對電子設(shè)備在各種電磁環(huán)境仍能夠協(xié)調(diào)、有效地進行工作的能力。它能使使電子設(shè)備既能抑制各種外來的干擾,使電子設(shè)備在特定的電磁環(huán)境能夠正常工作,同時又能減少電子設(shè)備本身對其它電子設(shè)備的電磁干擾。遵循以下
    發(fā)表于 10-22 07:52

    如何防止和抑制電磁干擾,提高PCB的電磁兼容性 ?

    如何防止和抑制電磁干擾,提高PCB的電磁兼容性 ?PCB設(shè)計流程是怎樣的?如何進行PCB布線 ?
    發(fā)表于 04-21 07:14

    PCB設(shè)計之如何設(shè)計電磁兼容性?

      電磁兼容性設(shè)計  所謂電磁兼容性,是指電子設(shè)備在各種電磁環(huán)境仍能夠協(xié)調(diào)、有效的盡心進行工作的能力。  電磁兼容性設(shè)計的目的是使電子設(shè)備既能抑制各種外來的電磁干擾,使電子設(shè)備能夠在
    發(fā)表于 04-10 15:48

    電磁兼容性PCB設(shè)計約束

    電磁兼容性PCB設(shè)計約束    PCB布線對PCB的電磁兼容性影響很大,為了使P
    發(fā)表于 03-25 11:33 ?1063次閱讀

    印刷電路板(PCB)開發(fā)技術(shù)的電磁的兼容性

    印刷電路板(PCB)開發(fā)技術(shù)的電磁的兼容性   電磁兼容性(EMC, Electromagnetic Compatibility)是指電子設(shè)備在各種電磁環(huán)境
    發(fā)表于 11-18 09:12 ?548次閱讀

    印刷電路板(PCB)開發(fā)技術(shù)的電磁的兼容性

    印刷電路板(PCB)開發(fā)技術(shù)的電磁的兼容性
    發(fā)表于 12-15 18:25 ?0次下載

    單片機PCB設(shè)計對電磁兼容性的處理

    PCB是單片機系統(tǒng)電路元件和器件的支撐件,它提供電路元件和器件之間的電氣連接。隨著電子技術(shù)的飛速發(fā)展,PCB的密度越來越高。PCB設(shè)計的好壞對單片機系統(tǒng)的電磁
    發(fā)表于 03-20 14:01 ?1356次閱讀
    單片機<b class='flag-5'>PCB設(shè)計</b>對電磁<b class='flag-5'>兼容性</b>的處理

    提高電磁兼容性PCB布局.zip

    提高電磁兼容性PCB布局
    發(fā)表于 12-30 09:21 ?5次下載