99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么因素導(dǎo)致信號完整性問題?

我快閉嘴 ? 來源:賢集網(wǎng) ? 作者:賢集網(wǎng) ? 2020-09-26 09:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

當(dāng)信號被傳輸時,由于阻抗和其他影響,接收到的信號總是失真的。這就是為什么設(shè)計者致力于最小化對信號質(zhì)量的影響。

設(shè)計者試圖通過限制電子噪聲、電感耦合、電容和線電阻改變信號形狀和振幅的程度來實現(xiàn)信號的完整性。隨著信號頻率的增加,這些效應(yīng)被放大,需要特別注意控制它們在電子電路中的不良影響。許多印刷電路板現(xiàn)在以10千兆赫或更高的數(shù)字信號頻率工作,這意味著需要采取適當(dāng)?shù)拇胧﹣矸乐共豢山邮艿男盘柾嘶捌湎鄳?yīng)的錯誤。

什么是PCB中的信號完整性?

信號完整性(SI)表示信號沿PCB線路傳播而不失真的能力。信號完整性是指通過傳輸線的信號質(zhì)量。當(dāng)信號從驅(qū)動器傳輸?shù)?a target="_blank">接收器時,它給出了信號衰減量的測量值。這個問題在較低的頻率下不是主要的問題,但是當(dāng)PCB以更高的速度和高頻(>50MHz)工作時,這是一個需要考慮的重要因素。在高頻區(qū),數(shù)字和模擬信號都需要考慮。

當(dāng)一個信號從驅(qū)動器傳播到接收器時,它不會保持不變,不管最初發(fā)送的是什么,都會受到不同程度的失真。這種信號失真是由阻抗失配、反射、振鈴、串?dāng)_、抖動和地面反彈等因素造成的。設(shè)計者的首要目標(biāo)應(yīng)該是最小化這些因素,這樣原始信號就可以以最小的失真到達目的地。此外,還需要特別注意保持信號質(zhì)量并控制其在電子電路中的不良影響。

在這里,我們將討論潛在的信號完整性問題,它們的來源,理解它們的重要性,以及我們?nèi)绾畏治龊徒鉀Q這些問題。關(guān)于電氣設(shè)計,信號完整性應(yīng)該集中在兩個主要方面:定時和信號質(zhì)量。

信號是否在規(guī)定的時限內(nèi)到達目的地?

當(dāng)它到達目的地時,狀況是否良好?

有幾個因素導(dǎo)致信號退化。這些包括信號的特性、系統(tǒng)阻抗、傳播延遲、衰減、串?dāng)_、電壓波動和電磁干擾。

為什么保持信號完整性是一個挑戰(zhàn)?

保持信號完整性是指確保系統(tǒng)內(nèi)可接受的信號質(zhì)量。

快速的技術(shù)進步使得系統(tǒng)開發(fā)者很難在接收端保持不失真的信號。帶寬的增加是信號完整性的瓶頸。今天的電子產(chǎn)品需要更快的總線周期時間、增強信號處理時間(以納秒為單位),甚至需要更快的上升時間。

電路板的空間要求也會影響信號的完整性。PCB仍然需要足夠的空間來放置集成電路、連接器和無源元件。這個空間會導(dǎo)致部件之間的距離變大,從而導(dǎo)致延遲。我們都知道距離會降低整個系統(tǒng)的速度。當(dāng)由上升時間小于4到6納秒的信號驅(qū)動時,電路板跡線充當(dāng)傳輸線。在低頻下,一個跡線的電阻特性發(fā)揮作用。另一方面,在高頻下,它開始充當(dāng)電容器,電感。

什么因素導(dǎo)致信號完整性問題?

信號特性、系統(tǒng)阻抗、傳輸延遲、衰減、串?dāng)_、電壓波動和電磁干擾等因素都會導(dǎo)致信號失真,從而導(dǎo)致信號完整性問題。

信號特性:理想情況下,數(shù)字信號是方波,但實際上,信號從一種狀態(tài)切換到另一種狀態(tài)需要一些時間。所以,這就是為什么,總是存在一定程度的信號失真。信號的上升時間決定了可能的最大數(shù)據(jù)傳輸速率,通常通過評估信號的拐點頻率來測量。電路設(shè)計者的目標(biāo)是實現(xiàn)一個電路在所有頻率到信號拐點頻率的平坦響應(yīng)。

互連效應(yīng):理想的互連只會在信號中引入延遲,但實際上,它也會改變信號的timing和幅度。這種偏差分別稱為抖動和振幅噪聲。

阻抗:信號所看到的阻抗變化會引起反射、響鈴和失真。隨著與數(shù)字電路相關(guān)的信號頻率的增加,干擾程度加劇。PCB跟蹤分支、線頭、連接器引腳和過孔都會產(chǎn)生阻抗不連續(xù)性。

傳播延遲:傳播距離不同或通過不同媒介的信號不會同時到達目的地。這些差異稱為信號偏移,會導(dǎo)致信號采樣誤差,特別是在高時鐘頻率下。

衰減:信號的振幅會因PCB線路的電阻和電路板的介電損耗因子而降低。這種效應(yīng)在高頻下更為明顯,因為信號往往在高頻下沿跡線表面?zhèn)鞑?。衰減會導(dǎo)致緩慢的信號上升時間,并增加數(shù)據(jù)錯誤的可能性。

串?dāng)_:由于電感和電容耦合,快速的電壓和電流轉(zhuǎn)換會在相鄰的線路上產(chǎn)生電壓。這些電壓尖峰被稱為串?dāng)_,可能導(dǎo)致數(shù)據(jù)錯誤。

反射:反射是由終端和電路板布局問題引起的,其中輸出信號反彈回源并干擾脈沖。

接地彈跳:由于電流過大,電路的接地參考電平從原來的水平偏移。這是由于接地電阻和互連電阻,如連接線和跡線,因此,接地中不同點的接地電壓水平將不同。這被稱為接地反彈,因為接地電壓將隨電流變化。

電源電壓波動:當(dāng)設(shè)備切換時,流動的電流會在電源和接地軌道上產(chǎn)生電壓降。這反過來又會導(dǎo)致每個設(shè)備的電源電壓波動,累積的影響會產(chǎn)生噪音并可能導(dǎo)致高誤碼率。

電磁干擾(EMI):每一次開關(guān)操作都會產(chǎn)生一定量的噪聲,并且由于器件在時鐘頻率下進行開關(guān),其強度會被放大。這種噪聲可以被用作天線的跡線輻射。輻射信號的強度與開關(guān)頻率成正比,并可能導(dǎo)致不必要的干擾。
責(zé)任編輯:tzh

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4367

    文章

    23489

    瀏覽量

    409603
  • 驅(qū)動器
    +關(guān)注

    關(guān)注

    54

    文章

    8695

    瀏覽量

    149930
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3750

    瀏覽量

    131112
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1639

    瀏覽量

    81908
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    什么是信號完整性

    電子發(fā)燒友網(wǎng)站提供《什么是信號完整性?.pdf》資料免費下載
    發(fā)表于 07-09 15:10 ?0次下載

    iic協(xié)議的信號完整性測試

    主機、多從機的串行通信協(xié)議,它允許多個設(shè)備共享同一總線。I2C總線由兩條線組成:數(shù)據(jù)線(SDA)和時鐘線(SCL)。數(shù)據(jù)傳輸是通過主設(shè)備生成的時鐘信號同步的。 信號完整性測試的必要性 信號
    的頭像 發(fā)表于 02-05 11:44 ?1380次閱讀

    探究電子電路中的信號完整性問題

    在當(dāng)今高速電子系統(tǒng)的設(shè)計與應(yīng)用中,信號完整性已成為至關(guān)重要的考量因素。隨著電子設(shè)備的數(shù)據(jù)傳輸速率不斷攀升,信號在電路中傳輸時面臨著諸多挑戰(zhàn),如反射、串?dāng)_、延遲等,這些問題會嚴(yán)重影響系統(tǒng)
    的頭像 發(fā)表于 02-04 17:11 ?467次閱讀

    如何解決信號完整性問題

    如何解決信號完整性問題呢?是德科技在向您介紹信號完整性分析基礎(chǔ)知識的同時,我們還向您展示如何使用基本信號
    的頭像 發(fā)表于 12-25 16:51 ?1728次閱讀
    如何解決<b class='flag-5'>信號</b><b class='flag-5'>完整性問題</b>

    聽懂什么是信號完整性

    信號完整性的影響因素有哪些?如何評估高速信號完整性?如何解決信號
    的頭像 發(fā)表于 12-15 23:33 ?684次閱讀
    聽懂什么是<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    12月20日線上講堂|聽懂什么是信號完整性

    信號完整性的影響因素有哪些?如何評估高速信號完整性?如何解決信號
    的頭像 發(fā)表于 12-06 01:06 ?504次閱讀
    12月20日線上講堂|聽懂什么是<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    GND與信號完整性的關(guān)系

    在現(xiàn)代電子系統(tǒng)中,信號完整性是設(shè)計和性能的關(guān)鍵因素。信號完整性問題可能導(dǎo)致數(shù)據(jù)傳輸錯誤、系統(tǒng)性能
    的頭像 發(fā)表于 11-29 15:17 ?1134次閱讀

    PCIe信號完整性問題解決方案

    PCIe(Peripheral Component Interconnect Express)信號完整性問題可能導(dǎo)致數(shù)據(jù)傳輸錯誤、系統(tǒng)不穩(wěn)定甚至完全失效。以下是一些針對PCIe信號
    的頭像 發(fā)表于 11-26 15:18 ?2208次閱讀

    PCB 信號完整性:電子設(shè)計的基石解讀

    完整性至關(guān)重要。首先是反射現(xiàn)象,當(dāng)信號在傳輸線上傳播遇到阻抗不連續(xù)點時,就會發(fā)生反射。例如,信號從驅(qū)動芯片的輸出阻抗傳輸?shù)絺鬏斁€的特性阻抗,再到接收芯片的輸入阻抗,這些不同的阻抗可能導(dǎo)致信號
    的頭像 發(fā)表于 11-05 13:48 ?690次閱讀

    高速電路設(shè)計與信號完整性分析

    隨著電子系統(tǒng)和高集成度芯片向高速度、高密度、大功耗、低電壓、大電流的趨勢發(fā)展,電路中的信號完整性問題日益嚴(yán)重。信號失真、定時錯誤和不正確的數(shù)據(jù)傳輸?shù)葐栴}的出現(xiàn)給系統(tǒng)硬件設(shè)計帶來了很大的挑戰(zhàn)。高速電路
    發(fā)表于 09-25 14:46 ?1次下載

    高速PCB信號和電源完整性問題的建模方法研究

    高速PCB信號和電源完整性問題的建模方法研究
    發(fā)表于 09-21 14:13 ?1次下載

    高速PCB的信號和電源完整性問題研究

    電子發(fā)燒友網(wǎng)站提供《高速PCB的信號和電源完整性問題研究.pdf》資料免費下載
    發(fā)表于 09-19 17:38 ?0次下載

    信號完整性設(shè)計落到實處

    的方法和操作步驟,幫助工程師有效實施設(shè)計,避免失敗。課程要點解析1信號完整性概述:信號完整性涉及信號在傳輸過程中保持其質(zhì)量的能力。影響
    的頭像 發(fā)表于 08-30 12:29 ?665次閱讀
    把<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>設(shè)計落到實處

    信號完整性與電源完整性-電源完整性分析

    電子發(fā)燒友網(wǎng)站提供《信號完整性與電源完整性-電源完整性分析.pdf》資料免費下載
    發(fā)表于 08-12 14:31 ?92次下載

    信號完整性與電源完整性-信號的串?dāng)_

    電子發(fā)燒友網(wǎng)站提供《信號完整性與電源完整性-信號的串?dāng)_.pdf》資料免費下載
    發(fā)表于 08-12 14:27 ?1次下載