M-PCIe即Mobile PCIe,主要應(yīng)用對(duì)象是智能手機(jī)等嵌入式設(shè)備。PCI-SIG在PCIe Spec V3.1中引入基于MIPI M-PHY V2.0的M-PCIe。相比于標(biāo)準(zhǔn)的PCIe總線,M-PCIe ECN主要的改動(dòng)在物理層,通過(guò)引入M-PHY,旨在獲得更低的功耗以適應(yīng)嵌入式設(shè)備的低功耗要求。
M-PCIe的主要特性如下:
M-PCIe的上層協(xié)議層、事務(wù)層(TL)、數(shù)據(jù)鏈路層(DLL)和標(biāo)準(zhǔn)PCIe總線是兼容的。M-PCIe和PCIe設(shè)備的Link Training and Status State Machine (LTSSM)具有不同的設(shè)計(jì),這主要是為了保證M-PHY獨(dú)特的低功耗特性。
由于其工作模式與各個(gè)突發(fā)傳輸之間的關(guān)系,M-PHY甚至可以進(jìn)一步降低功耗。在M-PHY設(shè)計(jì)中,PHY僅在實(shí)際傳輸時(shí)處于最大功率。在完成突發(fā)傳輸后,PHY進(jìn)入超低功耗的“STALL”狀態(tài),此后不久就進(jìn)入其最低功率的“HIBERN8”狀態(tài)。通過(guò)這樣的設(shè)計(jì),可以使得M-PHY的功耗降至最低,從而延長(zhǎng)電池壽命。
為了進(jìn)一步降低功耗,M-PCIe系統(tǒng)可以實(shí)現(xiàn)非對(duì)稱(chēng)鏈路,允許鏈路上不同數(shù)量的發(fā)送器和接收器。PCIe強(qiáng)制設(shè)備具有4個(gè)發(fā)送器和4個(gè)接收器,以滿(mǎn)足其對(duì)4個(gè)通道的PCIe-to-cellular帶寬的需求。而M-PCIe允許設(shè)備將發(fā)送器的數(shù)量減少到所需的量,并且在這種情況下,功耗會(huì)更低。
雖然M-PCIe規(guī)范允許設(shè)備比PCIe PHY消耗更少的功耗,但PCIe提供的速度也高于M-PCIe。一般而言,可以將M-PHY Gear M視為與PCIe Generation (M-1)相同的帶寬。
以上就是針對(duì)M-PCIe的簡(jiǎn)單介紹,詳細(xì)可參考PCIe spec和MIPI M-PHY spec。
-
接收器
+關(guān)注
關(guān)注
15文章
2571瀏覽量
73943 -
PCIe
+關(guān)注
關(guān)注
16文章
1342瀏覽量
85153 -
PCIE總線
+關(guān)注
關(guān)注
0文章
58瀏覽量
13769 -
發(fā)送器
+關(guān)注
關(guān)注
1文章
261瀏覽量
27283
發(fā)布評(píng)論請(qǐng)先 登錄
PCIe 5.0市場(chǎng)加速滲透,PCIe 6.0研發(fā)到來(lái)
如何精準(zhǔn)測(cè)試PCIe M.2接口

PCIe插槽秒變M.2存儲(chǔ)倉(cāng)!免拆機(jī)維護(hù)神器M.2 NVMe轉(zhuǎn)PCIe 4.0 x4 硬盤(pán)抽取盒!#pcie
nvme IP開(kāi)發(fā)之PCIe上
免工具雙盤(pán)位設(shè)計(jì)!全金屬M.2 NVMe PCIe 5.0抽取盒:極速傳輸與熱插拔便捷體驗(yàn)

一文解析工業(yè)互聯(lián)網(wǎng)
【概念產(chǎn)品 CP146】 1盤(pán)位M.2 NVMe SSD轉(zhuǎn)PCIe面板硬盤(pán)抽取盒

Teledyne LeCroy發(fā)布Summit M64 PCIe協(xié)議分析儀
Teledyne LeCroy推出Summit M64 PCIe協(xié)議分析儀/訓(xùn)練器
TeledyneLeCroy推出新PCIe協(xié)議分析儀Summit M64

從PCIe插槽開(kāi)始,ICY DOCK重塑 U.2/U.3 硬盤(pán)存儲(chǔ)模式 #pcie #硬盤(pán)盒
PCIe轉(zhuǎn)M.2適配器使用指南
PCIE數(shù)據(jù)鏈路層架構(gòu)解析

Xilinx 7系列FPGA PCIe Gen3的應(yīng)用接口及特性

新思科技PCIe 7.0驗(yàn)證IP(VIP)的特性

評(píng)論