99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

深度解析FPGA時(shí)序的進(jìn)位鏈

454398 ? 來(lái)源: 科學(xué)計(jì)算 technomania ? 作者:貓叔 ? 2020-11-16 16:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA中我們寫(xiě)的最大的邏輯是什么?相信對(duì)大部分朋友來(lái)說(shuō)應(yīng)該是計(jì)數(shù)器,從最初板卡的測(cè)試時(shí)我們會(huì)閃爍LED,到復(fù)雜的AXI總線(xiàn)中產(chǎn)生地址或者last等信號(hào),都會(huì)用到計(jì)數(shù)器,使用計(jì)數(shù)器那必然會(huì)用到進(jìn)位鏈。

可能很多剛開(kāi)始接觸FPGA的同學(xué)沒(méi)聽(tīng)過(guò)進(jìn)位鏈,也就是Carry Chain,我們這里再回顧一下。FPGA的三個(gè)主要資源為:

1. 最低邏輯單元

可配置邏輯單元(CLB)

存儲(chǔ)單元

運(yùn)算單元(DSP48)

2. 一流的I / O資源

3. 布線(xiàn)資源

其中,CLB在FPGA中最豐富,在7系列的FPGA中,一個(gè)CLB中有兩個(gè)Slice,Slice中包含4個(gè)LUT6、3個(gè)數(shù)據(jù)選擇器MUX,兩個(gè)獨(dú)立進(jìn)位鏈(Carry4,Ultrascale是CARRY8)和8個(gè)主軸。

首先,我們來(lái)看下Carry Chain的結(jié)構(gòu)原理,其輸入輸出接口如下:

其中,

CI是上一個(gè)CARRY4的進(jìn)位輸出,位寬為1;

CYINT是進(jìn)位的初始化值,位寬為1;

DI是數(shù)據(jù)的輸入(兩個(gè)加數(shù)的任意一個(gè)),位寬為4;

SI是兩個(gè)加數(shù)的異或,位寬為4;

O是加法結(jié)果輸出,位寬為4;

CO是進(jìn)位輸出,位寬為4;(為什么進(jìn)位輸出是4bit?后面有解釋?zhuān)?/p>

Carry4的內(nèi)部結(jié)構(gòu)如下圖所示:

這里我們要先解釋一下FPGA中利用卡里鏈(Carry Chain)實(shí)現(xiàn)加法的原理,比如兩個(gè)加數(shù)分別為a = 4'b1000和b=4'b1100,其結(jié)果應(yīng)該是8+12=20。

a = 4'b1000;
b = 4'b1100;

S = a ^ b = 4'b0100;
D = b = 4'b1100;          //D取a也可以
CIN = 0;                  //沒(méi)有上一級(jí)的進(jìn)位輸入
CYINIT = 0;               //初始值為0
// 下面為CARRY4的計(jì)算過(guò)程,具體的算法跟上圖中過(guò)程一樣
S0 = 0;                  //S的第0位
O0 = S0 ^ 0 = 0 ^ 0 = 0;
CO0 = DI0 = 0;            //上圖中的MUXCY,S0為0時(shí),選擇1,也就是DI0,S0為1是選擇2
S1 = 0;
O1 = S1 ^ CO0 = 0 ^ 0 = 0;
CO1 = DI1 = 0;
S2 = 1;
O2 = S2 ^ CO1 = 0 ^ 1 = 1;
CO2 = CO1 = 0;
S3 = 0;
O3 = S3 ^ CO2 = 0 ^ 0 = 0;
CO3 = DI3 = 1;

加法最終的輸出結(jié)果為:{CO3,O3,O2,O1,O0} = 5'b10100 =20。進(jìn)位輸出在CARRY4的內(nèi)部也使用到了,因此有4個(gè)位的進(jìn)位輸出CO,但輸出給下一級(jí)的只是CO [3]。

再來(lái)看完下面的例子就更清晰了。Example的代碼如下:

module top(

 input clk,
 input [7:0] din_a,
 input [7:0] din_b,
 output reg[7:0] dout
    );

 always @ ( posedge clk )
 begin
    dout <= din_a + din_b;
 end  
endmodule

綜合之后的電路如下:

在本程序中,加數(shù)為din_a和din_b,圖中

1 表示CARRY4的進(jìn)位輸出到下一級(jí)的進(jìn)入輸入;

2 表示輸入的一個(gè)加數(shù)din_a(換成din_b也是可以的);

3 表示第二級(jí)輸入的DI端口,因?yàn)榈诙?jí)CARRY是通過(guò)第一級(jí)的進(jìn)位輸出進(jìn)行累加,因此該接口為0;

4 表示輸入兩個(gè)加數(shù)的異或結(jié)果。

可以?huà)伖?,?dāng)進(jìn)行兩個(gè)兩個(gè)bit的數(shù)據(jù)進(jìn)行加法操作時(shí),會(huì)使用兩個(gè)CARRY4級(jí)聯(lián),那如果是對(duì)48位的數(shù)據(jù)進(jìn)行相加,那就會(huì)用到12個(gè)的CARRY4的級(jí)聯(lián),這樣(此處需要注意的是,在Vivado的設(shè)置下,如果進(jìn)行的是12bit以下的數(shù)據(jù)加1'b1的操作,那么Vivado綜合的結(jié)果并不會(huì)使用CARYY4,或者使用LUT來(lái)實(shí)現(xiàn)加法器)。

那如何解決這種問(wèn)題呢?我們可以把加法操作進(jìn)行拆解,比如拆解成3個(gè)16bit的計(jì)數(shù)器,那這樣就會(huì)只有4個(gè)CARRY4的級(jí)聯(lián),時(shí)序情況就好了很多。

對(duì)比程序如下:

module top(

 input clk,
 input [47:0] din1,
 input [47:0] din2,
 output reg[47:0] dout1,
 output    [47:0] dout2
 );

 always @ ( posedge clk )
 begin
    dout1 <= din1 + 1'b1;
 end  

 genvar i;
 generate
 for(i = 0;i < 3;i=i+1) begin:LOOP
    wire carry_co;
    reg [15:0] carry_o=0;
    wire ci;
    if(i==0)  begin
        always @ ( posedge clk )
         begin
            carry_o <= din2[i*16+:16] + 1'b1;
         end
     end //if
     else begin
        always @ (posedge clk) begin
            if(LOOP[i-1].carry_co == 1)
                carry_o <= carry_o + 1'b1;
        end
     end //else
    assign LOOP[i].carry_co = (LOOP[i].carry_o==16'hffff)?1'b1:1'b0;
    assign dout2[i*16+:16] = LOOP[i].carry_o;

 end //for

 endgenerate

endmodule

:綜合后的schematic后可以發(fā)現(xiàn),在dout2的輸出中,每4個(gè)CARRY4后都會(huì)有一級(jí)的觸發(fā),這樣時(shí)序就會(huì)好很多,但造成的代價(jià)是LUT會(huì)增加。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618568
  • 計(jì)數(shù)器
    +關(guān)注

    關(guān)注

    32

    文章

    2291

    瀏覽量

    96423
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    聚徽深度解析國(guó)內(nèi)工控平板電腦的工業(yè)級(jí)抗干擾技術(shù)如何實(shí)現(xiàn)?

    在工業(yè)自動(dòng)化與智能制造領(lǐng)域,工控平板電腦作為核心人機(jī)交互終端,其抗干擾能力直接決定了生產(chǎn)系統(tǒng)的穩(wěn)定性與可靠性。國(guó)內(nèi)廠商通過(guò)技術(shù)創(chuàng)新與場(chǎng)景適配,構(gòu)建了從硬件設(shè)計(jì)到軟件優(yōu)化的全路抗干擾體系。本文將從技術(shù)原理、硬件架構(gòu)、軟件策略及場(chǎng)景驗(yàn)證四個(gè)維度,深度
    的頭像 發(fā)表于 07-11 18:11 ?255次閱讀

    GPU架構(gòu)深度解析

    GPU架構(gòu)深度解析從圖形處理到通用計(jì)算的進(jìn)化之路圖形處理單元(GPU),作為現(xiàn)代計(jì)算機(jī)中不可或缺的一部分,已經(jīng)從最初的圖形渲染專(zhuān)用處理器,發(fā)展成為強(qiáng)大的并行計(jì)算引擎,廣泛應(yīng)用于人工智能、科學(xué)計(jì)算
    的頭像 發(fā)表于 05-30 10:36 ?386次閱讀
    GPU架構(gòu)<b class='flag-5'>深度</b><b class='flag-5'>解析</b>

    Nginx核心功能深度解析

    Nginx核心功能深度解析
    的頭像 發(fā)表于 05-09 10:50 ?291次閱讀

    解鎖未來(lái)汽車(chē)電子技術(shù):軟件定義車(chē)輛與區(qū)域架構(gòu)深度解析

    解鎖未來(lái)汽車(chē)電子技術(shù):軟件定義車(chē)輛與區(qū)域架構(gòu)深度解析 ——立即下載白皮書(shū),搶占智能汽車(chē)發(fā)展先機(jī) *附件:解鎖未來(lái)汽車(chē)電子技術(shù):軟件定義車(chē)輛與區(qū)域架構(gòu)深度解析.pdf 為什么這份白皮書(shū)值
    的頭像 發(fā)表于 04-27 11:58 ?585次閱讀

    FPGA時(shí)序約束之設(shè)置時(shí)鐘組

    Vivado中時(shí)序分析工具默認(rèn)會(huì)分析設(shè)計(jì)中所有時(shí)鐘相關(guān)的時(shí)序路徑,除非時(shí)序約束中設(shè)置了時(shí)鐘組或false路徑。使用set_clock_groups命令可以使時(shí)序分析工具不分析時(shí)鐘組中時(shí)
    的頭像 發(fā)表于 04-23 09:50 ?469次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>時(shí)序</b>約束之設(shè)置時(shí)鐘組

    風(fēng)華電容命名方法深度解析

    在電子元器件領(lǐng)域,風(fēng)華電容憑借其清晰的命名體系、全面的技術(shù)參數(shù)和廣泛的應(yīng)用場(chǎng)景,成為國(guó)內(nèi)外市場(chǎng)的標(biāo)志性品牌。本文將從命名規(guī)則、技術(shù)參數(shù)、行業(yè)應(yīng)用及市場(chǎng)優(yōu)勢(shì)四個(gè)維度,深度解析風(fēng)華電容的技術(shù)特性
    的頭像 發(fā)表于 04-11 11:58 ?391次閱讀

    國(guó)產(chǎn)自研新標(biāo)桿:龍芯GM9-3003主板深度解析

    國(guó)產(chǎn)自研新標(biāo)桿:龍芯GM9-3003主板深度解析
    的頭像 發(fā)表于 03-04 13:55 ?434次閱讀

    FPGA驅(qū)動(dòng)AD芯片之實(shí)現(xiàn)與芯片通信

    概述:?利用FPGA實(shí)現(xiàn)AD芯片的時(shí)序,進(jìn)一步實(shí)現(xiàn)與AD芯片數(shù)據(jù)的交互,主要熟悉FPGA對(duì)時(shí)序圖的實(shí)現(xiàn),掌握時(shí)序圖轉(zhuǎn)換Verilog硬件描述
    的頭像 發(fā)表于 12-17 15:27 ?1089次閱讀
    <b class='flag-5'>FPGA</b>驅(qū)動(dòng)AD芯片之實(shí)現(xiàn)與芯片通信

    FPGA加速深度學(xué)習(xí)模型的案例

    FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)加速深度學(xué)習(xí)模型是當(dāng)前硬件加速領(lǐng)域的一個(gè)熱門(mén)研究方向。以下是一些FPGA加速深度學(xué)習(xí)模型的案例: 一、基于FPGA
    的頭像 發(fā)表于 10-25 09:22 ?1235次閱讀

    高速ADC與FPGA的LVDS數(shù)據(jù)接口中避免時(shí)序誤差的設(shè)計(jì)考慮

    電子發(fā)燒友網(wǎng)站提供《高速ADC與FPGA的LVDS數(shù)據(jù)接口中避免時(shí)序誤差的設(shè)計(jì)考慮.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 09:50 ?6次下載
    高速ADC與<b class='flag-5'>FPGA</b>的LVDS數(shù)據(jù)接口中避免<b class='flag-5'>時(shí)序</b>誤差的設(shè)計(jì)考慮

    FPGA深度學(xué)習(xí)能走多遠(yuǎn)?

    ,共同進(jìn)步。 歡迎加入FPGA技術(shù)微信交流群14群! 交流問(wèn)題(一) Q:FPGA深度學(xué)習(xí)能走多遠(yuǎn)?現(xiàn)在用FPGA深度學(xué)習(xí)加速成為一個(gè)熱
    發(fā)表于 09-27 20:53

    BQ79606A-Q1菊花通信時(shí)序

    電子發(fā)燒友網(wǎng)站提供《BQ79606A-Q1菊花通信時(shí)序.pdf》資料免費(fèi)下載
    發(fā)表于 09-26 11:41 ?1次下載
    BQ79606A-Q1菊花<b class='flag-5'>鏈</b>通信<b class='flag-5'>時(shí)序</b>

    FPGA電源時(shí)序控制

    電子發(fā)燒友網(wǎng)站提供《FPGA電源時(shí)序控制.pdf》資料免費(fèi)下載
    發(fā)表于 08-26 09:25 ?0次下載
    <b class='flag-5'>FPGA</b>電源<b class='flag-5'>時(shí)序</b>控制

    深度解析FPGA中的時(shí)序約束

    建立時(shí)間和保持時(shí)間是FPGA時(shí)序約束中兩個(gè)最基本的概念,同樣在芯片電路時(shí)序分析中也存在。
    的頭像 發(fā)表于 08-06 11:40 ?1407次閱讀
    <b class='flag-5'>深度</b><b class='flag-5'>解析</b><b class='flag-5'>FPGA</b>中的<b class='flag-5'>時(shí)序</b>約束

    FPGA深度神經(jīng)網(wǎng)絡(luò)中的應(yīng)用

    、低功耗等特點(diǎn),逐漸成為深度神經(jīng)網(wǎng)絡(luò)在邊緣計(jì)算和設(shè)備端推理的重要硬件平臺(tái)。本文將詳細(xì)探討FPGA深度神經(jīng)網(wǎng)絡(luò)中的應(yīng)用,包括其優(yōu)勢(shì)、設(shè)計(jì)流程、關(guān)鍵技術(shù)以及實(shí)際應(yīng)用案例。
    的頭像 發(fā)表于 07-24 10:42 ?1206次閱讀