99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB設計之阻抗匹配設計方案

PCB線路板打樣 ? 來源:EDA365網(wǎng) ? 作者:EDA365網(wǎng) ? 2020-11-02 14:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

為保證信號傳輸質量、降低EMI干擾、通過相關的阻抗測試認證,需要對PCB關鍵信號進行阻抗匹配設計。本設計指南是綜合常用計算參數(shù)、電視機產品信號特點、PCB Layout實際需求、SI9000軟件計算、PCB供應商反饋信息等,而最終得出此推薦設計。適用于大部分PCB供應商的制程工藝標準和具有阻抗控制要求的PCB板設計。

一、 雙面板阻抗設計

100歐姆差分阻抗推薦設計①、包地設計:線寬、間距 7/5/7 mil地線寬度≥20mil信號與地線距離6mil,每400mil內加接地過孔;②、不包地設計:線寬、間距 10/5/10mil差分對與對之間距離≥20mil(特殊情況不能小于10mil)建議整組差分信號線外采用包地屏蔽,差分信號與屏蔽地線距離≥35mil(特殊情況不能小于20mil)。90歐姆差分阻抗推薦設計①、包地設計:

線寬、間距 10/5/10mil地線寬度≥20mil信號與地線距離6mil或5mil,每400mil內加接地過孔;②、不包地設計:

線寬、間距 16/5/16mil差分對與對之間距離≥20mil建議整組差分信號線外采用包地屏蔽,差分信號與屏蔽地線距離≥35mil(特殊情況不能小于20mil)。要領:優(yōu)先使用包地設計,走線較短并且有完整地平面可采用不包地設計;計算參數(shù):板材FR-4,板厚1.6mm+/-10%,板材介電常數(shù)4.4+/-0.2,銅厚1.0盎司(1.4mil)阻焊油厚度 0.6±0.2mil,介電常數(shù) 3.5+/-0.3

圖1 包地設計

圖2 不包地設計

二、 四層板阻抗設計

100歐姆差分阻抗推薦設計線寬、間距 5/7/5mil差分對與對之間距離≥14mil(3W準則)注:建議整組差分信號線外采用包地屏蔽, 差分信號與屏蔽地線距離≥35mil (特殊情況不能小于20mil)。90歐姆差分阻抗推薦設計線寬、間距 6/6/6mil差分對與對之間距離≥12mil(3W準則)要領:在差分對走線較長情況下,USB的差分線建議兩邊按6mil的間距包地以降 低EMI風險(包地與不包地,線寬線距標準一致)。計算參數(shù):板材FR-4,板厚1.6mm+/-10%,板材介電常數(shù)4.4+/-0.2,銅厚1.0盎司(1.4mil)半固化片(PP) 2116(4.0-5.0mil),介電常數(shù)4.3+/-0.2阻焊油厚度 0.6±0.2mil,介電常數(shù) 3.5+/-0.3疊層結構:絲印層阻焊層銅皮層半固化片覆銅基板半固化片銅皮層阻焊層絲印層

圖3

三、 六層板阻抗設計

六層板疊層結構針對不同的場合會有不同,本指南只對比較常見的疊層(見圖 2)進行了設計推薦,后面的推薦設計都是以圖2的疊層下得到的數(shù)據(jù)。外層走線的阻抗設計與四層板相同因內層走線一般情況下比表層走線多了個平面層,電磁環(huán)境與表層不同以下是第三層走線阻抗控制建議(疊層參考圖4)100歐姆差分阻抗推薦設計線寬、間距 6/10/6 mil差分對與對之間距離≥20mil(3W準則);90歐姆差分阻抗推薦設計線寬、線距 8/10/8 mil差分對與對之間距離≥20mil(3W準則);計算參數(shù):板材FR-4,板厚1.6mm+/-10%,板材介電常數(shù)4.4+/-0.2,銅厚1.0盎司(1.4mil)半固化片(PP) 2116(4.0-5.0mil),介電常數(shù)4.3+/-0.2阻焊油厚度 0.6±0.2mil,介電常數(shù) 3.5+/-0.3疊層結構:頂層絲印阻焊層銅皮層半固化片覆銅基板半固化片覆銅基板半固化片銅皮層阻焊層底層絲印

圖4

四、 六層以上,請按相關的規(guī)則自行設計或咨詢相關人員確定疊層結構及走線方案。

五、 因特殊情況有其他阻抗控制需求,請自行計算或者咨詢相關人員以確定設計方案

注:①、影響阻抗的情況較多,需要阻抗控制的PCB仍需要在PCB設計資料或樣板單中標 明阻抗控制要求;②、100歐姆差分阻抗主要用于HDMI、LVDS信號,其中HDMI需要通過相關認證是強制要求;③、90歐姆差分阻抗主要用于USB信號;④、單端50歐姆阻抗主要用于DDR部分信號,鑒于DDR顆粒大部分采用內部調節(jié)匹配阻抗設計,設計以方案公司提供Demo板為參考,本設計指南不作推薦;⑤、單端75歐姆阻抗主要用于模擬視頻輸入輸出,在線路設計上都有一顆75歐姆的電阻對地電阻進行了匹配,所以在PCB Layout中不需要再進行阻抗匹配設計,但需要注意線路中的75歐姆接地電阻應靠近端子引腳放置。常用PP

阻焊油厚:0.6±0.2mil Cer=3.5+/-0.3
編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB板
    +關注

    關注

    27

    文章

    1474

    瀏覽量

    53497
  • 阻抗
    +關注

    關注

    17

    文章

    972

    瀏覽量

    47391
  • 阻抗控制
    +關注

    關注

    1

    文章

    57

    瀏覽量

    10855
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    如何確保模擬示波器的輸入阻抗匹配?

    輸入阻抗匹配是確保信號完整性和測量精度的關鍵。模擬示波器通常提供 1 MΩ ± x%(高阻)和 50 Ω 兩種輸入阻抗模式,需根據(jù)被測信號特性選擇匹配模式。以下是確保匹配的詳細步驟與注
    發(fā)表于 04-08 15:25

    阻抗匹配怎么設計?

    阻抗匹配設計有什么資料嗎?求推薦
    發(fā)表于 03-10 07:37

    阻抗匹配中所說的50R,90R之類的阻抗是什么意思?

    阻抗匹配中所說的50R,90R之類的阻抗是什么意思? 為啥我用萬用表量十幾是0R?這里50歐姆到底是什么情況下50歐姆?
    發(fā)表于 03-06 06:49

    Aigtek:功率放大器如何進行阻抗匹配

    阻抗匹配是功率放大器設計中非常重要的一部分,它涉及到信號傳輸?shù)男屎凸β实淖畲筝敵?。下面西安安泰將詳細介紹功率放大器的阻抗匹配原理和方法。 阻抗是指電路對交流信號的阻礙程度,它由電阻(R)、電感(L
    的頭像 發(fā)表于 03-05 11:02 ?443次閱讀
    Aigtek:功率放大器如何進行<b class='flag-5'>阻抗匹配</b>

    電源濾波器的阻抗匹配問題:源阻抗和負載阻抗匹配時的優(yōu)化策略

    在電子設備中,電源濾波器的性能受到源阻抗和負載阻抗匹配的影響。諧振現(xiàn)象可能導致電感和電容元件形成共振回路,影響濾波器的濾波效果和電路元件的穩(wěn)定性。優(yōu)化濾波器設計采用 L 型匹配網(wǎng)絡,
    的頭像 發(fā)表于 02-10 11:02 ?666次閱讀
    電源濾波器的<b class='flag-5'>阻抗匹配</b>問題:源<b class='flag-5'>阻抗</b>和負載<b class='flag-5'>阻抗</b>不<b class='flag-5'>匹配</b>時的優(yōu)化策略

    利用兩個元件實現(xiàn) L 型網(wǎng)絡阻抗匹配

    本文要點L型網(wǎng)絡阻抗匹配是一個簡單的濾波器,由兩個電抗元件組成。L型濾波器具有較寬的帶寬,但在載波頻率下響應速度緩慢。設計人員可以組合多個L型濾波器,實現(xiàn)更穩(wěn)健的響應以及更高的品質因數(shù)。阻抗匹配
    的頭像 發(fā)表于 12-20 18:57 ?1442次閱讀
    利用兩個元件實現(xiàn) L 型網(wǎng)絡<b class='flag-5'>阻抗匹配</b>

    Cadence技術解讀 天線的阻抗匹配技術

    本文要點 天線的阻抗匹配技術旨在確保將最大功率傳輸?shù)教炀€中,從而使天線元件能夠強烈輻射。 天線阻抗匹配是指將天線饋線末端的輸入阻抗與饋線的特性阻抗
    的頭像 發(fā)表于 12-16 15:44 ?2174次閱讀
    Cadence技術解讀 天線的<b class='flag-5'>阻抗匹配</b>技術

    100M到200M的ADC在PCB設計時,要進行嚴格的阻抗匹配嗎?

    100M到200M的ADC在PCB設計時,要進行嚴格的阻抗匹配
    發(fā)表于 12-06 06:50

    阻抗匹配計算和差分走線設置

    ad,cadense 阻抗匹配計算和差分走線設置
    發(fā)表于 10-17 16:59 ?2次下載

    阻抗匹配中50歐姆好像是一個很特殊的值,為什么呢?

    阻抗匹配中50歐姆好像是一個很特殊的值,為什么呢?各種的阻抗匹配情況是怎樣考慮的?因為最近的一個問題對阻抗匹配的原理開始模糊起來,請專家指教。
    發(fā)表于 09-19 07:26

    OPA847與OPA861之間沒有阻抗匹配,實際做成電路會有問題嗎?

    下面是我連的一個電路,先電壓放大,再電壓轉電流,OPA847與OPA861之間沒有阻抗匹配,實際做成電路會有問題嗎?如果要阻抗匹配,是不是B端之間并聯(lián)一個50歐電阻,但是這樣會分壓,電流達不到我的要求,有其他實現(xiàn)阻抗匹配的方法
    發(fā)表于 09-09 06:22

    一般是需要在信號鏈路輸入和輸出作阻抗匹配,請問有沒有必要像圖上那樣信號傳輸?shù)拿考壎甲?b class='flag-5'>阻抗匹配

    一般是需要在信號鏈路輸入和輸出作阻抗匹配,請問有沒有必要像圖上那樣信號傳輸?shù)拿考壎甲?b class='flag-5'>阻抗匹配?
    發(fā)表于 09-05 07:10

    請問阻抗匹配后反相比例放大器的輸入阻抗是怎么計算?

    阻抗匹配后反相比例放大器的輸入阻抗是怎么計算?謝謝!
    發(fā)表于 08-28 08:26

    請問為什么阻抗匹配會損失6dB?

    1、在有的帖子,或資料上看到,運放的輸入,輸出進行阻抗匹配后會損失6dB的增益,這是為什么呢? 2、如圖:
    發(fā)表于 08-14 08:18

    AD9854模塊輸出阻抗匹配

    輸出阻抗匹配應為50Ω,所以是什么原因造成此現(xiàn)象,請教各位前輩。低頻,示波器阻抗為1MΩ低頻,示波器阻抗為50Ω高頻,示波器阻抗為1MΩ高頻,示波器
    發(fā)表于 07-24 09:34