99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于MIPI DPHY和MIPI CPHY接口比較及FPGA實(shí)現(xiàn)方案

454398 ? 來(lái)源:ZYNQ分享客微信公眾號(hào) ? 作者:ZYNQ分享客微信公眾 ? 2020-11-12 15:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

MIPI是移動(dòng)領(lǐng)域最主流的視頻傳輸接口規(guī)范,沒(méi)有之一,目前應(yīng)用最廣泛的是MIPIDPHY和MIPI CPHY兩組協(xié)議簇(另外還有MIPI MPHY,屬于高速Serdes范疇,應(yīng)用不那么廣泛),其中CSI-2主要用于圖像接入(一般是接Sensor),DSI-2主要用于圖像輸出(一般是輸出到顯示屏)。

本文主要以CSI-2為例進(jìn)行仔細(xì)說(shuō)明,DSI-2雷同,舉一反三即可。

1 接口協(xié)議比較
關(guān)于MIPI DPHY和MIPI CPHY的詳細(xì)物理層協(xié)議和CSI-2/DSI-2協(xié)議咱們自己下載官方英文版細(xì)細(xì)品讀即可,這里主要講關(guān)鍵點(diǎn)。

1.1 物理層
開(kāi)局一張圖(見(jiàn)下圖1),內(nèi)容是干貨,MIPI CPHY和DPHY物理層之間的差異全在這張圖里面了。

圖1 MIPI DPHY和CPHY物理層直觀比較圖

從圖1可以看出,最直觀的差異是DPHY是源同步系統(tǒng),有專門的同步時(shí)鐘通道,但是CPHY沒(méi)有同步時(shí)鐘,時(shí)鐘是嵌入到數(shù)據(jù)中的。顯然的,實(shí)現(xiàn)嵌入時(shí)鐘的目的是為了增加帶寬,肯定會(huì)涉及到編碼,物理層的結(jié)構(gòu)必然是完全不同,單從線路上看,CPHY是一個(gè)A/B/C三線系統(tǒng)。

MIPI DPHY的物理層,咱們大家都很清楚,一對(duì)時(shí)鐘,幾對(duì)數(shù)據(jù),接收端根據(jù)時(shí)鐘邊沿采樣數(shù)據(jù),找到0xB8的同步頭,物理層實(shí)現(xiàn)就算是齊活了,但MIPI CPHY不同,因?yàn)樗粋鬏敃r(shí)鐘,那么要接收CPHY的數(shù)據(jù),必須先恢復(fù)時(shí)鐘,然后再用恢復(fù)的時(shí)鐘采樣數(shù)據(jù)并尋找同步頭,最后還需要進(jìn)行數(shù)據(jù)解碼恢復(fù)出最初的發(fā)送的內(nèi)容(發(fā)送端的過(guò)程相反)。

那么,CPHY物理層到底是怎么實(shí)現(xiàn)嵌入時(shí)鐘這一關(guān)鍵步驟的呢?請(qǐng)看下圖2和圖3。

圖2 CPHY“線態(tài)”變化圖

圖3 CPHY接口等效電路圖

結(jié)合圖2和圖3,CPHY物理鏈路(A/B/C線)上傳輸?shù)氖遣煌碾娖剑ㄟ^(guò)A-B,B-C,C-A的電平運(yùn)算,恢復(fù)出+x,-x,+y,-y,+z,-z六種不同的線態(tài),通過(guò)前后線態(tài)的旋轉(zhuǎn)方向,相位和極性恢復(fù)出編碼符號(hào),再通過(guò)連續(xù)7組符號(hào)解碼出16bit的數(shù)據(jù),整個(gè)過(guò)程見(jiàn)下圖4。

圖4 數(shù)據(jù)恢復(fù)過(guò)程圖

為何要選擇這比DPHY復(fù)雜多的物理層呢?一切都是為了提升帶寬,從圖2可以看出,某種線態(tài)的可能有5種不同的變化,那么它每個(gè)符號(hào)可編碼的數(shù)據(jù)為log2(5) = 2.3219,理論帶寬為DPHY的2.3219倍,每16bit數(shù)據(jù)編碼成7個(gè)符號(hào),帶寬優(yōu)勢(shì)明顯。

1.2 CSI-2層
MIPI CPHY和MIPI DPHY的CSI-2層協(xié)議大致相同,細(xì)節(jié)上的差異如下:

(1) DPHY以Byte為單位進(jìn)行數(shù)據(jù)組織;CPHY以16bit Word為單位進(jìn)行數(shù)據(jù)組織;

(2) DPHY 的短幀和長(zhǎng)幀的幀頭信息與數(shù)據(jù)的組織方式相同;CPHY則是固定每個(gè)通道為6×16bit的幀頭信息(短幀信息),見(jiàn)下圖5。

圖5 CPHY CSI-2數(shù)據(jù)組織

因此,在CSI-2解包邏輯尚無(wú)法完全共用。

2 FPGA實(shí)現(xiàn)
MIPI接口電平比較特殊,LP模式下為1.2V的LVCMOS電平,DPHY在HS模式下為SLVS-400電平,CPHY在HS模式下需要做電平減法運(yùn)算。

2.1 硬件電路
就目前而言,直接支持MIPI DPHY的FPGA主要有Xilinx UltraScale+系列(1.5Gbps/Lane Max)Lattice Crosslink(1.5Gbps/Lane Max)及Lattice Crosslink NX(2.5Gbps/lane Max),其它型號(hào)的PFGA均需添加額外的電平轉(zhuǎn)換電路將信號(hào)轉(zhuǎn)換為L(zhǎng)VDS。

(1) DPHY,低于800Mbps/lane速率,使用電阻網(wǎng)絡(luò)即可;高速率的需選用專門的電平轉(zhuǎn)換芯片,如MC20901、LT89101L等;

(2) CPHY,因?yàn)樾枰鰷p法運(yùn)算,故可用專門的告訴比較器(或Repeater),結(jié)果以LVDS電平輸出。

2.2 邏輯實(shí)現(xiàn)
邏輯實(shí)現(xiàn)的差異主要在物理層,CPHY和DPHY完全不同。

2.2.1 MIPI DPHY
MIPI DPHY屬于源同步系統(tǒng),轉(zhuǎn)換為L(zhǎng)VDS電平后就是一個(gè)通用的ISERDES邏輯,主要是時(shí)鐘方案有兩種考慮:

第一種:使用PLL、MMCM或DLL,此種方案對(duì)PLL的鎖定時(shí)間有較高的要求,通常要求us級(jí)才能保證在時(shí)鐘不連續(xù)模式下正常鎖定,當(dāng)然具有專用DPHY邏輯的器件有專門的PLL電路實(shí)現(xiàn)。這種方案的好處是不易受時(shí)鐘毛刺的影響,接收較為穩(wěn)定。

第二種:在源同步時(shí)鐘基礎(chǔ)上使用專門的時(shí)鐘buffer分頻(如Xilinx 7系列的BUFR),這種方案可適應(yīng)任意速率,不需要預(yù)先設(shè)定速率來(lái)配置鎖相環(huán)電路,缺點(diǎn)是易受時(shí)鐘毛刺影響,出錯(cuò)率稍高。

2.2.2 MIPI CPHY
MIPI CPHY的難點(diǎn)是時(shí)鐘恢復(fù),在FPGA系統(tǒng)中,沒(méi)有針對(duì)MIPI CPHY的專用時(shí)鐘恢復(fù)電路(CDR),因此,需要充分利用CPHY的線態(tài)編碼均衡和FPGA可編程延時(shí)電路的特點(diǎn)來(lái)實(shí)現(xiàn)CDR,這種方案理論上要求FPGA內(nèi)部延時(shí)邏輯約精確越好,LUT時(shí)鐘性能越高,這樣會(huì)把時(shí)鐘恢復(fù)誤碼和抖動(dòng)降到最低。時(shí)鐘恢復(fù)完成后,線態(tài)解碼、符號(hào)解碼和數(shù)據(jù)恢復(fù)流程見(jiàn)圖4。

總之,MIPI CPHY在MIPI DPHY的基礎(chǔ)上成倍增加了帶寬,減少了線對(duì)數(shù)量,在高速大靶面傳感器和高分高刷新移動(dòng)設(shè)備OLED應(yīng)用上越來(lái)越普及。

2.2.3 資源占用
Panda君在Xilinx kintex-7系列FPGA對(duì)MIPI DPHY+CPHY 接收IP進(jìn)行了驗(yàn)證,占用資源SliceLUTs為2352個(gè),Slice Registers 3401個(gè)。本方案亦可在紫光同創(chuàng)、高云等國(guó)產(chǎn)FPGA上降速實(shí)現(xiàn)。

圖5 MIPI DPHY+CPHY Vivado工程圖

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22036

    瀏覽量

    618101
  • MIPI
    +關(guān)注

    關(guān)注

    11

    文章

    331

    瀏覽量

    49760
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    0.4 至 2.7 GHz LTE 分集接收模塊,帶 MIPI? RFFE 接口 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()0.4 至 2.7 GHz LTE 分集接收模塊,帶 MIPI? RFFE 接口相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有0.4 至 2.7 GHz LTE 分集接收模塊,帶 MIPI
    發(fā)表于 07-01 18:34
    0.4 至 2.7 GHz LTE 分集接收模塊,帶 <b class='flag-5'>MIPI</b>? RFFE <b class='flag-5'>接口</b> skyworksinc

    如何在K230上移植mipi sensor,然后讀取mipi接口的raw數(shù)據(jù)?

    問(wèn)題描述 我想在K230上移植一個(gè) 1通道 的 mipi 攝像頭,這個(gè)攝像頭輸出的不是幀圖像數(shù)據(jù),而是一個(gè)事件流,所以需要通過(guò) mipi 讀取它的 RAW 數(shù)據(jù)自己解碼使用,如何實(shí)現(xiàn)這個(gè)過(guò)程?有人
    發(fā)表于 06-17 06:22

    MIPI Uniprov1p8 spec

    mipi unipro v1.8 用在ufs中,與ufshc3.0 mipi mphy 4.0配套使用
    發(fā)表于 05-20 17:24 ?1次下載

    【高云GW5AT-LV60 開(kāi)發(fā)套件試用體驗(yàn)】一、硬件篇

    ,高速 LVDS 接口以及豐富的 BSRAM 存儲(chǔ)器資源,同時(shí)集成自主研發(fā)的DDR3(1333Mbps),MIPI DPHY 硬核(2.5Gbps),MIPI
    發(fā)表于 05-19 09:51

    基于RK3576開(kāi)發(fā)板的MIPI-DSI使用

    MIPI DSI接口是由MIPI聯(lián)盟下的Display工作組指定的DSI(Display Serial Interface)的接口標(biāo)準(zhǔn)。rk3576開(kāi)發(fā)板使用
    的頭像 發(fā)表于 05-06 16:11 ?360次閱讀
    基于RK3576開(kāi)發(fā)板的<b class='flag-5'>MIPI</b>-DSI使用

    【高云GW5AT-LV60 開(kāi)發(fā)套件試用體驗(yàn)】開(kāi)箱報(bào)告

    。 DK_VIDEO_GW5AT-LV60UG225_V1.0 開(kāi)發(fā)板適用于DDR3高速 數(shù)據(jù)存儲(chǔ),MIPI、SerDes等高速通信滿足FPGAMIPI C-PHY、MIPI
    發(fā)表于 04-30 14:39

    基于高云Arora-V 60K FPGA實(shí)現(xiàn)MIPI CPHY轉(zhuǎn)MIPI DPHY透?jìng)髂K

    近期,高云代理商聯(lián)詮國(guó)際聯(lián)合合作伙伴DepEye(深目微)共同推出 MIPI CPHY轉(zhuǎn)DPHY (C2D)透?jìng)髂K:DEGC2DV60,功能基于高云GW5AT-LV60 FPGA
    發(fā)表于 04-22 17:51 ?333次閱讀
    基于高云Arora-V 60K <b class='flag-5'>FPGA</b><b class='flag-5'>實(shí)現(xiàn)</b>的<b class='flag-5'>MIPI</b> <b class='flag-5'>CPHY</b>轉(zhuǎn)<b class='flag-5'>MIPI</b> <b class='flag-5'>DPHY</b>透?jìng)髂K

    全球唯一的帶MIPI CPHYFPGA來(lái)了

    你會(huì)忘記帶錢,你會(huì)忘記帶鑰匙,但你出門一定不會(huì)忘記帶手機(jī)。 手機(jī),已經(jīng)是我們的另一半,已經(jīng)成了生活中不可或缺的一部分;而在手機(jī)SoC架構(gòu)中,MIPI接口作為關(guān)鍵性互聯(lián)橋梁,承擔(dān)起了連接CPU
    發(fā)表于 02-14 16:18 ?578次閱讀
    全球唯一的帶<b class='flag-5'>MIPI</b> <b class='flag-5'>CPHY</b>的<b class='flag-5'>FPGA</b>來(lái)了

    瑞芯微技術(shù)信息簡(jiǎn)報(bào)之rk3588 PK rk3588s

    DP1.4 2 x HDMI2.1 TX /eDP1.41x HDMI2.1 TX /eDP1.42×4Lane MIPI DPHY TX/CPHY TX2× 4Lane MIPI
    發(fā)表于 02-11 11:53

    MIPI2.5G DPHY CSI2DSI demo移植 -v1

    : ================================ MIPI 2.5G DPHY簡(jiǎn)介 =============================== Ti180有4組MIPI
    的頭像 發(fā)表于 01-21 16:56 ?1217次閱讀
    <b class='flag-5'>MIPI</b>2.5G <b class='flag-5'>DPHY</b> CSI2DSI demo移植 -v1

    基于RK3588J的6路MIPI CSI視頻采集案例分享,多路視頻系統(tǒng)必看!

    支持2.5Gbps;支持將2個(gè)MIPI CSI DPHY接口組合成1個(gè)4Lane數(shù)據(jù)通道接口使用。(3)包含2個(gè)MIPI CSI DCPHY
    發(fā)表于 08-22 11:51

    【技術(shù)分享專欄】MIPI接口與LVDS接口有何區(qū)別?

    啟明智顯Model3、Model4芯片支持RGB、LVDS、MIPI等多種屏幕接口,其中LVDS 和MIPI的物理接線是一樣的,都是5組差分對(duì),但是傳輸?shù)膬?nèi)容是不一樣的,即軟件的報(bào)文格式不一樣。
    的頭像 發(fā)表于 07-30 10:59 ?3191次閱讀
    【技術(shù)分享專欄】<b class='flag-5'>MIPI</b><b class='flag-5'>接口</b>與LVDS<b class='flag-5'>接口</b>有何區(qū)別?

    如何通過(guò)RK3576配置MIPI-CSI攝像頭的不同輸出格式

    MIPI-CSI是一種在嵌入式系統(tǒng)或移動(dòng)設(shè)備中常見(jiàn)的攝像頭接口,能夠實(shí)現(xiàn)高速的圖像數(shù)據(jù)傳輸。飛凌嵌入式最新推出的OK3576-C開(kāi)發(fā)板擁有豐富的資源接口,其中支持5個(gè)CSI-2
    發(fā)表于 07-25 09:56

    mipi顯示器接口多少引腳

    MIPi(Mobile Industry Processor Interface)是一種用于移動(dòng)設(shè)備的顯示接口標(biāo)準(zhǔn),由MIPI聯(lián)盟制定。MIPi接口
    的頭像 發(fā)表于 07-16 09:11 ?4349次閱讀

    mipi接口和edp接口可以轉(zhuǎn)換嗎?

    Mipi接口和EDP接口是兩種不同的接口,它們?cè)谠O(shè)計(jì)、功能和應(yīng)用場(chǎng)景上都有很大的差異。雖然理論上可以通過(guò)一些轉(zhuǎn)換器或適配器實(shí)現(xiàn)兩者之間的轉(zhuǎn)換
    的頭像 發(fā)表于 07-15 18:25 ?4320次閱讀