99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

良好的PCB布局如何幫助你更快的制作高質(zhì)量電路板

PCB打樣 ? 2020-09-25 19:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

商業(yè)應(yīng)用利用從3 MHz30 GHz以上的高頻帶。其中包括電視,FM收音機,射電天文學(xué),手機,Wi-Fi等。上述應(yīng)用中的各種產(chǎn)品都使用高頻印刷電路板(PCB)。PCB的低生產(chǎn)成本使其對現(xiàn)代電子設(shè)備制造商具有吸引力。但是,數(shù)量較少時,每塊板的價格可能會更高。

為了獲得更好,更快的PCB,設(shè)計人員在設(shè)計電路板時需要注意三個主要領(lǐng)域:建筑材料,組件互連和走線布局。

建筑材料

PCB的設(shè)計過程中,設(shè)計人員主要考慮PCB材料的兩個主要特征。其中之一是介電常數(shù),另一個是損耗角正切。介電常數(shù)會影響信號通過電路板的速度。損耗角正切是指由于材料內(nèi)的吸收而丟失的信號量。盡管FR4是用于構(gòu)造低頻電路的常用材料,但對于使用頻率超過1 GHz的那些,仍需要更多優(yōu)質(zhì)材料。

組件互動

對于高頻板的設(shè)計者來說,考慮元件與PCB之間的連接點非常重要。例如,將焊盤放置在接地平面上可以充當(dāng)電容器。表面貼裝器件(SMD)的使用具有較小的結(jié)構(gòu)特征和引線長度,因此可以在很大程度上解決該問題。但是,隨著頻率的增加,包括SMD形式在內(nèi)的無源元件可能具有非理想特性。設(shè)計人員必須考慮到這一點并補償這些特性。

跡線布局

一旦設(shè)計師令人滿意地確定了建筑材料和組件的選擇,他/她就必須以在低功率環(huán)境下實現(xiàn)高速運行為目標(biāo)。這涉及:

l最小化車載噪聲的產(chǎn)生

l最小化走線之間的串?dāng)_

l減少地面反彈的影響

l阻抗匹配

l正確的信號線端接

最小化噪聲的產(chǎn)生

減少噪聲有兩個主要方面。其中之一是整個板上的電源分配,另一個涉及電源噪聲過濾。

為了在整個PCB上分配電源,設(shè)計人員可以使用電源平面或電源總線網(wǎng)絡(luò)。通常,多層PCB上的電源層由兩個或多個將VccGND承載到設(shè)備的金屬層組成。由于電源平面幾乎覆蓋了PCB的整個區(qū)域,因此這些平面的DC電阻較低。因此,電源平面在將Vcc電平平均分配給所有設(shè)備的同時使其保持恒定。它還提供了噪聲保護(hù),極高的電流吸收能力以及對PCB承載的信號的良好屏蔽。

電源平面的替代方案是電源總線,該電源總線由兩個或多個將VccGND承載到設(shè)備的寬金屬走線組成。由于這種方法比電源平面便宜,因此兩層PCB經(jīng)常使用它們。使用電源總線網(wǎng)絡(luò)進(jìn)行設(shè)計時,設(shè)計人員需要確保走線寬度盡可能寬。但是,與電源平面相比,電源總線網(wǎng)絡(luò)的直流電阻要低得多。

分離承載模擬數(shù)字電源的平面和電源總線有助于最大程度地減少機載噪聲的產(chǎn)生,因為這會阻止兩者之間的相互作用。但是,全數(shù)字系統(tǒng)可能沒有單獨的模擬電源平面,添加新的電源平面可能變得非常昂貴,除非設(shè)計人員在現(xiàn)有層上創(chuàng)建了分區(qū)的島或分離平面。

雖然建議在系統(tǒng)上的模擬電源和數(shù)字電源之間分開這些平面,但在兩種電路類型之間仍可能存在一些不必要的相互作用。以下建議可能有助于減少噪聲的產(chǎn)生:

l通過為模擬電源使用單獨的電源板來平均分配電源。請勿使用走線或多個信號層布線電源。

l在電源平面附近使用接地平面通常有助于減少電源產(chǎn)生的噪聲。

l僅將模擬組件放置在模擬接地平面上,將數(shù)字組件放置在數(shù)字接地平面上。

l使用鐵氧體磁珠將模擬電源線與數(shù)字電源線隔離。

最小化跡線之間的交互

平行走線之間信號的不必要耦合會導(dǎo)致串?dāng)_。設(shè)計人員通過適當(dāng)?shù)牟季€,并在層堆疊中使用微帶線和帶狀線布局,將串?dāng)_降至最低。

當(dāng)被迫使用彼此相鄰的兩個信號層時,設(shè)計人員通過將一層中的所有走線都與下一層中的走線成角度地布線,從而將串?dāng)_降至最低。他們?yōu)槭勾當(dāng)_最小化而采用的其他技術(shù)是使信號層與其相鄰平面之間的距離最小化,以及增加兩個信號層之間的距離。

以下建議可幫助設(shè)計人員減少帶狀線或微帶線布局中的串?dāng)_:

保持信號線之間的最大空間-盡可能地限制布線。一般的經(jīng)驗法則是將信號線間隔至少三倍于電介質(zhì)高度或四倍于走線寬度。

保持傳輸線的導(dǎo)體盡可能靠近其接地平面,以使其緊密耦合至接地平面,并將其與相鄰信號去耦。

關(guān)鍵網(wǎng)絡(luò)可以通過使用差分路由技術(shù)受益。這可能需要匹配每個跡線的長度和回轉(zhuǎn)度。

對于實質(zhì)性的耦合,可能有助于在不同的層上路由相互垂直的單個信號。

對于單端信號,最小化并行游程長度有助于減少串?dāng)_。使用短的并行部分進(jìn)行布線,并避免走線之間的長耦合部分。

如果無法更改兩條走線之間的間距,則將走線與接地層之間的距離減小到10密耳以下可以幫助減少串?dāng)_。

減少地面反彈的影響

使用更快的數(shù)字設(shè)備并減少輸出切換時間,設(shè)備輸出會在釋放負(fù)載電容時表現(xiàn)出更高的瞬態(tài)電流。另外,可能有一個設(shè)備的多個輸出同時從邏輯高切換到邏輯低。同時向地下傾倒電流可能會暫時升高地面的電勢,導(dǎo)致基準(zhǔn)發(fā)生變化,這種現(xiàn)象就是地面反彈。影響接地彈跳的主要條件包括負(fù)載電容,插座電感和同時開關(guān)輸出的數(shù)量。

設(shè)計人員通過以下設(shè)計方法來減少地面反彈:

l將過孔放置在電容器焊盤附近,或在它們之間使用短而寬的走線

l使用從電源引腳到電源平面,孤島或去耦電容器的寬和短走線。這通過降低串聯(lián)電感來減小接地反彈的可能性,并且瞬態(tài)電壓從電源引腳到電源層下降。

l將每個接地引腳或過孔分別連接到接地層。菊花鏈導(dǎo)致共享接地路徑,從而增加了回路電流回路的電阻和電感

l按照IC制造商的建議添加去耦電容器。去耦電容必須盡可能靠近設(shè)備的電源和接地引腳。

l將開關(guān)輸出移至盡可能靠近封裝接地引腳的位置

l避免上拉電阻,而使用更多的下拉電阻

l使用具有單獨的VccGND平面的多層PCB,從而利用Vcc-GND平面的本征電容

l使用同步設(shè)計,因為這些不受同步開關(guān)引腳的影響

l接地引腳和電源引腳之間的距離非常近,從而減小了互感,因為兩個引腳的電流方向相反。

l通過在電容器焊盤上使用更大的過孔尺寸來最小化去耦電容器中的電感

l通過使用表面貼裝電容器來最小化引線電感

l使用有效串聯(lián)電阻較低的電容器

阻抗匹配和正確的信號線端接

沿著不匹配的阻抗線來回反射的信號會在負(fù)載接收器處產(chǎn)生振鈴。振鈴會導(dǎo)致接收器的誤觸發(fā),因為它會減小接收器的動態(tài)范圍。設(shè)計人員通過使用適當(dāng)?shù)男盘柧€端接使源阻抗等于走線阻抗和負(fù)載阻抗來消除反射。

為了正確匹配阻抗并終止信號線,設(shè)計師可以通過以下方法來確保信號完整性:

l時鐘傳輸線中不使用過孔,因為過孔會導(dǎo)致阻抗變化并產(chǎn)生反射

l保持筆直。不要使用直角彎曲,而應(yīng)使用弧形軌跡

l盡可能使用點對點時鐘走線,并端接時鐘信號以最大程度地減少反射

l使用外部設(shè)備緩沖負(fù)載并限制負(fù)載電容

l在每個開關(guān)輸出處串聯(lián)增加1027歐姆的電阻,以限制電流

l放置合適的終端電阻,并確保傳輸線和終端之間的阻抗匹配等于線路阻抗

l在參考平面內(nèi)夾層路由時鐘軌跡的層,以最大程度地降低噪聲

l將走線長度保持在5 cm以下,將阻抗保持在65 ohms以下,并將金屬延遲保持在940 ps以下,將電感值保持在40 nH以下,將走線電容保持在20 pF以下,并將總電容保持在30 pF以下,特別是對于關(guān)鍵的高速布線。

結(jié)論

除了選擇合適的高頻材料外,設(shè)計師還可以采用很多更好的PCB布局來使其在高頻下正常工作。由于每個PCB都是唯一的,因此必須針對其應(yīng)用進(jìn)行定制設(shè)計。使用PCB CAD或設(shè)計套件軟件可以幫助設(shè)計人員,因為該軟件包提供了廣泛的功能。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4801

    瀏覽量

    90386
  • PCB線路板
    +關(guān)注

    關(guān)注

    10

    文章

    435

    瀏覽量

    20544
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2977

    瀏覽量

    22559
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3503

    瀏覽量

    5469
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    捷多邦PCB制造:從設(shè)計到成品,如何確保最高質(zhì)量?

    都符合最高的質(zhì)量標(biāo)準(zhǔn),捷多邦在從設(shè)計到生產(chǎn)的每個環(huán)節(jié)都嚴(yán)格把控,確保質(zhì)量無可挑剔。 1. 精準(zhǔn)設(shè)計:從需求到規(guī)格 PCB質(zhì)量首先體現(xiàn)在設(shè)計階段。捷多邦的設(shè)計團(tuán)隊根據(jù)客戶需求,使用最新
    的頭像 發(fā)表于 03-19 10:59 ?387次閱讀

    PCB】四層電路板PCB設(shè)計

    摘要 詳細(xì)介紹有關(guān)電路板PCB設(shè)計過程以及應(yīng)注意的問題。在設(shè)計過程中針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線及交互式 布線的優(yōu)點及不足之處;介紹PCB
    發(fā)表于 03-12 13:31

    高效節(jié)能,多層PCB電路板拼板設(shè)計全攻略!

    效率、降低成本,并確保最終產(chǎn)品的質(zhì)量,拼板設(shè)計(Panelization)是PCB制造過程中常用的一項技術(shù)。拼板設(shè)計不僅影響生產(chǎn)效率,還對產(chǎn)品的焊接質(zhì)量、可測試性和最終組裝有著重要影響。本文將介紹多層
    的頭像 發(fā)表于 02-18 10:05 ?676次閱讀

    廣汽集團(tuán)召開高質(zhì)量發(fā)展大會

    春回大地,萬象更新。近兩日廣東省、廣州市聚焦“建設(shè)現(xiàn)代化產(chǎn)業(yè)體系”主題,相繼召開“新春第一會”——高質(zhì)量發(fā)展大會,吹響奮進(jìn)號角。廣汽集團(tuán)黨委書記、董事長馮興亞作為省市重點產(chǎn)業(yè)高質(zhì)量發(fā)展代表參加會議,與產(chǎn)學(xué)研各界代表共聚一堂,共繪廣東、廣州
    的頭像 發(fā)表于 02-07 10:18 ?596次閱讀

    電路板 Layout 的混合信號 PCB 設(shè)計指南

    ?本文重點在混合信號PCBLayout上布線在混合信號設(shè)計中放置器件。電源分配網(wǎng)絡(luò)的混合信號PCB設(shè)計要求。以前,電子產(chǎn)品包含多個電路板,每塊電路板負(fù)責(zé)處理不同的功能。在這些舊系統(tǒng)中,可能包括處理器
    的頭像 發(fā)表于 01-17 19:25 ?1270次閱讀
    <b class='flag-5'>電路板</b> Layout 的混合信號 <b class='flag-5'>PCB</b> 設(shè)計指南

    SMT錫珠:影響與對策 —— 打造高質(zhì)量電子電路板

    過程中,在電路板上不期望出現(xiàn)的微小錫球。它們看似微不足道,卻可能給電子產(chǎn)品的質(zhì)量和可靠性帶來嚴(yán)重影響。 首先,錫珠的存在可能導(dǎo)致短路。當(dāng)錫珠在電路板上的兩個相鄰導(dǎo)電部位之間形成連接時,就如同在
    的頭像 發(fā)表于 10-30 15:37 ?1043次閱讀

    IEEE 1394 EMI電路板設(shè)計和布局指南

    電子發(fā)燒友網(wǎng)站提供《IEEE 1394 EMI電路板設(shè)計和布局指南.pdf》資料免費下載
    發(fā)表于 09-30 11:42 ?0次下載
    IEEE 1394 EMI<b class='flag-5'>電路板</b>設(shè)計和<b class='flag-5'>布局</b>指南

    電路板布局對散熱性能影響的實證分析

    電子發(fā)燒友網(wǎng)站提供《電路板布局對散熱性能影響的實證分析.pdf》資料免費下載
    發(fā)表于 09-25 09:47 ?0次下載
    <b class='flag-5'>電路板</b><b class='flag-5'>布局</b>對散熱性能影響的實證分析

    PCB電路板的阻抗工藝中控制要點

    阻抗控制的主要目的是為了保證電路板信號的穩(wěn)定傳輸,提高信號傳輸質(zhì)量。阻抗是電路板傳輸信號時的主要參數(shù)之一,其取值與電路板材料、線路結(jié)構(gòu)、電信號頻率等相關(guān)。
    的頭像 發(fā)表于 09-23 14:37 ?858次閱讀

    對于多級放大電路板,在PCB布局中,電源擺放的位置應(yīng)該注意什么?

    對于多級放大電路板,在PCB布局中,電源擺放的位置應(yīng)該注意什么,我在一些資料上看到過:多級放大電路中,布線時考慮信號流向,防止級間干擾,且電源靠近后級,防止各級形成共阻。但我還是不太
    發(fā)表于 09-20 08:25

    Jacinto 7 LPDDR4電路板設(shè)計和布局指南

    電子發(fā)燒友網(wǎng)站提供《Jacinto 7 LPDDR4電路板設(shè)計和布局指南.pdf》資料免費下載
    發(fā)表于 09-06 11:17 ?4次下載
    Jacinto 7 LPDDR4<b class='flag-5'>電路板</b>設(shè)計和<b class='flag-5'>布局</b>指南

    電機驅(qū)動器電路板布局的最佳實踐

    電子發(fā)燒友網(wǎng)站提供《電機驅(qū)動器電路板布局的最佳實踐.pdf》資料免費下載
    發(fā)表于 09-05 11:33 ?18次下載
    電機驅(qū)動器<b class='flag-5'>電路板</b><b class='flag-5'>布局</b>的最佳實踐

    pcb設(shè)計中布局的要點是什么

    PCB設(shè)計中,布局是一個非常重要的環(huán)節(jié),它直接影響到電路的性能、可靠性和成本。以下是關(guān)于PCB布局的一些要點,這些要點將
    的頭像 發(fā)表于 09-02 14:48 ?860次閱讀

    PCB電路板設(shè)計與制作的步驟和要點

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計制作流程和要點是什么?PCB設(shè)計制作流程和要點。PCB設(shè)計是電子產(chǎn)品開發(fā)過程中的關(guān)鍵步驟之一。
    的頭像 發(fā)表于 08-02 09:24 ?1642次閱讀

    探究PCB基板特性對電路板穩(wěn)定性的影響!

    PCB(Printed Circuit Board,印刷電路板)作為電子設(shè)備中不可或缺的組成部分,其基板特性對電路板的性能和使用壽命有著至關(guān)重要的影響。不同的PCB基板材料具有不同的特
    的頭像 發(fā)表于 07-30 11:19 ?1762次閱讀
    探究<b class='flag-5'>PCB</b>基板特性對<b class='flag-5'>電路板</b>穩(wěn)定性的影響!