99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

射頻PCB布線準(zhǔn)則用來抑制噪聲

PCB打樣 ? 2020-09-20 15:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

從雷達(dá)到WiFi和對(duì)講機(jī),RF設(shè)計(jì)已成為我們?nèi)粘I钪械墓潭ㄔO(shè)備,從而使RF PCB布線指南成為我們?nèi)粘TO(shè)計(jì)中的固定設(shè)備。射頻范圍內(nèi)的頻率范圍從數(shù)千到數(shù)十億Hz,并且這些頻率存在于大量的模擬/混合信號(hào)設(shè)備中。板不必出現(xiàn)在通信設(shè)備中即可被歸類為RF電路,但是許多相同的設(shè)計(jì)規(guī)則將適用。

射頻PCB布線指南:射頻信號(hào)和您的疊層

布線RF板以確保信號(hào)完整性與設(shè)計(jì)正確的層堆棧和鋪設(shè)走線一樣重要。通過在PCB中放置正確的疊層,可以抑制信號(hào)線中的傳輸線效應(yīng)。

雖然通常根據(jù)數(shù)字信號(hào)進(jìn)行討論,但是當(dāng)走線用作傳輸線時(shí),阻抗不連續(xù)處的信號(hào)反射會(huì)影響模擬信號(hào)。當(dāng)沿著互連的傳播延遲大于模擬信號(hào)振蕩周期的四分之一時(shí),您將需要擔(dān)心傳輸線的影響,并確保跡線阻抗匹配。

盡管模擬信號(hào)跡線中的反射信號(hào)會(huì)自然衰減,但模擬跡線會(huì)不斷被諧波源泵浦,如果在阻抗不連續(xù)處反射,反射信號(hào)會(huì)在跡線中形成駐波。信號(hào)走線中的自然衰減只會(huì)衰減共振時(shí)的最大振幅,而不能完全消除共振。

傳輸線上的任何模擬信號(hào)諧振都可以沿著走線形成駐波(取決于幾何形狀),從而產(chǎn)生高振幅電場(chǎng),該電場(chǎng)可以在電路板的其他區(qū)域引發(fā)噪聲。如果走線與源和負(fù)載組件的阻抗匹配,則可以消除此問題。

那么,如何確保走線始終保持阻抗匹配?首先,應(yīng)在層堆疊中使用阻抗控制設(shè)計(jì)。這樣可以確保在信號(hào)層中布線的走線在特定公差范圍內(nèi)具有定義的值。您只需要擔(dān)心源和負(fù)載組件的阻抗與此值匹配。換句話說,如果互連末端的一個(gè)組件的阻抗與信號(hào)走線的阻抗不同,則必須補(bǔ)償該組件的阻抗,而不是走線本身。

一些射頻路由基礎(chǔ)知識(shí)

由于走線的阻抗非常重要,因此您的布線技術(shù)應(yīng)考慮與以下因素有關(guān)的所有因素:

l 來自其他走線/組件的EMI,對(duì)外部振蕩磁場(chǎng)的敏感性以及電路板輻射的EMI

l 電源與地之間的去耦

l 防止射頻信號(hào)走線之間的耦合

l 任何會(huì)增加走線,電源和負(fù)載之間的阻抗失配的因素

l 防止會(huì)強(qiáng)烈輻射到電路板其他區(qū)域或外部電路板的共振

l 避免尖銳的形狀以消除阻抗不連續(xù)

l 對(duì)RF信號(hào)使用屏蔽走線

l 通過同一層和其他層上的間隙將RF跡線分開

在高頻下,RF信號(hào)可能會(huì)影響其他電路,也可能會(huì)受到其他信號(hào)的影響。這就是保護(hù)射頻走線重要的原因。關(guān)鍵方法包括良好的接地,屏蔽和濾波。

盡管這是一個(gè)很高的要求,但您無法始終滿足所有要求。以下幾點(diǎn)應(yīng)引起更多關(guān)注,取決于您的電路板的特定應(yīng)用。

盡管RF PCB布線指南的清單很廣泛,但以下是一些需要考慮的重要指南:

為了抑制從電路到電源網(wǎng)絡(luò)的輻射,可以使用接地的過孔將電源層包圍。將電源平面放置在兩個(gè)接地平面之間也是一個(gè)好主意,因?yàn)檫@將使整個(gè)板上的電源平面和接地平面充分解耦。

對(duì)于更高頻率的RF電路,承載模擬信號(hào)的走線將需要很短,以防止傳輸線影響。線之間的間距應(yīng)盡可能大,并且不應(yīng)在很長的距離內(nèi)將它們靠近布置。平行微帶走線之間的耦合隨著平行布線距離的增加和分離距離的減小而增加。

一旦計(jì)算出給定疊層所需的走線幾何形狀,就應(yīng)盡量減少走線上的過孔使用,因?yàn)槊總€(gè)過孔都會(huì)增加互連的阻抗。除了增加阻抗外,過孔上留下的任何短線都將充當(dāng)高頻諧振器。為了防止在存根中形成駐波,因?yàn)榇娓械闹C振信號(hào)可以充當(dāng)強(qiáng)輻射體或天線,因此應(yīng)對(duì)通孔進(jìn)行反向鉆孔。

如果需要將RF信號(hào)線布線到另一層,則可以并聯(lián)使用兩個(gè)過孔,以使總的額外電感和阻抗最小化。并聯(lián)的兩個(gè)通孔的總阻抗和電感為單個(gè)通孔的一半。當(dāng)由于布線限制而需要在RF信號(hào)線中放置彎頭時(shí),您將需要使用至少為走線寬度3倍的彎頭半徑。這將最小化因彎曲走線而引起的阻抗變化。

射頻板作為混合信號(hào)設(shè)備

除非您的RF板是多板系統(tǒng)的一部分,否則您的RF PCB可能是混合信號(hào)設(shè)備。有些設(shè)備是例外,例如RF放大器。因此,在使用這些系統(tǒng)時(shí),您將需要考慮標(biāo)準(zhǔn)的混合信號(hào)設(shè)計(jì)技術(shù)。其中一些設(shè)備將具有無線功能,因此無線設(shè)計(jì)規(guī)則也將在您的設(shè)計(jì)過程中發(fā)揮作用。

對(duì)于RF設(shè)備,您可能會(huì)在電路板上包括其他支持RF組件并提供更多功能的模擬電路。在這種情況下,您應(yīng)該嘗試將敏感的RF組件與其他模擬組件分開,以避免將模擬返回信號(hào)路由到敏感的RF電路塊下面。

您需要遵循混合信號(hào)設(shè)計(jì)的最佳實(shí)踐,包括正確分割接地層,小心放置混合信號(hào)IC以及正確布置模擬電源和接地部分。您的目標(biāo)應(yīng)該是減少數(shù)字部分的噪聲,使其不耦合到RF模擬部分,反之亦然。如果要設(shè)計(jì)這種類型的板,請(qǐng)注意一些用于布線混合信號(hào)PCB的基本規(guī)則。

出色的仿真程序包可從PCB設(shè)計(jì)程序包中獲取數(shù)據(jù),可輕松確定適合特定應(yīng)用的最佳設(shè)計(jì)選擇。射頻設(shè)計(jì)中有很多問題要考慮,因?yàn)檎_的設(shè)計(jì)選擇在很大程度上取決于主要工作頻率,以及射頻板是否真的是混合信號(hào)板。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 印制電路板
    +關(guān)注

    關(guān)注

    14

    文章

    965

    瀏覽量

    41848
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2977

    瀏覽量

    22558
  • 電路板打樣
    +關(guān)注

    關(guān)注

    3

    文章

    375

    瀏覽量

    4893
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3503

    瀏覽量

    5467
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    符合EMC的PCB設(shè)計(jì)準(zhǔn)則

    時(shí)源芯微專業(yè)EMC/EMI/EMS整改 EMC防護(hù)器件 就ESD問題而言,設(shè)計(jì)上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計(jì)及線距,PCB設(shè)計(jì)中應(yīng)該注意的要點(diǎn): (1) PCB板邊間距規(guī)范:
    的頭像 發(fā)表于 05-15 16:42 ?237次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求的多個(gè)高速數(shù)字接口。從布線規(guī)劃和為各接口分配
    的頭像 發(fā)表于 05-07 14:50 ?622次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    在KiCad的PCB編輯其中,有一個(gè)實(shí)用的工具,可以用來清理布線與過孔

    在KiCad的PCB編輯其中,有一個(gè)實(shí)用的工具,可以用來清理布線與過孔。不僅可以移除沒有使用的布線與過孔,還可以清理冗余的重疊導(dǎo)線。
    發(fā)表于 05-06 21:57

    如何抑制電子電路中的噪聲

    在電子電路的運(yùn)行過程中,噪聲如同不速之客,嚴(yán)重干擾信號(hào)的正常傳輸與處理,影響電路性能甚至導(dǎo)致系統(tǒng)故障。如何有效抑制電子電路中的噪聲,成為工程師們?cè)陔娐吩O(shè)計(jì)與優(yōu)化過程中必須攻克的難題。本文將從
    的頭像 發(fā)表于 05-05 10:04 ?477次閱讀

    解決噪聲問題試試從PCB布局布線入手

    ,導(dǎo)致產(chǎn)品延期和開發(fā)成本增加。 本文將提供有關(guān)印刷電路板(PCB)布局布線的指南,以幫助設(shè)計(jì)師避免此類噪聲問題。作為例子的開關(guān)調(diào)節(jié)器布局采用雙通道同步開關(guān)控制器 ADP1850,第一步是確定調(diào)節(jié)器的電流
    發(fā)表于 04-22 09:46

    如何在PCB上通過器件選擇和布線達(dá)到降低噪聲的目的?

    如何在PCB上通過器件選擇和布線達(dá)到降低噪聲的目的?
    發(fā)表于 02-14 07:16

    為什么運(yùn)放和ADC的PSRR不能把LDO輸出的內(nèi)部噪聲抑制的干干凈凈呢?

    容專門用來降低LDO的內(nèi)部噪聲,和反饋電阻R1并聯(lián)。 第二種方法測(cè)到的數(shù)據(jù)波動(dòng)明顯小,說明前饋電容降低LDO內(nèi)部噪聲比較明顯,但是問題來了,為什么運(yùn)放和ADC的PSRR不能把LDO輸出的內(nèi)部
    發(fā)表于 01-08 07:49

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計(jì)中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動(dòng)布局
    的頭像 發(fā)表于 01-07 09:21 ?1092次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>的小技巧

    利用FPGA給dac PCB發(fā)送50MHz時(shí)鐘和十二路數(shù)字信號(hào),輸出波形有50-80mV的噪聲,如何解決?

    利用FPGA給dac PCB發(fā)送50MHz時(shí)鐘和十二路數(shù)字信號(hào),后者輸入最高頻為12.5Mhz。在雙層PCB布局布線上,鋪地,將地劃分為數(shù)字地和模擬地(沒有區(qū)分出電源地),并用磁珠相連,而且
    發(fā)表于 01-07 08:28

    差分信號(hào)傳輸中的噪聲抑制

    在高速通信和電子系統(tǒng)中,信號(hào)的完整性對(duì)于系統(tǒng)性能至關(guān)重要。差分信號(hào)傳輸作為一種有效的信號(hào)傳輸方式,因其出色的噪聲抑制能力而受到青睞。 差分信號(hào)傳輸?shù)幕驹?差分信號(hào)傳輸涉及兩個(gè)信號(hào),通常稱為差分對(duì)
    的頭像 發(fā)表于 12-25 17:21 ?1049次閱讀

    抑制射頻干擾濾波器: 移動(dòng)通信網(wǎng)絡(luò)中的干擾抑制利器

    問題,抑制射頻干擾濾波器被廣泛應(yīng)用于移動(dòng)通信網(wǎng)絡(luò)中,成為了干擾抑制的利器。抑制射頻干擾濾波器是一種電子設(shè)備,其作用是通過濾掉或減弱
    的頭像 發(fā)表于 12-20 11:20 ?816次閱讀
    <b class='flag-5'>抑制</b><b class='flag-5'>射頻</b>干擾濾波器: 移動(dòng)通信網(wǎng)絡(luò)中的干擾<b class='flag-5'>抑制</b>利器

    ADC噪聲系數(shù)對(duì)射頻接收器的影響

    本期,為大家?guī)淼氖恰禔DC 噪聲系數(shù)如何影響射頻接收器設(shè)計(jì)》,我們將深入探討如何計(jì)算射頻采樣 ADC 的噪聲系數(shù),并說明 ADC 噪聲系數(shù)
    的頭像 發(fā)表于 11-25 15:32 ?1406次閱讀
    ADC<b class='flag-5'>噪聲</b>系數(shù)對(duì)<b class='flag-5'>射頻</b>接收器的影響

    RF射頻信號(hào)布局布線要點(diǎn)

    射頻是電磁波按應(yīng)用劃分的定義,指具有一定波長可用于無線電通信的電磁波。射頻PCB設(shè)計(jì)一般是具有頻率在30MHz至10GHz范圍模擬信號(hào)的PCB。
    的頭像 發(fā)表于 11-18 16:32 ?1459次閱讀
    RF<b class='flag-5'>射頻</b>信號(hào)布局<b class='flag-5'>布線</b>要點(diǎn)

    為什么運(yùn)放和ADC的PSRR不能把LDO輸出的內(nèi)部噪聲抑制的干干凈凈呢?

    容專門用來降低LDO的內(nèi)部噪聲,和反饋電阻R1并聯(lián)。 第二種方法測(cè)到的數(shù)據(jù)波動(dòng)明顯小,說明前饋電容降低LDO內(nèi)部噪聲比較明顯,但是問題來了,為什么運(yùn)放和ADC的PSRR不能把LDO輸出的內(nèi)部
    發(fā)表于 09-03 07:32

    昆山精鼎電子射頻電路PCB設(shè)計(jì)技巧

    由于射頻(RF)電路為分布參數(shù)電路,在電路的實(shí)際工作中容易產(chǎn)生趨膚效應(yīng)和耦合效應(yīng),所以在實(shí)際的PCB設(shè)計(jì)中,會(huì)發(fā)現(xiàn)電路中的干擾輻射難以控制。 如:數(shù)字電路和模擬電路之間相互干擾、供電電源的噪聲干擾
    發(fā)表于 08-20 11:44