99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

足足306頁Xilinx FPGA ,對(duì)于如此之多的內(nèi)容該如何消化吸收呢?

YCqV_FPGA_EETre ? 來源:FPGA開發(fā)圈 ? 作者:FPGA開發(fā)圈 ? 2020-09-17 18:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA 設(shè)計(jì)是有章可循的,如果用的是 Xilinx 的 FPGA,這個(gè)“章”就是 UG949。最新版的 UG949 是 2020.1 版本,整個(gè)文檔共六大章節(jié) 306 頁。對(duì)于如此之多的內(nèi)容該如何消化吸收呢?首先,了解一下 UG949 的背景信息。

UG949 是什么?

UG949 是很多工程師的經(jīng)驗(yàn)總結(jié),這些經(jīng)驗(yàn)總結(jié)告訴我們?cè)趯?shí)現(xiàn) FPGA 設(shè)計(jì)時(shí)該如何去做,例如:PCB 設(shè)計(jì)時(shí)的注意事項(xiàng)、什么才是良好的代碼風(fēng)格、時(shí)序約束該怎么做、時(shí)序收斂有哪些方法等等。

為什么要用 UG949?

隨著微電子工藝的不斷發(fā)展,F(xiàn)PGA 的規(guī)模也越來越大,例如出現(xiàn)了多 die 芯片(SSI 器件),隨之 FPGA 設(shè)計(jì)也越來越復(fù)雜,這意味著發(fā)現(xiàn)設(shè)計(jì)潛在的問題并解決也變得愈發(fā)困難。

好在 Xilinx 推出了新一代開發(fā)工具 Vivado,同時(shí) UG949 也應(yīng)運(yùn)而生。從而,工程師們可以遵循 UG949 的設(shè)計(jì)方法最大可能地避免一些問題并從中找到一些解決問題的方法。簡言之,UG949 的核心思想就是盡可能地幫工程師在設(shè)計(jì)初期發(fā)現(xiàn)問題并解決問題,最大化地提升開發(fā)效率,降低迭代周期。這是因?yàn)閱栴}發(fā)現(xiàn)地越晚,解決起來越困難。

UG949 面向哪些對(duì)象?

UG949 不僅僅是面向 FPGA 工程師,也面向 PCB 工程師和邏輯工程師,三類工程師均可從中受益。這是因?yàn)?UG949 既涵蓋了片外板級(jí)相關(guān)內(nèi)容,例如 DDR 存儲(chǔ)器接口電路設(shè)計(jì)規(guī)則、高速收發(fā)器電路設(shè)計(jì)規(guī)則、FPGA 配置電路設(shè)計(jì)規(guī)則、系統(tǒng)級(jí)功耗解決方案等,也涵蓋了片內(nèi)設(shè)計(jì)規(guī)則的相關(guān)內(nèi)容,例如設(shè)計(jì)流程、代碼風(fēng)格、時(shí)序約束和時(shí)序收斂等,如下圖所示。

如何閱讀 UG949?

事實(shí)上,跟 UG949 相關(guān)的文檔包括 UG1231、UG1292 和 XTP301。如果把 UG949、UG1231 和 UG1292 打包看作一部字典的話,那么 UG949 就是字典的正文,UG1231 就是字典的索引(只有兩頁),UG1292 則是字典部分內(nèi)容的濃縮精華版。既然是字典,我們就不需要從頭到尾一頁一頁地讀,而是根據(jù)工作需求結(jié)合索引,做到有的放矢,達(dá)到事半功倍。

例如,如果你是 PCB 工程師,打開 UG1231,瀏覽到 PCB Designer 部分,會(huì)引導(dǎo)你查看 UG949 的 Board and Device Planning 章節(jié),除此之外,如果設(shè)計(jì)中用到 DDR 存儲(chǔ)器,還需要根據(jù) Memory Interface IP Design Checklists 對(duì)相關(guān)電路進(jìn)行檢查核對(duì),同時(shí)根據(jù)芯片型號(hào)選擇相應(yīng)的 Schematic Design Checklists 對(duì)相關(guān)電路進(jìn)行檢查核對(duì)。

如果你是邏輯工程師,已到了設(shè)計(jì)的中后期,需要處理時(shí)序違例問題,打開 UG1231,瀏覽到第 2 頁,會(huì)引導(dǎo)你查看 UG949 Design Closure 章節(jié)。這章內(nèi)容的核心部分之一是 Timing Closure,共 88 頁。這 88 頁內(nèi)容已濃縮到 UG1292 中,因此時(shí)序問題可首先查看 UG1292。

閱讀流程如下圖所示。

如何使用 UG949?

為了幫助工程師們有效地使用和借鑒 UG949 中的設(shè)計(jì)方法,Xilinx 專門提供了 UFGM 檢查表 XTP301。這個(gè)表格可以從 Xilinx 官網(wǎng)下載,也可以從 Documentation Navigator 直接生成,如下圖所示。

原文標(biāo)題:300 多頁方法論,Xilinx FPGA 設(shè)計(jì)竟然有”章”可循?

文章出處:【微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618568
  • Xilinx FPGA
    +關(guān)注

    關(guān)注

    1

    文章

    29

    瀏覽量

    7305

原文標(biāo)題:300 多頁方法論,Xilinx FPGA 設(shè)計(jì)竟然有”章”可循?

文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費(fèi)下載
    發(fā)表于 05-30 15:29 ?0次下載

    《AI Agent應(yīng)用與項(xiàng)目實(shí)戰(zhàn)》閱讀體驗(yàn)--跟著迪哥學(xué)Agent

    聊天,這章的內(nèi)容讓我感到十分驚喜。這章通過需求分析到詳細(xì)設(shè)計(jì),實(shí)現(xiàn)了NBA新聞助手和小紅書文案助手兩個(gè)實(shí)例Agent。 往后的章節(jié)迪哥將更深入介紹功能更復(fù)雜的平臺(tái)工具和各種精彩實(shí)例。等我消化吸收后下次再聊!
    發(fā)表于 03-02 12:28

    DLPC3433的PCLK和PDATA【0~23】如何處理?

    我們項(xiàng)目里面只用到了mipi接口,請(qǐng)問下如何處理不用的并口輸入? 規(guī)格書中在第7有描述PDM_CVS_TE,VSYNC_WE,HSYNC_CS,DATAEN_CMD需要下拉,但沒有明確說PCLK和PDATA【0~23】
    發(fā)表于 02-27 08:43

    請(qǐng)問FPGA在啟動(dòng)的時(shí)候是否有對(duì)于Flash的任何故障檢測(cè)機(jī)制?

    請(qǐng)問FPGA在啟動(dòng)的時(shí)候是否有對(duì)于Flash的任何故障檢測(cè)機(jī)制? 以及在載入資料時(shí),如何確保數(shù)據(jù)的一致性,有相關(guān)檢測(cè)機(jī)制嗎? 另外DLPComposer是否有Checksum 或相關(guān)測(cè)試機(jī)制,可以確認(rèn)或檢測(cè)記憶體內(nèi)的資料正確
    發(fā)表于 02-20 06:14

    BNC連接器對(duì)于工業(yè)方面如何選擇?

    BNC連接器涵蓋各種各樣類型的產(chǎn)品,在工業(yè)方面的使用會(huì)特別考驗(yàn)BNC連接器性能的穩(wěn)定,不同的應(yīng)用環(huán)境下也會(huì)影響到連接器的性能和可靠性。那么BNC連接器對(duì)于工業(yè)方面如何選擇?德索精密工業(yè)小編為大家科普一下BNC連接器
    的頭像 發(fā)表于 02-17 09:10 ?487次閱讀
    BNC連接器<b class='flag-5'>對(duì)于</b>工業(yè)方面<b class='flag-5'>該</b>如何選擇<b class='flag-5'>呢</b>?

    xilinx FPGA IOB約束使用以及注意事項(xiàng)

    xilinx FPGA IOB約束使用以及注意事項(xiàng) 一、什么是IOB約束 在xilinx FPGA中,IOB是位于IO附近的寄存器,是FPGA
    的頭像 發(fā)表于 01-16 11:02 ?913次閱讀
    <b class='flag-5'>xilinx</b> <b class='flag-5'>FPGA</b> IOB約束使用以及注意事項(xiàng)

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】Key-test

    硬件: 一Xilinx XC7A100T FPGA開發(fā)板 二12V電源適配器 三下載器 四 win10筆記本 軟件: 一Vivado (指導(dǎo)手冊(cè)有詳細(xì)的安裝下載流程) 二官方按鍵示例工程 按鍵示例
    發(fā)表于 01-09 16:08

    ADS54J64EVM開發(fā)板可以配套使用哪些Xilinx FPGA開發(fā)板?

    個(gè) FMC 連接器,連接器也可與領(lǐng)先的FPGA制造商提供的許多開發(fā)套件兼容。 那么問題來了,TI的這兩個(gè)AD開發(fā)板到底能不能直接用在Xilinx FPGA的其他通用開發(fā)板上,例如 K
    發(fā)表于 12-20 10:18

    基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南

    電子發(fā)燒友網(wǎng)站提供《基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-10 15:31 ?37次下載

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】測(cè)試一

    感謝米爾電子和電子發(fā)燒友提供的米爾-Xilinx XC7A100T FPGA開發(fā)板。 MYD-J7A100T用的 FPGAXILINX 公司 ARTIX-7 系列的 XC 7A1
    發(fā)表于 12-08 08:48

    RC吸收電路圖

    。對(duì)于電感來說,流過的電流不能突變,但是由 可知此時(shí)電感兩端也會(huì)產(chǎn)生比較大的尖峰電壓。這個(gè)尖峰電壓也蘊(yùn)藏著很大的尖峰能量,所以需要使用RC吸收電路進(jìn)行一定的吸收,有兩個(gè)好處:降低尖峰電壓和吸收
    的頭像 發(fā)表于 11-19 09:51 ?2313次閱讀
    RC<b class='flag-5'>吸收</b>電路圖

    采用Xilinx FPGA的AFE79xx SPI啟動(dòng)指南

    電子發(fā)燒友網(wǎng)站提供《采用Xilinx FPGA的AFE79xx SPI啟動(dòng)指南.pdf》資料免費(fèi)下載
    發(fā)表于 11-15 15:28 ?0次下載
    采用<b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的AFE79xx SPI啟動(dòng)指南

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+04.SFP之Aurora測(cè)試(zmj)

    加重、接收均衡、時(shí)鐘發(fā)生器和時(shí)鐘恢復(fù)等;PCS內(nèi)部集成了8b/10b編解碼、彈性緩沖區(qū)、通道綁定和時(shí)鐘修正等。 在AMD-Xilinx-Artix-7系列的FPGA中,對(duì)于GTP收發(fā)器,其最大速率
    發(fā)表于 11-14 21:29

    Xilinx 7系列FPGA PCIe Gen3的應(yīng)用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列FPGA PCIe Gen3的應(yīng)用接口及一些特性。
    的頭像 發(fā)表于 11-05 15:45 ?3192次閱讀
    <b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b> PCIe Gen3的應(yīng)用接口及特性

    如何申請(qǐng)xilinx IP核的license

    在使用FPGA的時(shí)候,有些IP核是需要申請(qǐng)后才能使用的,本文介紹如何申請(qǐng)xilinx IP核的license。
    的頭像 發(fā)表于 10-25 16:48 ?1409次閱讀
    如何申請(qǐng)<b class='flag-5'>xilinx</b> IP核的license